Патенты автора ВИКЕНТЬЕВ ЛЕОНИД ФЕДОРОВИЧ

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики, телемеханики и связи

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики, телемеханики и связи

Изобретение относится к вычислительной технике и может быть применено в устройствах автоматики и связи

Изобретение относится к вычислительной технике, а точнее к устройствам памяти, и может быть применено в устройствах автоматики и связи

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики, телемеханики и связи

Изобретение относится к автоматике и вычислительной технике, в астности к устройствам, в которых обнаружение и исправление ошибок осуществляются с помощью мажорируемых схем, и может быть использовано при нроектировании вычислительных систем повышенной надежности

Изобретение относится к вычислительной технике, является усовершенствованием устройства по авторско му свидетельству № 1547074 и может быть использовано как для приведения р-кодов Фибоначчи к минимальной форме, так и для подсчета количества единиц, поступающих на счетный вход устройства

Изобретение относится к вычислительной технике и может быть использовано для контроля хода вычислительного процесса в автоматизированных системах управления, построенных на однокристальных микропроцессорных БИС, программно-реализующих различные алгоритмы логического управления, задаваемые в виде бинарных граф-схем алгоритмов

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и связи

Изобретение относится к вычислительной технике и является дополнительным к авт.св

Изобретение относится к вычислительной технике и может быть использовано для приведения P-кодов Фибоначчи к минимальной форме

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении узлов дискретных устройств, входящих в состав блоков памяти и процессоров

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных ЭВМ в качестве арифметико-логического модуля

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении специализированных и универсальных ЭВМ

Изобретение относится к области вычислительной техники и может быть использовано в АСУ ТП

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных ЭВМ, а также в устройствах автоматики

Изобретение относится к импульсной технике и может использоваться в вычислительных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть применено в устройствах автоматики , телемеханики и связи

Изобретение относится к автоматике и вычислительной технике, предназначено для реализации различных типов триггеров и является усовершенствованием изобретения по авт.св

Изобретение относится к вычислительной технике и может быть использовано для управления микропроцессорной системой.а именно для задания начального адреса оператором в момент начальной установки микропроцессора

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики, теле механики и связи

Изобретение относится к вычислительной технике и предназначено для реализации путем настройки всех логических формул из трех и менее букв

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики, устройствах приема и обработки информации , контрольно-измерительной аппаратуре и предназначено для реализации функций различных триггеров.Цель изобретения - рас1Г1Ирение функциональных возможностей за счет реализации функции Т- и TV-триггеров

Изобретение относится к автоматике и телемеханике и может быть применено для ввода информации от внешних устройств в управляющую микропроцессорную систему (МС), реализующую алгоритмы управления и контроля, заданные массивами данных в памяти МС, с различным порядком следования входных переменных

Изобретение относится к вычислительной технике и предназначено для реализации путем настройки любой булевой функции от трех переменных

Изобретение относится к вычислительной технике и может быть использовано в устройствах автоматики, в устройствах для приема и обработки информации

Изобретение относится к вычислительной технике, в частности к средствам контроля и диагностики неисправностей логических схем

Изобретение относится к импульсной технике и может быть использовано в измерительных устройствах и устройствах регистрации

Изобретение относится к области автоматики , телемеханики и вычислительной техники и предназначено для реализации бесповторных логических функций пяти и менее переменных

Изобретение относится к автоматике , телемеханике и вычислительной технике и предназначено для реализации всех бесповоротных логических Лормул из шести и менее букв, представленных в дизъюнктивной нормальной форме (ДНФ)

Изобретение относится к области автоматики и вычислительной техники и предназначено для построения , на его основе триггерных схем различных типов

Изобретение относится к вычислительной технике, автоматике, гелемеханике и может быть применено в ЭВМ, устройствах для приема и обработки информации, регулирования и управления процессами в контрольно-измерительной аппаратуре

 


Наверх