Патенты автора Дембицкий Николай Леонидович (RU)

Изобретение относится к автоматике и аналоговой вычислительной технике. Устройство записи и хранения аналогового напряжения содержит два генератора пилообразного напряжения (ГПС), сумматор граничных напряжений (СГН), сумматор ПС (СПС), блок смещения ПС (БСПС), первый вывод УЗХН соединен с первым входом первого ГПС и с первым входом СГН, второй вывод УЗХН соединен со вторым входом СГН, третий вывод УЗХН соединен со вторым входом первого ГПС, четвертый вывод УЗХН соединен с третьим входом первого ГПС, выход СГН соединен с четвертым входом первого ГПС, с первым входом второго ГПС и с первым входом БСПС, первый выход первого ГПС соединен с первым входом СПС, второй выход первого ГПС соединен со вторым входом второго ГПС, третий выход первого ГПС соединен со вторым входом СПС и со вторым входом БСПС, первый выход второго ГПС соединен с третьим входом СПС, второй выход второго ГПС соединен с четвертым входом СПС и с третьим входом БСПС, первый выход СПС соединен с четвертым входом БСПС, второй выход СПС соединен с выходом БСПС и с выходом УЗХН. Технический результат - обеспечение возможности долговременного хранения в энергозависимой памяти постоянного напряжения заданного значения, уменьшение времени записи в аналоговую память заданного уровня напряжения. 2 н.п. ф-лы, 3 ил.

Изобретение относится к континуальному процессору. Технический результат заключается в повышении эффективности управления аналоговыми вычислениями. Процессор содержит соединенные между собой аналоговый блок вычисления выходной функции y=ƒ(x1, x2, … xn), блок вычисления логической функции условия θ(x1, x2, … xn), блок вычисления логической функции ограничения ϕ(y, x1, x2, … xn), два инвертора, логическую схему 3-И, два управляемых замыкающих ключа, два резистора. 3 ил.

Изобретение относится к нейрокибернетике и может быть использовано в качестве функциональной единицы различных искусственных нейронных сетей. Техническим результатом является устранение проблемы нереализуемости разделения нелинейно неразделимых классов известными моделями нейронов. Указанный результат достигается за счет того, что с учетом нелинейных свойств поверхности разделения классов объектов в N-мерном континуальном пространстве нейропроцессор (НП) выполняет линейную аппроксимацию функций в подобластях области Ω, а параметры нейропроцессора настраиваются путем обучения на основе экспериментальных или теоретических данных о поведении нейропроцессора в заданных точках N-мерного континуального пространства. При обучении нейропроцессора на обучающий вход поочередно подают эталонные сигналы d1, d2,…, ds, а на сигнальные входы НП подают соответствующие им стимулы х1, х2,…, xN. Эталонные сигналы выбирают так, чтобы в каждой подобласти Ω*∈Ω находилась хотя бы одна обучающая выборка. При повторении эпох выполняется минимизация погрешностей функции в вершинах N-мерного куба, ограничивающего каждую подобласть Ω*. 4 ил.

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначена для обработки в реальном масштабе времени быстро меняющихся аналоговых сигналов датчиков в авиационных и ракетно-космических системах автоматического управления. Техническим результатом является позиционная идентификация аналогового сигнала функции многих переменных в шкале опорных напряжений аргументов функции, повышение быстродействия устройств считывания аналоговых значений функций многих переменных, унификация структуры устройства при варьировании количества аргументов функции, упорядочивание передачи считанных значений функции на выход устройства. Устройство содержит запоминающее устройство (ЗУ) для хранения исходных значений аргументов, ЗУ для хранения значений функции, блок выбора кортежей, блок выбора исходных значений аргументов, N шин передачи наборов фиксированных значений аргументов, блок считывания значений функции. 2 н.п. ф-лы, 2 ил.

Изобретение относится к области управления в реальном масштабе времени сложными объектами и быстротекущими процессами с многопараметрической зависимостью функции управления, которые не удается представить математической моделью в виде дифференциальных уравнений. Технический результат - повышение быстродействия управления при снижении аппаратной избыточности. Многопараметрический нечеткий процессор для систем автоматического управления характеризуется тем, что содержит N фаззификаторов, на которые подаются значения N параметров объекта управления, блок памяти, N рядов однотипных устройств вычисления управляющих сигналов, которые выполняют параллельное вычисление значений функции управления. 2 н.п. ф-лы, 1 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является повышение быстродействия и снижение габаритов устройства. Устройство содержит устройство ситуационного управления (ситуатор) для проверки условия вычисления, ситуатор коммутации функции, ситуатор проверки ограничений, ситуатор вывода результатов. 3 ил.

Тест-купон погрешностей совмещения слоев многослойной печатной платы состоит из 2n пар печатных проводников, ориентированных вдоль стороны МПП. Причём каждую пару проводников располагают на соседних слоях металлизации МПП один под другим со смещением в направлении. Пары проводников образуют две группы по n пар, для каждой следующей пары в группе смещение увеличивается на величину дискретного смещения Δ относительно смещения предыдущей пары. Технический результат заключается в уменьшении сложности процесса измерений и обработки результатов контроля. 2 ил.

Использование: для контроля технологических процессов изготовления печатных плат. Сущность изобретения заключается в том, что способ контроля отклонений ширины проводников от номинальных значений при изготовлении печатной платы содержит расчет волнового сопротивления проводника в виде микрополосковой линии на двусторонней печатной плате при заданных значениях диэлектрической проницаемости и толщины основания платы, толщины слоя металлизации и ширины тестируемого проводника; на тестовой плате с заданными значениями диэлектрической проницаемости и толщины основания платы, толщины слоя металлизации с помощью применяемой производителем технологии изготавливают тестовый образец с тестируемым проводником заданной ширины; с помощью динамического рефлектометра измеряют волновое сопротивление тестируемого проводника; находят разность между значениями расчетного волнового сопротивления тестируемого проводника и измеренного волнового сопротивления проводника на тестовом образце печатной платы; рассчитывают коэффициент влияния относительной погрешности ширины тестируемого проводника на погрешность волнового сопротивления; относительную погрешность волнового сопротивления проводника тестового образца делят на рассчитанный коэффициент влияния, найденное результирующее значение показывает относительную производственную погрешность ширины проводника в тестируемом фотолитографическом процессе формирования проводников печатной платы; умножая относительную производственную погрешность на номинальное значение ширины тестируемого проводника, находят абсолютную производственную погрешность ширины проводников печатной платы. Технический результат: обеспечение возможности повышения оперативности и снижения трудоемкости контроля за соблюдением допусков на ширину проводников. 2 ил.

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначена для обработки в реальном масштабе времени быстро меняющихся аналоговых сигналов датчиков в авиационных и ракетно-космических системах автоматического управления. Техническим результатом является управление вычислением произвольных многомерных функций за счет применения унифицированных логических процедур. Устройство содержит аналоговый блок, реализующий функцию обработки F(y1,y2,…,yk1), управляемый ключ, логический блок, выполняющий логическую функцию «И» входных предикатных переменных, инвертор. 2 н. и 2 з.п. ф-лы, 4 ил., 1 табл.

Изобретение относится к автоматике и аналоговой вычислительной технике и предназначено для создания прецизионных интеграторов аналоговых сигналов для инерциальных приборов систем навигации и автоматического управления в ракетно-космических системах. Техническим результатом является уменьшение габаритов устройства и повышение точности непрерывного интегрирования аналогового сигнала произвольной формы. Поставленная задача достигается за счет периодического сброса интеграторов в процессе интегрирования и суммирования интервальных значений интегральной функции входного напряжения, что позволяет значительно уменьшить емкости конденсаторов в цепях обратной связи операционных усилителей. 2 ил.

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначена для создания прецизионных интеграторов аналоговых сигналов инерциальных приборов систем навигации и автоматического управления в ракетно-космических системах. Техническим результатом является повышение точности вычисления интегральной функции. Устройство содержит две одинаковые секции интегрирования, выполняющие интегрирование на двух последовательных временных участках, и сумматор, при этом каждая секция интегрирования содержит интегратор, два замыкающих ключа, коммутатор, два блока аналоговой памяти, сумматор. 2 н.п. ф-лы, 3 ил.

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначено для построения прецизионных аналоговых устройств управления в аэрокосмической технике, функциональных узлов аналоговых вычислительных машин, аналоговых процессоров. Техническим результатом является повышение точности вычисления интегральной функции входного напряжения. Устройство содержит интегратор, коммутатор, два замыкающих ключа, два блока аналоговой памяти, два сумматора. 2 н.п. ф-лы, 2 ил.

 


Наверх