Патенты автора Ворначева Ирина Валерьевна (RU)

Изобретения относятся к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента И-НЕ/ИЛИ-НЕ. Триггерный логический элемент И/ИЛИ содержит семь транзисторов, шесть резисторов и источники постоянного напряжения, в него также введены двухэмиттерный n-p-n первый дополнительный транзистор, p-n-p второй дополнительный транзистор, дополнительный резистор. Коллектор первого дополнительного транзистора соединён с базой первого транзистора, выводы двух эмиттеров первого дополнительного транзистора образуют два входа для И-НЕ логического элемента, между базой первого дополнительного транзистора и выводом первого и третьего резисторов включен дополнительный резистор, эмиттер второго дополнительного транзистора подсоединен к общему выводу первого резистора и коллекторов первого, второго и третьего транзисторов, база второго дополнительного транзистора подключена к третьему резистору, коллектор второго дополнительного транзистора подсоединен к пятому транзистору и к пятому резистору, свободный вывод пятого резистора соединен с четвертым резистором и их вывод образует выход логического элемента. 3 ил.

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элемента. Техническим результатом изобретения является повышение нагрузочной способности триггерного логического элемента И/И-НЕ. Триггерный логический элемент И/И-НЕ дополнительно содержит два дополнительных р-n-р-транзистора, один дополнительный n-р-n-двухэмиттерный транзистор и шесть дополнительных резисторов. Последовательно между собой включены первый дополнительный резистор, первый дополнительный р-n-р-транзистор и второй дополнительный резистор. Общий вывод коллектора первого дополнительного транзистора и второго дополнительного резистора подключен к базе третьего транзистора. База первого дополнительного транзистора соединена с общим выводом третьего резистора и коллекторами второго и третьего транзисторов. Последовательно включены второй дополнительный р-n-р-транзистор и третий дополнительный резистор. Эмиттер второго дополнительного транзистора подсоединен к общему выводу первого дополнительного резистора и эмиттера первого дополнительного транзистора. База второго дополнительного транзистора соединена с общим выводом первого резистора и коллекторов первого и четвертого транзисторов. Общий вывод коллектора второго дополнительного транзистора и третьего дополнительного резистора подключен к базе четвертого транзистора. Общий вывод эмиттеров пятого и шестого транзисторов заземлен. База пятого транзистора соединена с дополнительным четвертым резистором. База шестого транзистора соединена с дополнительным пятым резистором. Свободный вывод дополнительного пятого резистора подключен к коллектору пятого транзистора, свободным выводам четвертого и дополнительного второго резисторов и их общий вывод образует относительно «земли» инвертирующий выход логического элемента. Коллектор шестого транзистора подсоединен к свободным выводам пятого и дополнительных третьего и четвертого резисторов и их общий вывод образует относительно «земли» неинвертирующий выход логического элемента. Выводы эмиттеров дополнительного n-р-n-двухэмиттерного транзистора образуют относительно «земли» два входа логического элемента. К базе дополнительного n-р-n-двухэмиттерного транзистора подсоединен шестой дополнительный резистор. Свободный вывод шестого дополнительного резистора подключен к свободному выводу первого дополнительного резистора и общему выводу первого и третьего резисторов и выхода источника питающего напряжения. Коллектор дополнительного n-р-n-двухэмиттерного транзистора соединен с базой первого транзистора. 2 ил.

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и, в частности, может быть использовано в блоках вычислительной техники, выполненных на D триггерах. Техническим результатом изобретения является повышение нагрузочной способности триггерного асинхронного D триггера на полевых транзисторах. Триггерный асинхронный D триггер на полевых транзисторах дополнительно содержит пять резисторов и источник опорного постоянного напряжения. Первый резистор включен между положительным выводом источника постоянного питающего напряжения и общим выводом стоков первого и третьего полевых транзисторов. Второй резистор включен между «землей» и общим выводом истоков и подложек первого и второго полевых транзисторов. Третий резистор включен между стоком второго полевого транзистора и общим выводом первого резистора и положительного вывода источника постоянного питающего напряжения. Один из выводов четвертого резистора подключен к общему выводу истока и подложки третьего полевого транзистора. Один из выводов пятого резистора подсоединен к стоку четвертого полевого транзистора и их общий вывод подключен к затвору третьего полевого транзистора. Свободные выводы четвертого и пятого резисторов соединены вместе и их общий вывод образует относительно «земли» выход Q триггера. Затвор четвертого транзистора подсоединен к общему выводу первого резистора, стоков первого и третьего полевых транзисторов. Общий вывод истока и подложки четвертого полевого транзистора подсоединен к общему выводу третьего резистора и стока второго транзистора. Минусовой вывод источника опорного постоянного напряжения заземлен, его плюсовой вывод соединен с затвором второго полевого транзистора. 2 ил.

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента И/ИЛИ. Триггерный логический элемент И/ИЛИ содержит семь транзисторов, шесть резисторов и два источника постоянного напряжения, в него также введены двухэмиттерный n-p-n первый дополнительный транзистор, p-n-p второй дополнительный транзистор, дополнительный резистор и изменено включение элементов, коллектор первого дополнительного транзистора соединён с базой первого транзистора, два вывода двухэмиттерного первого дополнительного транзистора образуют два входа для И логического элемента, между базой первого дополнительного транзистора и выходом источника питающего постоянного напряжения включен дополнительный резистор, эмиттер второго дополнительного транзистора подсоединен к общему выводу третьего резистора и коллектора четвертого транзистора, база второго дополнительного транзистора подключена к общему выводу первого резистора, коллекторов первого, второго, третьего и пятого транзисторов, коллектор второго дополнительного транзистора подсоединен к базе пятого транзистора, к пятому резистору, свободный вывод пятого резистора соединен со свободным выводом четвертого резистора и их общий вывод образует относительно «земли» выход логического элемента. 3 ил.

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат заключается в обеспечении асинхронного D триггера, характеризующегося повышенной нагрузочной способностью при относительной простоте схемного решения. Асинхронный D триггер содержит четыре транзистора, пять резисторов и два источника постоянного напряжения. При этом цепь внешней нагрузки образована с использованием двух транзисторов разного типа проводимости и ток внешней нагрузки определяется суммой токов этих транзисторов. 2 ил.
Изобретение относится к обработке поверхности лопаток паровых турбин из титанового сплава, в особенности паровых турбин ТЭЦ и АЭС. Способ включает нанесение на поверхность лопатки покрытия из жаропрочного сплава с добавлением твердого сплава путем электроискрового легирования поверхности лопатки из титанового сплава и дальнейшее его поверхностно-пластическое деформирование. После лопатку с покрытием подвергают термоциклической обработке в вакууме, которую осуществляют при скорости нагрева 3-5 °С/с, скорости охлаждения 1-3 °С/с, при длительности одного цикла от 100 до 250 с с минимальной температурой 800 °С и максимальной температурой 1000 °С. Техническим результатом изобретения является увеличение жаростойкости, коррозионной стойкости, микротвердости, износостойкости и ударной вязкости, а также снижение шероховатости поверхности. 1 табл., 1 пр.

Изобретение относится к области нанотехнологии волокнистых материалов, в частности к антимикробной защитной отделке, и может быть использовано в текстильной промышленности для получения нетоксичных для человека антибактериальных, защитных текстильных материалов, сохраняющих свои свойства в течение нескольких влажно-тепловых обработок. Способ заключается в предварительном приготовлении водного раствора металлических наночастиц размером 5-12 нм с концентрацией от 10% до 100% от веса модифицируемого материала и модуле ванны 1:50 - 1:100. Погружают в него текстильный материал и выдерживают в течение 30 мин при температуре от 40ºС до 80ºС в условиях активной гидродинамики. Отжимают до остаточной влажности 150-200% и последующей контактной сушкой при температуре от 80 до 150ºС в течение 1-1,5 мин. Изобретение позволяет снизить токсичность материала, повысить прочность и равномерность закрепления наночастиц на поверхности и в структуре материала. 2 з.п. ф-лы, 2 табл.

 


Наверх