Патенты автора Частиков Александр Вениаминович (RU)

Изобретение относится к области беспроводных мобильных сетей передачи данных. Технический результат заключается в повышении скорости передачи данных в сети. В способе узлы сети разбивают на две части; узлы, входящие в первую часть, разбивают на группы; узлы, входящие в группу, делят на две подгруппы; первую подгруппу составляют узлы, которые формируют связное доминантное множество; во вторую подгруппу входят узлы, которые формируют доминируемое множество и которые связаны с узлами первой части группы не более, чем одним переходом; узлы, которые составляют вторую часть, не входят ни в одну группу; связь между группами обеспечивают узлы доминируемых множеств групп и узлы второй части. 2 ил.

Изобретение относится к радиотехнике, автоматике и вычислительной технике и может быть использовано для формирования высокостабильных и высокоточных сигналов с перестраиваемыми параметрами. Технический результат заключается в увеличении скорости перестройки параметров формирователя, уменьшении объема памяти с высокой точностью вычисления отсчетов сигнала. Устройство содержит блоки задержки, блоки вычитания, сумматоры, блоки умножения, регистры, ключи. Причем выходы регистров 17, 18, 21 и 22 соединены с входами ключей 23, 24, 25 и 26, соединенных с входами установки начальных условий блоков задержки 1, 2, 3 и 4, связанных через блоки умножения 5, 6, 9 и 10 соответственно с первыми входами блока вычитания 13, сумматора 14, блока вычитания 15 и сумматора 16, выходы которых соединены с информационными входами блоков задержки 1, 2, 3 и 4, выходы которых соединены с первыми входами блоков умножения 7, 8, 11 и 12, выходы которых соединены соответственно с вторым входом сумматора 14, входом вычитания блока вычитания 13, вторым входом сумматора 16, входом вычитания блока вычитания 15, выход регистра 19 соединен с вторыми входами блоков умножения 5 и 6, выход регистра 20 соединен с вторыми входами блоков умножения 7 и 8, выход блока вычитания 13 соединен с вторыми входами блоков умножения 9 и 10, выход сумматора 14 соединен с вторыми входами блоков умножения 11 и 12, выходы блока вычитания 15 и сумматора 16 являются выходами отсчетов синфазной и квадратурной составляющих ЛЧМ-сигнала. 1 ил.

 


Наверх