Патенты автора ЧЭНЬ Юй-Е (CN)

Изобретение относится к жидкокристаллическим дисплеям, в частности к блоку фоновой подсветки, способу управления блоком фоновой подсветки и жидкокристаллическому дисплею, содержащему блок фоновой подсветки. Техническим результатом является повышение качества отображения жидкокристаллического дисплея. Блок фоновой подсветки содержит модуль фоновой подсветки, блок генерации напряжения, блок управления фоновой подсветкой и чип управления фоновой подсветкой. Модуль фоновой подсветки содержит источник света для излучения света. Блок генерации напряжения обеспечивает управляющее напряжение для блока фоновой подсветки. Блок управления фоновой подсветкой принимает сигнал частоты кадров и формирует сигнал управления циклом, имеющий одинаковое время цикла с сигналом частоты кадров. Чип управления фоновой подсветкой формирует широтно-модулированный (ШИМ) сигнал в соответствии с сигналом управления циклом и заданным коэффициентом заполнения D. ШИМ-сигнал имеет такое же время цикла, что и время управления циклом, а коэффициент заполнения ШИМ-сигнала равен D в каждом цикле. ШИМ-сигнал сконфигурирован для управления блоком генерации напряжения для обеспечения блока фоновой подсветки управляющим напряжением или его отсечки. 3 н. и 12 з.п. ф-лы, 6 ил.

Изобретение относится к жидкокристаллическим дисплеям. Устройство содержит жидкокристаллическую панель, которая определяет n зон первого деления в первом направлении; драйвер затвора, который содержит n чипов драйвера затвора, каждый из чипов драйвера затвора соответствует одной из зон первого деления, чип драйвера затвора содержит, по меньшей мере, блок управления и первый блок электрического сопротивления; контроллер синхронизации, который выполнен с возможностью подачи управляющего сигнала жидкокристаллическому дисплею; и генератор общего напряжения, который обеспечивает источник общего напряжения, причем источник общего напряжения последовательно подводится к n чипам драйвера затвора. Причем блок управления принимает управляющий сигнал от контроллера синхронизации и управляет первым блоком электрического сопротивления, чтобы генерировать первое согласующее сопротивление, и чип драйвера затвора, в ответ на источник общего напряжения, подведенный к нему, и первое согласующее сопротивление, подает первое общее напряжение от первого направления к одной из зон первого деления; и n чипов драйвера затвора соответственно подают n первых общих напряжений в n зон первого деления, в результате чего n первых общих напряжений делаются идентичными посредством корректировок первых согласующих сопротивлений, где n является целым числом больше единицы. 2 н. и 15 з.п. ф-лы, 7 ил.

 


Наверх