Патенты автора Андрюков Алексей Анатольевич (RU)

Изобретение относится к технике телекоммуникаций и может быть применено для обработки дискретных сигналов с относительной фазовой модуляцией в системах с псевдослучайными сигналами в условиях организованных (преднамеренных) помех. Технический результат - повышение помехоустойчивости приема сигналов с относительной фазовой модуляцией за счет использования псевдослучайных преобразований сигналов, которые лишают возможности создавать эффективную помеху для нарушения процесса приема сигналов, и за счет дополнительного увеличения энергии сигнала путем ее накопления при удлинении интервала обработки с двух до трех посылок сигнала. Устройство содержит первый 1 и второй 2 элементы задержки, первые перемножители 3, 4, 5, интеграторы 6, 7, 8, вторые перемножители 9, 10, 11, инверторы 12, 13, 14, блок 15 синхронизации с генератором псевдослучайной последовательности, третий элемент задержки 16, третий перемножитель 17, первый 18, второй 19, третий 20 и четвертый 21 сумматоры, блок выбора максимального сигнала 22, суммирующий накопитель 23, решающий блок 24. 2 ил.

Изобретение относится к технике связи и может быть применено для обработки дискретных сигналов с относительной фазовой модуляцией второго порядка в системах с расширенным спектром (с псевдослучайными сигналами) при нестабильности несущей частоты и в условиях организованных (преднамеренных) помех. Технический результат - повышение помехоустойчивости приема сигналов с относительной фазовой модуляцией второго порядка за счет использования псевдослучайных преобразований сигналов, которые лишают возможности создавать эффективную помеху для нарушения процесса приема сигналов. Устройство содержит первый перемножитель 1, блок 2 синхронизации с генератором псевдослучайной последовательности, первый элемент задержки 3, второй элемент задержки 4, первый фазовращатель 5 на π/2, второй фазовращатель 6 на π/2, вторые перемножители 7, 8, четвертые перемножители 9, 10, первые интеграторы 11, 14, вторые интеграторы 12, 13, третьи перемножители 15, 16, сумматор 17, суммирующий накопитель 18, решающий блок 19. 2 ил.

 


Наверх