Патенты автора Поляков Алексей Евгеньевич (RU)

Изобретение относится к электронно-вычислительной технике и радиотехнике. Технический результат заключается в преобразовании четырех аналоговых сигналов на промежуточной частоте в цифровые комплексные сигналы с низким уровнем шумов и интермодуляционных искажений, вносимых трактом обработки, обладающим высокой чувствительностью и широким динамическим диапазоном, и достигается за счет того, что процессор цифрового разделения квадратур содержит четыре аналоговых канала обработки сигнала, синхронизатор и два идентичных вычислителя. Аналоговые каналы обработки содержат коммутатор контрольного сигнала, полосовой фильтр, два управляемых усилителя, усилитель-ограничитель, фильтр нижних частот (ФНЧ). Синхронизатор содержит первый усилитель, умножитель частоты, полосовой фильтр, разветвитель тактового сигнала, второй и третий усилители. Вычислители содержат два аналогово-цифровых преобразователя (АЦП), разветвитель тактовой частоты, три буфера TTL, программируемую логическую интегральную схему (ПЛИС), буфер LVDS. ПЛИС содержит два блока цифровой обработки сигналов (ЦОС), блок управления, формирователь выходной шины данных. ЦОС состоит из блока переноса частоты (БПЧ), первого цифрового ФНЧ, первого дециматора, второго цифрового ФНЧ, второго дециматора, третьего цифрового ФНЧ. 1 ил.

Изобретение относится к области электротехники и может быть использовано в частотнорегулируемом электроприводе

 


Наверх