Патенты автора Авдеев Максим Петрович (RU)

Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении отказоустойчивого канала системы межпроцессорных обменов с программируемым и адаптивным выбором линий передачи данных с повышенной надежностью и пропускной способностью. Отказоустойчивый канал системы межпроцессорных обменов с программируемым и адаптивным выбором линий передачи данных содержит первый блок управления передачей и приемом данных по одной линии, включающий в себя буфер для отправки данных, приемопередатчик, блок управления приемом пакетов на приемной стороне, причем введены блоки управления передачей и приемом данных по одной линии, идентичные первому блоку, при этом в каждый блок на передающей стороне введены блок кодирования данных, а на приемной стороне введены блок декодирования данных и блок синхронизации данных, на передающей и приемной сторонах введены блоки коммутаторов виртуальных каналов, буферы виртуальных каналов, дополнительно введен блок управления режимами работы канала. 1 ил.

Изобретение относится к вычислительной технике. Технический результат заключается в повышении надежности преобразования виртуальных адресов в физические адреса за счет введения контроля за преобразуемым виртуальным адресом. Устройство для преобразования виртуальных адресов в физические адреса содержит элемент памяти с таблицей преобразования адресов первого уровня и кэш-память, причем дополнительно введены многоканальный коммутатор запросов преобразования виртуальных адресов, первые группы входов/выходов которого являются соответствующими группами входов/выходов устройства, и блок управления преобразованием, первая группа входов/выходов которого соединена со второй группой входов/выходов многоканального коммутатора запросов, а вторая группа входов/выходов соединена с группой входов/выходов кэш-памяти, причем третья группа входов/выходов блока управления преобразованием является соответствующей группой входов/выходов устройства, при этом блок управления преобразованием включает в себя управляющий конечный автомат и элемент памяти с таблицей преобразования адресов первого уровня, в которую введены поля размера и смещения, а в каждый канал коммутатора запросов дополнительно введена кэш-память. 2 ил.

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах или в качестве самостоятельного вычислительного элемента в гибридных вычислительных системах в качестве ускорителя арифметических вычислений

 


Наверх