Логический пробник

 

(72) Автор ., изобретения

О. 3. Мазини

Горьковский автомобильный завод (71) Заявитель (54) ЛОГИЧЕСКИЙ ПРОБНИК

Изобретение относится к контрольно-измерительной технике и может быть использовано нри наладке и контроле цифровых уз лов на интегральных схемах.

Известен логический пробник, сбдержащнй источники питания, элементы сравнения, логический преобразователь, индикатор М.

Недостатком известного пробника являются ограниченные функциональные возможности иэ-за невозможности регистрации импульсных сигналов.

Наиболее близким к изобретению является испытатель цифровых интегральных схем, содержащий повторитель, дифференциальный усилитель, усилитель, элементы задержки, два триггера, индикаторы, элементы согласования, элементы блокировки (2).

Недостатком известного устройства является его сложность.

Цель изобретения — упрощение логического пробника.

Поставленная цель достигается тем, что в логическом пробнике, содержащем первый и

Второй индикаторы, триггер, первый и второй

2 элементы задержки, повторитель, соединейный выходом с входом дифференциального усилители, первый выход которого соединен через усилитель с входом первого ннвертора, второй . Выход — с входом второго инвертора, выходЫ

5 первого и второго инвертора соединены с соответствующими верными и вторыми входами первого индикатора и-триттера, первый .выход которого соединен с входом второго индикато; ра, непосредственно и через первыи элемент задержки — с третьим входом триггера, соединенного четвертым входом через второй элемент задержки с вторым выходом триггера.

На чертеже приведена блок-схема устройства.

Пробник содержит повторитель 1,(дифферЮ-. циальный усилитель 2, первый элемент 3 согла. сования усилитель 4, первый инвертор 5, вто20 рой элемент 6 согласования, второй инвертор

7, триггер 8, первый 9 и второй 10 элементы задержки, второй 11 и первый 12 ssдик агоры.

Пробник работает следующим образом. напряжения. Состояние триггера 8 в данном случае не определено, Если на вход пробника подан уровень напряжения логической "1", то производится установка триггера 8 "единичным" уровнем напряжения с выхода первого блока инвертора 5 при условии совнадения его с "единичным" уровнем напряжения с выхода второго элемента задержки 10 (в противном случае состояние триггера 8 подтвер16 ждается).

После установки триггера 8 в "Г производится засвечивание индикатора 11. Высоким уровень напряжения с первого выхода, триггера

8 через элемент задержки 9 поступает на тре1s тий вход триггера 8, подготавливая триггер 8 к перебросу по сигналу логической "1", поступающему с выхода инвертора 7 при логическом "О" на входе пробника, Время горения индикатора 11 зависит при

26 поступлении на вход пробника импульсов от задержки элемента 9, а время его погасания от задержки элемента 10, Комбинация состояний индикаторов 11 и 12 позволяет судить об уровне сигнала, поданного на вход пробника. Засвеченное состояние индикатора 11 свидетельствует о наличии на входе пробника уровня напряжения логической "1".

Отсутствие свечения индикатора 11 указывает на наличие на входе испытателя уровня напряжения логического "0". Наличие импульсов на входе пробника вызывает мерцание индикатора ll, причем время засвеченного и не- . засвеченного состояний первого индикатора

11 определяется значением задержек элементов

9 и 10. Засвеченное состояние индикатора 12, независимо or состояния индикатора 11, ука35 зывает на наличие на входе пробника напряжения, уровень которого находится в пределах между верхней границей уровня напряжения логического "0" и нижней границей уровня напряжения логической "1". Индикатор 12 засвечивается также и в том случае, если вход пробника не подключен к источнику сигналов (обрыв связи, соединяющий вход испытателя с выходом источника сигналов). С помощью элементов 3 и 6 устанавливаются пороги срабатывания логического "0" и логической "1" пробника.

Таким образом, в предлагаемом пробнике за счет новых связей элементов 8-11, со держится меньше элементов и меньшее количество "связей между элементами чем в извест ном, что упрощает логический пробник.

Формула изобретения

Логический пробник, содержащий первцй и второй индикаторы, триггер, первый и вто3 100492? 4

Напряжение е вывода испытуемой микросхемы подается и:. вход повторителя сигналов

1, характеризуемого большим входным сопротивлением и малым значением входной емкости и предназначенным для того, чтобы испытатель не вносил изменений в режим испытуемой микросхемы. С выхода повторителя 1 напряжение подается на вход дифференциального усилителя 2, на выходах которого вырабатываются напряжения, уровень которых соответствует уровню напряжения, поданного на вход пробника. Если напряжение на входе испытателя имеет уровень логической "1", то на первом выходе дифференциального усилителя 2. вырабатывается высокий уровень напряжения. Если напряжение на входе испытателя имеет уровень логического "0", то высокий уровень напряжения вырабатывается на втором выходе дифференциального усилителя 2. В описанных выше случаях уровни вырабатываемых на выходах дифференциального усилителя 2 взаимно противоположны.

Если вход пробники не подключен к источнику сигнала или на его вход подано напряжение,.уровень которого находится в пределах между верхней границей уровня напряжения логического "О и нижней .границей уровня напряжения логической "l", то в дан. ном случае на обоих выходах дифференциального усилителя 2 вырабатываются низкие уровни напряжения, инвертируемые элементами 3 и 6.

Напряжения, вырабатываемые на первом и втором выходах дифференциального усилителя 2, через первый согласующий элемент

3, усилитель 4, первый инвертор 5 и через второй согласующий элемент б и второй инвертор 7 вьщеляются на выходах первого и второго инверторов 5 и 7 в виде соогветствующих напряжений логического уровня

"0" или "1", Так, если на первом (втором) выходе дифференциального усилителя 2 присутствует высокий (низкий) уровень. то эа счет известного интегрирования элементами

3, 6, 5 и 7 инвертора 5 (7) вьщеляется соответствующий уровень напряжения логической "1" (логического "О")

Если вход пробника не подключен к источнику сигнала или на него подано напряжеwe, уровень которого находится в пределах между верхней границей уровня напряжения логического "О" и нижней границей уровня напряжения логической "1", то происходит засвечивание пщикагора 12 за счет пода и на его входы уровней напряжения логического "О, снимаемых с выходов первого и SS второго ннверторов 5 и 7. Индикатор 12 засвечивается тольк<. тогд;., когд; на оба его входа подапы ш экие ур< впи (нулевьп") Составитель В. Лворкин

Техред О.Неце

Корректор Г. Огар

Редактор Н. Воловик

Заказ 877/58

Подписное

Тираж 708

ВНИИПИ Государственного комитета СССР по -делам изобретений и открытий

1 13035, Москва. Ж-35,. Раушская наб., g. 415

Филиал ППЛ "Патент", г. Ужгород, ул. Проектная, 4

5 ИО49 рой элементы задержки, повторитель, соединенный выходом с входом диф кренцнального усилителя, первый выход которого соединен через усилитель с входом первого ннвертора, второй выход — с входом второго инвертора о т л н ч а ю шийся тем, что, с це.лып упрощения пробника, выходъ1 первого и второго инвертора соединены с соответствующими первыми и вторыми входами первого индикатора и триггера, первый выход кого- 10 роге соединен с входом второго индикатора

22 6 непосредственно и через первый элемент э». держки — с третьим входом триггера. сосди пенного четвертым входом через второй элемент задержки с вторым выходом триггера.

Источники информации, принятые во внимание прн экспертизе

1. Авторское свидетельство ГССР Р 513330, кл. G 01 R 31/28, 1976.

2. Испытатель цифровых интегральных схем

ИЦИС,,Техническое описание, 1975 (прототип).

Логический пробник Логический пробник Логический пробник 

 

Похожие патенты:

Изобретение относится к электротехнике, в частности к диагностированию устройств релейной защиты и противоаварийного управления в системах электроснабжения (РЗА)

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места неисправного элемента в цифровых схемах

Изобретение относится к автоматике и вычислительной технике и может быть использовано при отладке логических блоков, микропроцессорных систем, ЭВМ и т.д
Наверх