Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ФАЗОВОГО СДВИГА ЭЛЕМЕНТОВ ДИСКРЕТНОГО КОДА ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА, содержащее генератор ступенчатого напряжения, подключенный к сигнальному в;ходу первого коммутатора, пороговый блок, блок задержки , блок регистрации, блок памяти, сумматор, входной блок фильтров, решающий блок, второй и третий коммутатрры , отличающееся тем, что, с целью повышения точности контроля при наложении помехи, параметры которой близки к параметрам несущих колебаний частотно-модулированного сигнала, введены тактовый генератор, блок управляемой отрицательной обратной связи, форм ирователь сигналов сброса, счетчик, блок считывания и выпрямитель, при этом управляющий вход тактового генератора подключен к сигнальному входу второго коммутатора, к ВХОДУ сумматора и через выпрямитель к входу порогового блока, выход которого подключен к управляющим входам первого и второго коммутаторов, а выход тактового генератора подключен к управляющим входам третьего коммутатора и блока считывания и через блок задержки к входу формирователя сигналов сброса, первый выход которого подключен к управляющему входу блока управляемой отрицательной обратной связи, а второй выход - к управляющему входу счетчика, сигнальный вход которого по{ ключен к выходу первого коммутатора, а i выход через блок считывания - к первоW му входу решающего блока, выход блока памяти подключен к другому входу блока управляемой отрицательной обратной связи и через третий коммутатор соединен с вторым входом решающего блока, выход которого подключен к входу блока регистрации, первый вход блока памяти подключен к выходу второго коммутатора, а второй вход - к выходу блока управ00 ляемой отрицательной обратной связи,, ;О выходы входного блока фильтров подклк чены к соответствующим входам суммаOt ) тора.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (д) Н 04 В 17/00

j !

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н .ABTOPCHOMV СВИДЕТЕЛЬСТВУ (2

) ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

I (21 ) 3314030/1 8-О9 (22) 06.07.81 (46) 30.03.83.. Бюл. % 12 (72) В.В Кузьмин и А.С,Кочетов (53) 621.31 7.799 (088.8) (56) 1. Авторское свидетельство СССР

М 669491, кл. Н 04 .В 1? 00, 1975.

2. Авторское свидетельство СССР

No .6631 1 8, кл. Н 04 В 1 7/00, 1 975 (IIPoTOTHII) . (54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ФАЗОВОГО СДВИГА ЭЛЕМЕНТОВ

ДИСКРЕТНОГО КОДА ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА, содержащее генератор ступенчатого напряжения, подключенный х сигнальному входу первого коммутатора, пороговый блок, блок задержки, блок регистрации, блок памяти, сумматор, входной блок фильтров, решающий блок, второй и третий коммутаторы, отличающееся тем,что, с целью повышения точности контроля при наложении помехи, параметры которой близки к параметрам несущих колебаний частотне-модулированного сигнала, введены тактовый генератор, блок управляемой отрицательной обратной связи, формирователь сигналов сброса, счетчик,,блок считывания и выпрямитель, при атом управляющий вход тактового генератора подключен к сигнальному входу второго коммутатора к входч сумматора и через выпрямитель к входу порогового блока, выход которого подключен к управляющим входам первого и второго коммутаторов, а выход тактового генератора подключен к управляющим входам третьего коммутатора и блока считывания и через блок задержки к входу формирователя сигналов сброса, первый выход которого подключен к управляющему входу блоха управляемой отрицательной обратной связи, а второй выход - к управляющему входу счетчика, сигнальный вход которого подключен к выходу первого коммутатора, а выход через блок считывания - к пераому входу решающего блока, выход блока памяти подключен к другому входу блока управляемой отрицательной обратной связи и через третий коммутатор соединен с вторым входом решающего блока, выход которого подключен к входу блока регистрации, первый вход блоха памяти подключен к выходу второго коммутатора, а второй вход — к выходу блока управляемой отрицательной обратной связи, выходы входного блока филь ров подключены к соответствуюц(им входам сумма« тора.

1 1008916

Изобретение относится к радиосвязи и может быть использовано для автоматического контроля фазового сдвига элементов дискретного хода частотномодулированного сигнала. S

Известно устройство, реализующее способ контроля параметров ханала связи, содержащее генератор синусоидаль ных сигналов, блох сравнения, генератор опорного напряжения 11 .

1О Недостатком данного изобретения является ниэхая точность измерения сдвига фазы, так как при действии помехи, параметры которой близки к параметрам полезного сигнала, невозможно выделить последний из суммарного сигнала, для оценки его фазового сдвига.

Известно также устройство для автоматического контроля главных каналов радиоприемных устройств, содержащее ге- 20 нератор ступенчатого .напряжения, подключенный к сигнальному входу первого коммутатора, пороговый блок, блок задержки, блок регистрации, блок памяти, сумматор, входной блок фильтров, решающий блок, 25 второй и третий коммутаторы (2).

Однако взвестное устройство не обес»печивает непосредственного измерения сдвига фаз элементов дискретного кода, особенно при воздействии помех, парамет-5а ры которых близки к параметрам несущих колебаний, что существенно снижает точность измерения сдвига фазы элементовдискретного кода частотно-модулированного сигнала.

Иель изобретения — повышение точности контроля сдвига фаз элементов дискретного кода частотно-модулированного сигнала при воздействии помех, параметры которых близки к параметрам несущих колебаний.

Поставленная цель достигается тем, что в устройство для контроля .фазового сдвига элементов дискретного кода час« тотно-модулированного сигнала, содержащее генератор ступенчатого напряжения, подключенный к сигиальному входу первого коммутатора, пороговый блок, блок задержки, блок регистрации, блок памяти, сумматор, входной блок фильтров, решающий блок, второй и третий коммутаторы, введены тактовый генера тор, блок управляемой отрицательной обратной связи, формирователь сигналов . сброса, счетчик, блок считывания и выпрямитель, при этом управляющий вход тактового генератора подключен к сигнальному входу второго коммутатора, к входу сумматора и через выпрямитель к входу порогового блока, выход которого подключен к управляющим входам первого и второго коммутаторов, а выход тахтового генератора подключен к управляющим входам третьего коммутатора и блока считывания и через блок asдержки - к входу формирователя сит налов сброса, первый выход которого подключен к управляющему входу блока управляемой отрицательной обратной связи, а второй выход - к управляющему входу счетчика, сигнальный вход которого подключен к выходу первого коммутатора, а выходчереэ блок считывания - к первому входу решающего блока, выход блока памяти подключен к другому входу блока управляемой отрицательной обратной связи и через третий коммутатор соединен с вторым входом решающего блока, выход которого подключен к входу блока регистрации, первый вход блока памяти подключен к выходу второго коммутатора, а второй вход — к выходу блока управляемой отрицательной обратной связи, выходы входчого блоха фильтров подключены к соотзетствующим входам сумматора.

На фиг. 1 представлена схема предлагаемого устройства; на фиг. 2 - эпюры полезного сигнала 0С и помехи 0, на фиг. 3 - эпюры суммарного сигнала U и сформированных видеоимпульсов дискретного сигнала.

Устройство содержит частотные фильтры 1-3, сумматор 4, выпрямитель 5, тактовый генератор 6, второй коммутатор 7, пороговый блок 8, блок 9 памяти, блок 10 управляемой отрицательной обратной связи, третий коммутатор 11 и первый коммутатор 12, генератор 13 ступенчатого напряжения, счетчик 14, блок 15 задержки, формирователь 16 сигналов сброса, блок 17 считывания, решающий блок 18, блок 19 регистрации, входной блок 20 фильтров.

Суммарный сигнал 0< (фиг. 3), об» разовавшийся при воздействии на полезный сигнал ll помехи 4q проходит через один из фильтров 1-3 (фиг. 1) и через сумматор 4 и поступает на вход второго коммутатора 7, через выпрямитель 5 - на вход порогового блока 8 и на управляющий вход тактового генератора 6, который выдает последователь ность, импульсов с периодсы, равным периоду квантования полезного дискретного сигнала U

Пороговый блок 8 настроен на амплитуду А и в момент t (фиг. 3), когда. амплитуда суммарного сигнала А< превышает уровень Ас, срабатывает. С его выхода подается сигнал на управляю. щие sxow первого и второго коммутато ров, s результате чего сыгнал 0 < c выхода сумматора 4 через второй коммутатор 7 поступает -на вход блока 9 памяти (интегратора), где накапливается и зало- 10 минается до момента 4g, когда уровень

А станет равен уровню срабатывания порогового блока 8. В момент 4 сигнал с выхода порогового блока 8 поступает на управляющий вход первого коммута- 1 тора 12, который соединяет выход генератора 13 ступенчатого напряжения с входсм счетчика (включения порогового элемента) 14, который переходит в первое положение, соответствукяцее одному 20 срабатыванию порогового элемента S. В момент 1у пороговый блох 8 переходит в исходное положение и соответственно второй коммутатор отключает вход блока

9 памяти от выхода сумматора 4. Таким 25 .образом, в блоке 9 памяти накопится и запомнится заряд, равный цроинтегрированной ограниченной части сумматора сигнала на участке t — (g,ò.å. когда амплитуда суммарного сигн ла A g боль- зо шэ,амплитуды полезного сигнала Ас. на которую настроен пороговый блок 8..

Выпрямитель 5 пропускает на вход порогового блока 8 только положительную часть суммарного снгнала 0 у,н в моMeBTt3 Орй блок 8 ср ботает. С

его выхода подается управляющий сигнал на входы коммутаторов 7 и 12. Первый иэ них вновь подключает выход сумматора 4 к входу блока 9 памяти, на который поступает суммарный сигнал U< для. его интегрирования и последующего эа» поминания. Первый коммутатор 12 под-. ключает к входу счетчика 14 выход генератора 13 ступенчатого напряжа ния,. который переводит счетчик 14 в положение, соответствующее двум сработанным состояниям .порогового . блока 8.

В момент 14 пороговый блок 8 переходит в исходное состояние и находится в нем до момента, когда суммарный сигнал 0 превысит уровень его срабатывания, и тогда весь процесс интегрировання и накапливания заряда повторится; >> ,Процесс (фиг.З) накапливания ндет до .момента Сд, когда тактовый генератор 6

3 1008916 4 сформирует сигнал, соответствующий окончанию такта следования элемента дискретного кода полезного сигнала Цу

В этот момент сигнал с выхода тактового генератора 6 поступает на управляющий вход третьего ксммутатора 11, который подключает сигнал с выхода блока 9 памяти. на вход решающего блока

18 и на управляющий вход блока 17 считывания, который передает со счетчика 14 сигнал, цропорциональный коли.честву включений порогового блока 8, на ,вход решающего блока 18. Кроме того, одновременно в момент 1 сигнал с вы° хода тактового генератора 6 поступает. на вход блока 15 задержки, который задерживает его на.время ht,, необходимое для обеспечении процесса вычисления.в решающем блоке 18, и затем выдает задержанный сигнал на вход формирователя 16 сигналов сброса, с первого выхо, аа которого выдается сигнал на обнуле- .

we блока 9 памяти с помощью блока 10 управляемой отрицательной обратной связи, а с второго выхода - на сброс счетчика 14.

Таким образом, предлагаемое устрой. ство подготовлено для очередного измерения сдвига фазы элемента дискретного кода.

Результат деления сигнала, накопнвшегося в блоке 9 памяти, на сигнал, пропорциональный колцчеству включений порогового блока 8, строго соответствует сдвигу фазы / между полезным Uñ и суммарным 0 сигналами, образовавшемуся из эа воздействия на полезный сигнал 0с помехи.

Этот результат деления с выхода решающего блока 18 фиксируется н отображается с помощью блока 19 регистрации, . подключенного к выходу решающего бло ка. 1 8.

Полученный результат угла. сдвига фазы

) элементов дискретного кода частотномодулированного сигнала, засоренного помехой, может быть использован для коррекции сформированны х вндеоимпуль сов в оконечных устройствах приемника.

Это позволит повысить надежность н до: стоверность работы усилительно-преобра-. зовательных н логических элементов .. оконечных устройств приемника при приеме частотно-модулированного дискретно- го сигнала, засоренного интенсивной помехой, параметры которой близки к параметрам несущих этого частотно-модулиро- ,ванного дискретного снйала.

100891 6

Un

Составитель В. Галкин

Редактор Н, Ковалева Техред.А.Ач Корректор А. Дэятко

Заказ 2360/68 Тираж 675 Подпвсное

ВНИИПИ Государственного камитета СССР по делам изобретений и о щрытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в системах контроля работоспособности многоканальных радиоприемных устройств, гетеродины которых являются перестраиваемыми синтезаторами частоты (СЧ), для проверки основных апараметров гетеродина - неточности частоты настройки и уровня побочных составляющих в спектре сигнала гетеродина

Изобретение относится к способу формирования меры SQ качества вектора сигнала сигнального пакета, принимаемого приемником, для систем подвижной цифровой радиосвязи

Изобретение относится к области радиотехники и может найти применение в устройствах анализа помеховой обстановки для систем защиты от помех

Изобретение относится к области радиотехники, а именно к радиопередающей технике
Наверх