Устройство для моделирования систем обработки данных

 

1УСТ;РОЙСТВО ДЛЯ МОдаЛИРо1зАНИЯ СИСТЕМ ОВРАБО1ЖИ ДАННЫХ, содержащее Генератор случайных напряже НИИ, выход которого соединен с ин формационм1лл входом первого блока коммутаторов, выходы которого соединены соответственно с уходами первой группы блока сравнения, выход реле времени соеданён с управляющим входом первого блока коммутаторов, блок переключателей,, блок источников стабилизированного напряже11ия, источник стабилиэированного напряжения , выход которого соединен с перВБМ входом схекш сравнения, выход которой подключен к входу блока регистрации , блок интеграторов, о т п ли ч а ю щ ее С ятем, что, с целью асширения функциональных возмржностей за счет воспроизведения реГжимов промежуточного накопления обработанной на каждом из этапов информации , оно дополнительно содержит второй блок коммутаторов, блок памяхи, блок элементов , причем выходы блока источников стабилизированных нап{)яжений соеда нены соответственно с входами первой группы второго блока коммутаторов, входы второй группы входов которого соединены соответственно с выходами блокд сравнения, входги и первой группы блока переключателей и входами первой группы блока памяти, входы второй группы которого подключены к выходам первой группы блока переклю чателей, входам третьей группы второго блока коммутаторов и управляющим входам первой группы первого блока коммутаторов соответственно, выходы первой группы второго блока коммутаторов соединены соответственно с входами второй группы блока сравнения, выходы второй группы второго блока коммутаторов соединены соответственно с входами второй группы блока переключателей, входы Третьей группы входов которого соедшнены соответственно с вькодами блока интеграторов, выходы второй группы блока переключателей подключены соответственно к входам первой группы блока элементов ИЛИ, входда второй группы входов которого соединены с выходами блока .памяти соответственно , выходы блока элементов ИЛИ подключены к управляю1191М входам второй группы первого блока коммутаторов , п-й выход блока интеграторов 00 соединен с вторым входом схемы сравнения .2 . Устройство по п. 1, отлию чающееся тем, что блок переключателей содержит группу триггеров, тр|И группы элементов И, группу элементов ИЛИ, группу элементов НЕ и группу узлов сложения, причем выход каждого узла сложения группы соединен с входа1 а1 соответствующего элемента НЕ группы и элемента И первой группы, выход которого подключен к единичному входу соответствующего ;триггера группы, единичный выход i KuTOgpro соединен с первым входом соответствукедего элемента И второй группы, выход которого Ьодключен к нулевому входу соответствующего триггера группы и первому входу соот

СОЮЗ СОВЕТСКИХ

COlg

РЕСПУБЛИК

3(Я) 6 06 б 7 48

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТИ-1ИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3379819/18-24 (22) 11.01.82 (46) 15.05.83. Бюл. В 18 (72) Г.В. ДружиниН, И.В. Сергеева и В.И. Крылов . (71) Иосковский ордена Ленина и ордена Трудового Красного Знамени институт инженеров железнодорожного транспорта (53) 681.327 (088.8) (56) 2. Авторское свидетельство СССР

В 631925, кл. G 06 F 15/20, 1975.

2. Авторское свидетельство СССР по заявке 9 3305662/24, кл. кл. G 06 G 7/48, 1981 (прототип). (54)(57)1УСТРОЙСТВО ДЛЯ МОДЕЛИРОВ3 НИЯ СИСТЕМ ОБРАБОТКИ ДАННЫХ, содержащее генератор случайных напряжеций, выход которого соединен с ин- . формационным входом первого блока коммутаторов, выходы которого соединены соответственно с входами первой Группы блока сравнения, выход реле времени соединен с управляющим входом первого блока коммутаторов, блок переключателей,. блок источников стабилизированного напряжения, источник стабилизированного напряже- ния, выход которого соедйнен с первьж входом схемы сравнения, выход которОй подклЮчен к вкоду блока ре гистрации, блок ийтеграторов,. о т .л и ч а ю щ е е с я тем, что, с целью расширения функциональных воэмэжностей sa счет воспроизведения ре-., жимов промежуточного йакопления об- работанной на каждом из этапов информации, оно дополнительно содержит второй- блок комыутаторов, блокпамяти, блок элементов ИЛИ, причем выходы блока источников стабилизированных напряжений соединены соответственно с входами первой группы второго блока коммутаторов, входы . второй группы входов которого соединены соответственно с выходами блока

;,.SU„„1018129 А сравнения, входами первой группы блока переключателей и входами первой группы блока памяти, входы второй группы которого подключены к выходам первой группы блока переключателей, входам третьей группы второго блока коммутаторов и управляющим входам первой группы первого блока коммутаторов соответственно, выходы первой группы второго блока

:коммутаторов соединены соответственно с входами второй группы блока сравнения, выходы второй группы второго блока коммутаторов соединены соответственно с входами второй группы блока переключателей, входы третьей группы входов которого сое,динены соответственно с выходами блока интеграторов, выходы второй группы блока переключателей подключены соответственно к входам первой группы блока элемен ов ИЛИ, входы второй группы входов которого соединены с выходами блока памяти соот ветственно, выходы блока элементов

ИЛИ подключены х управляющим входам второй группы первого блока коммутаторов, и-й выход блока интеграторов соединен с вторым входом схемы сравнения.

2. Устройство по п. 1, о т л и

% а ю щ е е с я тем,,что блок переключателей содержит группу триггеров, три группы элементов И, группу элементов ИЛИ, группу элементов НЕ и группу узлов сложения, причем выход каждого узла сложения группы соединен с входами соответствующего элемента НЕ группы и элемента И первой группы, выход которого подключен к единичному входу соответствукщего триггера группы, единичный выход кОтоцого соединен с первым входом соответствующего элемента И второй группы, выход которого подключен к нулевому входу соответствующего триггера группы и первому входу соот10181 ветствующего элемента ИЛИ группы, второй вход которого соединен с выходом соответствующего элемента И третьей группы, первый вход которогс подключен к выходу соответствующего элемента НЕ группы, второй вход соответствующего элемента И третьей группы подключен к первому входу соответствующего элемента И первой .группы, выходы элемЕнтов ИЛИ группы являются выходами первой группы бло- 10 ка переключателей, второй группой выходов которого являются выходы элементов И первой группы, первым входом первой группы входов блока переключателей является второй 15 вход первого элемента И второй груп пы, m-м входом первой группы входов блока переключателей fm = 2, и --2) является второй вход (m -3)-ro элемента И первой группы, который соединен 20 с вторым входом cn-ro Элемента И второй группы, последним (n — 1)-м входом первой группы входов блока переключателей является второй вход последнего (n --1 )-ro элемента И первой группы, второй группой входов блока переключателей являются соответственно первые входы узлов сложения группы, первым входом третьей группы входов блока переключателей является. второй вход первого узла сложения группы, М -м входом третьей группы входов блока переключателей ((= 2, n — 1) является третий вход (t.- 1)-го узла сложения группы, который соединен с вторым..входом -го узла сложения группы, последним ь-м входом третьей группы. входов блока переключателей является третий вход (n - 1)-го узла сложения группы..

Изобретение относятся к вычисли- 40 тельной технике и может быть использовано при проектировании систем обработки данных и оптимизации их структуры по критерию максимальной оперативности обработки информации в 45 автоматизированных системах управления.

Известно устройство для моделирования систем сбора и обработки информации, содержащее блоки приема и формирования запроса, счетчик., дешифратор, коммутатор, элементы И, ИЛИ„ триггеры и блок обработки запросов.

Выходы блоков приема подключены к входам блока Формирования запроса и счетчика, выход которого через дещифратор и коммутатор подключен к входу блока обработки запросов. Выходы блока ФОРмиРования» запросов подсоединены к. единичным входам соответствующих триггеров, выходы которых под-60 ключены к входам элементов И, выходЫ которых подключены к входам блока обработки запросов fig, Недостатком устройства является невысокая точность моделирования 65

2 реальных систем обработки данных из-" за невозможности имитации совместной, и параллельной обработки нескольких порций информации при наличии в системе накопителей информации ограниченного объема.

Наиболее близким:по технической сущности к изобретению является устройство для моделирования процессов пакетной обработки информации, содержащее генератор случайных напряжений, блок интеграторов, блок схем сравнения, источник стабилизированного напряжения, блок регистрации., реле времени, блок коммутаторов, блок переключателя, блок источ-. ников стабилизированного напряжения, схему сравнения, выход генератора случайных напряжений через блок коммутаторов соединен с входами блока интеграторов, выходы которого подключены соответственно к входам блока схем сравнения, выход источника стабилизированного напряжения соединен с первым входом схемы сравнения, выход которого подключен к входу блока регистрации, выход реле времени подключен к первому управляющему входу блока коммутаторов.

Устройство позволяет производить электрическое моделирование обработки пакетрв данных (2 ).

Недостатком устройства является невозможность его применения для моделирования многоэтапных систем обработки данных с промежуточными блоками памяти ограниченного объема.

Цель изобретения - расщирение

Функциональных возможностей устройства за счет воспроизведения режимов промежуточного накопления обработанной уа каждом из этапов информации °

Поставленная цель достигается тем, что в устройство для моделирования систем обработки данных,содержащее генератор случайных напряжений, выход которого соединен с информационным входом первого .блока коммутаторов, выходы которого соединены соответственно с входами первой группы блока сравнения, выход реле времени соединен с управляющим входом первого блока коыаутаторов, блок переключателей, блок источников стабилизированного напряжения, источник стабилизированного напряжения, выход которого соединен с первым входом схемы сравнения, выход которой подключен к входу блока регистрации, блок интеграторов, .дополнительно введены второй блок коммутаторов, блок

Ф памяти, блок элементов ИЛИ, причем выходы блока источников стабилизированных напряжений соединены соответственно с входами первой группы второго блока коммутаторов, выходы второй группы входов которого соединены

1018129 соответственно с выходами блока сравнения, входами первой группы блока переключателей и входами первой группы блока памяти, входы второй группы входов которого подключены к выходам первой группы блока переключателей, входам третьей группы второго блока коммутаторов и управляющим входам первой группы первого блока коммутаторов соответственно, выходы первой группы второго блока 10 коммутаторов соединены соответственно с входами второй группы блока сравнения, выходы второй группы второго блока коммутаторов соединены

-oooTBeTcTBeHHo с входами второй груп"45 пы блока переключателей, входы третьей группы входов которого соединены соответственно .с выходами блока интеграторов, выходы второй группы блока переключателей подключены соответственно к входам первой группы блока элементов ИЛИ, входы второй группы входов которого соединены с выходами блока памяти соответственно, выходы блока элементов

ИЛИ подключены к управляющим входам второй группы первого блока коммутаторов, h-A выход блока интеграторов соединен с вторым входом схемы сравнения.

Блок переключателей сЬдержит группу триггеров, три группы элементов И,. группу элементов ИЛИ, группу . элементов НЕ и группу узлов сложения, причем выход каждого узла сложения группы соединен с входами соответст- З5 вукщего элемента НЕ группы и элемента И первой группы, выход которого .подключен к единичному. входу соответствующего триггера группы, единичный выход которого соединен с 40 первым входом соответствующего элемента И второй группы, выход которо-го подключен к нулевому входу соответствующего триггера группы и первому входу соответствующего элемента 45

ИЛИ группы, второй вход которого соединен с выходом соответствукщего элемента И третьей группы, первый вход которого подключен к выходу соответствующего элемента НЕ группы второй 50 вход соответствующего элемента И третьей группы подключен к первому входу соответствующего элемента И первой группы, выходы элементов ИЛИ группы являются выходами первой группы блока переключателей, второй группой выходов которого являются выходы элементов И первой группы, первым входом первой группы входов блока переключателей является второй вход первого элемента И второй груп- 4© пы, m-м входов первой группы входов блока переключателей (rn = 2, n - 2) является второй вход (rn - 1)-го эле» мента И первой группы, который соединен с вторым входом м- го элемен- 65 та И второй группы, последним (п — 1)-м входом первой группы входов блока переключателей является второй вход последнего (h — 1)-го элемента И первой группы, второй группой входов блока переключателей являются соответственно первые входы узлов сложения группы, первым входом третьей группы входа блока переключателей является, второй вход ю первого узла сложечия группы, Ф -м входом третьей группы входов блока переключателей (к = 2, и -1) являет- .. ся третий вход (g - 1)-ro узла сложения группы, который соединен с вторым входом k -ro узла сложения группы, последним и -м входом третьей группы входов блока. переключателей является третий вход (n †.1)-го узла сложения группы.

На фиг.l приведена схема устройства для моделчрования систем обработки данных; на фиг. 2 и 3 — функциональные схемы блока переключателей и блока памяти °

Устройство содержит генератор 1 случайных напряжений, схему 2 сравнения, источник 3 стабилизированного напряжения и блок 4 регистрации, выход источника 3 стабилизированного напряжения подключен к первому входу схемы 2 сравнения, выход которой подключен к входу блока 4 регистрации, реле 5 времени, первый 6 и второй 7 блоки коммутаторов, блок

8 сравнения, блок 9 интеграторов, блок 10 переключателей, блок 11 памяти, блок 12 источников стабилизированного напряжения, блоки 13 элементов ИЛИ, причем выход генератора 1 случайных напряжений подключен через первый блок 6 коммутаторов к входам блока 9 интеграторов, выходы которого подключены к первой группе входов блока 8 сравнения, вторая группа входов блока 8 сравнения соединена через второй блок 7 коммутаторов с выходами блока 12 источников стабилизированного напряжения, выходы блока 8 сравнения соединены с первой группой входов 14 блока 10 переключателей, с первой группой входов 15 блока 11 памяти и с второй группой входов:второго блока 7 коммутаторов, вторая группа входов

16 блока 10 переключателей соединена соответственно с второй группой выходов второго блока 7 коммутаторов, первая группа выходов 17 блока

10 переключателей соединена с первой группой управляющих входов первого блока б коммутаторов, второй группой входов 18 блока ll памяти и третьей группой входов второго блока

7 коммутаторов, вторая группа выходов 19 блока 10 переключателей соединена через блок 13 элементов ИЛИ с второй группой управляющих входов

1018129 первого блока 6 коммутаторов, третья группа входов 20 блока 10 переключателей соединена с выходами блока 9 интеграторов, выход II-ro интегратора .подключен к второму входу схемы 2 сравнения, группа выходов блока 11 памяти соединена с соответствующими входами блока 13 элементов ИЛИ.

В блок 10 переключателей входят группа элементов ИЛИ 21, группа триг- 10 геров 22, первая группа элементов

И 23, вторая группа элементов И 24, третья группа элементов И 25, группа элементов НЕ 26, группа узлов 27 сложения. 35

В блок 11 памяти входи т группа реверсивных счетчиков 28. Объем каждого j -ro счетчика имитирует объем памяти между i -м и (i + 1) -м этапами обработки и соответствует максимально возможному количеству размещаемых в памяти материальных носителей порций информации, число эта-. пов равно.

EJIoK 12 содер*ит Bl HGTQBHHKQB билизированного напряжения. Величина. m равна количеству порций информации, обрабатываемой в системе обработки данных. Электрические напряжения с выходов блока 12 моделируют объемы информации, содержащиеся в отдельных З порциях информации, подлежащих обработке. Величина напряжения с выхода источника 3 стабилизированного напряжения равна общему объему обрабатываемой в системе обработки данных З5 информации.

Сущность принципа действия данного устройства заключается в том, что объем информации, обработанной ис- 40 полнителем i-й операции, имитируется электрическим напряжением, представляющим собой реализацию полуслучайной кусочно-линейной функции.

Скорость роста электрического напря- 45 жения пропорциональна значению произ- . водительности исполнителя операции.

Величина скорости становится равной нулю в моменты времени, соответствую- щие окончанию i-й операции обработки очередной () — 1)-1 порции инфор" мации при незавершившейся обработке (i — 1)-й операцией j -й порции информации и переполнению i-го блока памяти, расположенного между i-й и (i + 1)-й операциями обработки информации. В момент завершения (i — .

1)-й операции возобновляется рост линейно изменяющегося напряжения,. имитирующего процесс обработки (-й порции информации i-й операцией. В момент начала (i + 1)-й операции возобновляется рост линейно изменяющегося напряжения, имитирующего процесс обработки информации i-й операцией. 65

В каждом такте моделирования вос-, производится одна реализация процесса функционирования системы обработки данных, заключающаяся в выполнении и этапов обработки m порций информации. Суммарное количество данных, содержащихся в m порциях, представляет собой объем информации w, подлежащей обработке для выполнения задания. По множеству реализаций значений времени от начала выполнения первой до завершения выполнения последней операции последним исполнителем находятся статистическая функция распределения или среднее значение времени обработки информации.

Устройство работает следующим образом.

Генератор 1 случайных процессов вырабатывает реализацию случайного процесса изменения напряжения с требуемым законом распределения.

В подготовительном режиме с помощью коммутатора 6 производится ввод случайных напряжений на интеграторы блока 9 интеграторов.

Исходное состояние блока 10 переключателей следующее: триггеры 22 находятся в единичном состоянии и поддерживают в открытом состоянии элементы И 24.

Исходное состояние блока 7 коммутаторов: коммутатор переключается таким образом, что на первый вход блока 8 сравнения поступает напряжение, имитирующее объем первой порции информации, подлежащей обработке исполнителем первой операции.

Через заданные интервалы времени с выхода реле 5 времени на управляющий вход блока 6. коммутаторов поступают, последовательности сигналов, в соответствии с которыми прекращается ввод начальных условий на интеграторы блока 9. При появлении последнего с выхода реле 5 времени начинается рабочий режим функционирования устройства. Последний сигнал с выхода реле 5 времени поступает на вход блока 6 коммутаторов и переводит интегратор блока 9 интеграторов в рабочий режим. На выходе первого интегратора появляется линейно изменяющееся напряжение, которое имитирует объем информации, обработанный исполнителем на первом этапе ее преобразования.

При достижении значением моделирующего напряжения некоторого заданного уровня, равного объему первой порции информации, который необходимо обработать на первой операциИ до начала выполнения второй операции, на первом выходе блока 8 сравнения формируется сигнал, который поступает на вход 14 блока 10 переключателей и проходит через элемент И 24, открытый по второму входу высоким

1010129.напряжением с единичного выхода триггера 22. На выходе 17 блока 10 переключателей появляется сигнал начала работы второго интегратора. При этом триггер 22 блока 10 переключателей сбрасывается. На выходе интегратора

9 блока 9 интеграторов появляется лйнейно изменяющееся напряжение, моделирующее объем информации, обработанный, исполнителем на втором этапе ее преобразования. При этом интегратор 9 блока 9 интеграторов продол-Ф. жает, работу.

Сигнал с первого выхода блока 8 сравнения, имитирующий окончание исполнителем первой операции обработки .первой порции информации, переключает коммутатор 7 ..таким образом, что на первый вход блока 8 сравнения от него поступает напряжение, моделирующее суммарный объем (w + wy) первой и второй порций информацйи, обрабатываемых на первом этапе преобразования информации .

Кроме того, сигнал с первого выхода блоха 8 сравнения поступает на вход 15 блока ll памяти, являющийся суммйрующнм входом счетчика 28..

В счетчик 28 заносится единица, что имитирует.объем информации (в порциях информации), хранящейся в нако-: пителе между первым и вторым этапами ее преобразования.

Сигнал с выхода 17 блока 10 пере- . ключателей, имитируюший начало обработки второй операцией первой порции информации переводит коммутатор З5

7 таким образом, что на, вход 16 . блока 10 переключателей поступает. напряжение w« имитирующее объем второй порций информации, подлежащей обработке на первом этапе ее 4Q преобразования, при этом на второй вход блока 8 сравнения поступает напряжение, имитирующее объем первой порции информации, подлежащей обра(ботке на втором этапе ее преобразования. Кроме того, сигнал с выхода

17 блока 10 переключателей поступа1 ет на вычитающий вход счетчика 28 блока ll памяти.. В счетчике 28. ус-. танавливается О, что соответствует .отсутствию, информации, хранящейся в накопителе между 1 и 2-й операциями.

Появление на выходах блока 9 одновременно двух, линейно изменяющихся напряжений имитирует процесс совместного выполнения двух этапов технологического процесса обработки информации в системе обработки данных, при-. чем на первом этапе обрабатывается вторая порция информации, а на -втором — первая.

На входы узла 27 сложения блока

10 переключателей подаются напряжения с выходов интеграторов 9„ и 9 > блока 9 интеграторов и от блока 12 источников напряжения через коммута- 65 тор 7 напряжения, моделирующие объем w2 второй порции информации, подлежащей обработке в системе обработки данных.

Напряжение с выхода узла 27> сложения блока 10 переключателей представляет собой разность значений суммы напряжения .w напряжения с выхода интегратора 9 блока 9 интег2 раторов и напряжения с выхода интегратора 9 блока 9 интеграторов. Эта разность напряжений положительна, пока объем информации, ожидающий начала выполнения второй операции, не превышает значения w

Положительное напряжение с выхода узла 27 сложения поддерживает в открытом состоянии элемент И 23 н, пройдя через элемент HE 26Ä, запи,рает элемент И 25 блока 10 переключателей.

В дальнейшем процесс функционирования устройства зависит от последовательности поступления сигналов окончания отдельных операций обработки различных порций информации.

Если сигнал (с второго выхода блока 8 сравнения) окончания второй операцией обработки первой порции информации появляется раньше сигнала (с первого . выхода блока 8 сравнения) окончания первой оиерацией обработки второй порции информации, то он проходит через элемент И,23 блока. 10 переключателей, открытый по второму входу положительным напря-. жением с .выхода узла 27 сложений.

При этом триггер 22„. переводится в единичное состояние, а на выходе

19 блока 10 переключателей форми.руется сигнал Конец работы интегратора 9 .. Интегратор 92 блока 9 интеграторов прекращает формирование линейно изменяющегося напряжения.

Прекращение работы интегратора 92 соответствует прекращению выполнения второй операции по окончании обработки первой порции информации при незавершившейся первой операцией . обработки второй порции информации.

Сигнал окончания второй операцией обработки первой порции информации

«с второго выхода блока 8 сравнения проходит на суммирующий вход счетчика 282 блока ll памяти и записывает в нем единицу. Кроме того, он проходит через элемент И 242 блока 10 переключателей, открытый по второму входу высоким напряжением с единичного выхода триггера 22. На выходе 17 блока 10 переключателей появляется сигнал начала работы 3-го интегратора. При этом триггер 22 блока 10 переключателей сбрасывается. Сигнал с выхода 17 блока 10 переключателей вычитает единицу из .содержимого счетчика 28 блока ll памяти. Содержимое счетчика 28 имитирует объем инфорl0

9, 1018129 мации (в материальных носителях пор" ций информации), хранящийся в накопителе перед началом выполнения на третьем этапе обработки.

Сигнал окончания обработки первой операцией второй порции информации, пришедшей после сигнала окончания второй операцией обработки первой порции информации с первого выхода блока 8 сравнения, прибавляет к содержимому счетчика 28 блока 11 памя- (0 l ти единицу. Кроме того, пройдя через элемент И 24, открытый по второму входу высоким напряжением с единичного выхода триггера 22,формирует на выходе 17„ блока 10 йереключате- 15 лей сигнал Начало работы интегратора 9 . В интеграторе 92 блока 9 интеграторов возобновляется рабочий режим. Сигнал с выхода 17„ блока 10 переключателей вычитает единицу из, 20 содержимого счетчика 28 блока 11 памяти.

Сигнал с второго выхода блока 8 сравнения (имитирующий окончание обработки первой порции информации 25 исполнителем второй операции) переключает коммутатор блока 7 таким образом, что от него на второй вход блока 8 сравнения поступает напряжение, моделирующее суммарный объем (w< + w ) первой и второй порций информации, обрабатываемых на втором этапе преобразования информации.

Кроме того, сигнал с второго выхода блока 8 сравнения поступает на суммиру ощий вход счетчика 282 блока 11 памяти. В счетчике прибавляется единица. Содержимое счетчика имитирует объем информации (в порциях), хранящийся в накопителе между вторым и третьим этапами ее обработки. 40

Если сигнал окончания первой операцией обработки второй порции информации (с первого выхода блока 8 сравнения) появляется раньше сигнала окончания второй операции обработки первой порции информации (с второго выхода блока 8 сравнения), то он не проходит через элемент И 24,, закры- тый по второму входу низким напряже60

Сигнал с выхода 17 блока 10 пе1 реключате лей (ими ти рующий начало обработки второй операцией второй порции информации) переключает комму-45 татор 7 таким образом, что на вход

16 блока 10 переключателей поступает напряжение, соответствующее объему w третьей порции информации, подлежащей обработке на втором этапе ее преобразования, при этом на третий вход блока 8 сравнения поступает напряжение wz, имитирующее объем первой порции информации, подлежащей обработке на третьем этапе ее преобразования. нием с единичного выхода триггера

22 блока 10 переключателей..

Сигнал окончания второй операцией обработки первой информации (с второго выхода блока 8 схем сравнения) не проходит через элемент И 23„.-, закрытый по второму входу низким напряжением с выхода узла 27„ сложения бло- . ка 10 переключателей. При этом сигнал Конец работы интегратора 9

2 на выходе 19„блока 19 переключателей не появляется. Однако сигнал " второго выхода блока 8 сравнения проходит . через элемент И 25, открытый по второму входу высоким напряжением с выхода элемента НЕ 26, на вход которого поступает низкое напряжение с выхода узла 27„< сложения блска 10 переключателей и проходит через элемент ИЛИ 21„. На выходе 17 блока

10 переключателей появляется сигнал Начало работы интегратора 92 .

Он подтверждает рабочий режим интегратора 9> блока 9 интеграторов и производйт в схеме описанные действия.

Сигналы с первого выхода блока 8 сравнения прибавляют к содержимому счетчика 28„ единицу. При значительной производительности исполнителя первой операции может произойти переполнение счетчика 28 блока 11 памяти, что имитирует переполнение блока памяти между первым и вторым этапами ее преобразования. Сигнал переполнения счетчика 28„ с первого выхода блока 11 памяти поступает через блок 24 элементов ИЛИ на первый вход второй группы входов ком,мутатора 6 и прекращает рабочий режим интегратора 9 блока 9 интегра 1 торов. Возобновление рабочего режима интегратора 9 происходит по сигналу, который появляется по сигналу Начало работы интегратора 9 с выхода 17> блока 10 переключателей.

Аналогичным образом осуществляется дальнейшее Функционирование устройства по переключению в рабочий режим всех интеграторов. При этом с помощью блока 10 переключателей имитируются события прекращения выполнения (i + 1)-й операции по окончании обработки (j - 1)-й порции информации при незавершившейся i-й операции обработки j -й порции информа ции (по сигналу с выхода 19;); возобновления выполнения (i + 1)-1 операции после завершения i-й операцией обработки j-й порции информации (no сигналу с выхода 17); возобновление выполнения i-й операции при частичном освобождении i-го накопителя инФормации в связи с началом (i+1)-й операцией обработки очередной порции информации, взятой из накопителя (по сигналу с выхода 17„).

1018129

С помощью блока ll памяти имити руется прекращение выполнения i-й, 1 (n - 1), операции при переполнении 1-,ro накопителя информации.

В конце концов иа выходе каждого из интеграторов появляется напряжеwe, предатавлякщее собой реализацию кусочно-линейной функции, имити рукщей объбм информации, обработанной на каждом из этапов ее лреобразозания.. Напряжение с выхода и блока 9 30 интеграторов, представляющее собой реализацию кусочно-линейной функции, имитирующей объем информации, появляющейся на выходе системы обработки.данных, поступает на второй вход 15 схемы 2 сравнения, на первый вход которой с выхода источника 3 стаби-. лизированного напряжения подается напряжение, равное по величине объему информации, подлежащей обработке s системе обработки данных каждым исполнителем.

При достижении линейно"изменяющимся напряжением, поступающим от блока 9, этого значения с выхода. схемы 2 сравнения поступает сигнал окончания обработки информации и фиксируется в блоке 4 регистрации.

Устройство позволяет моделировать процессы совместной и параллельной обработки нескольких порций информации системой обработки данных при наличии в ней промежуточнык буферных каскадов памяти ограниченного объема. Благодаря этому возрастают достоверность и качество результатов моделирования реальных схем обработ.ки данных s АСУ.

1018129 фу-f +It-1 гдето ю, В В

Составитель Е. Фукалов

Редактор Л. Алексеенк сеенко Техред Л.Пекарь . КорректоР С. Шекмар

Закаэ 3546/48

Тираж 70б .Подписное

ВНИИПИ Государственного комитета СССР по делам иэобретений Ю открытий

113035, Москва, В-35, Рауюская наб.< д. 4/5

ВЮ В ЮЮ В В ЮЮЮЮ

ЮЮЮЮЮЮЮЮЮЮ ВЮЮЮЮЮ Ю Ю

Филиал ППП Патент, г. Мкгород, ул. Проектная 4

Устройство для моделирования систем обработки данных Устройство для моделирования систем обработки данных Устройство для моделирования систем обработки данных Устройство для моделирования систем обработки данных Устройство для моделирования систем обработки данных Устройство для моделирования систем обработки данных Устройство для моделирования систем обработки данных Устройство для моделирования систем обработки данных 

 

Похожие патенты:

Изобретение относится к автоматике и может быть использовано для ранговой идентификации входных сигналов

Изобретение относится к аналоговой вычислительной технике и может быть использовано для моделирования опытных и промышленных установок при производстве лимонной кислоты

Изобретение относится к области электротехники и может быть использовано для аналогового физико-математического моделирования линейных, нелинейных и нелинейно-параметрических электрических машин

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения аналоговых вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к области автоматики и аналоговой вычислительной техники и может быть использовано, например, для построения функциональных узлов аналоговых вычислительных машин, средств регулирования и управления

Изобретение относится к области вычислительной техники и может быть использовано в аналоговых вычислительных устройствах

Изобретение относится к области вычислительной техники и может найти применение при проектировании сложных систем

Изобретение относится к области вычислительной техники и может найти применение в сложных системах при выборе оптимальных решений из ряда возможных вариантов
Наверх