Устройство для контроля интегральных операционных усилителей

 

СОО3 СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (19) (И1

У51) G 01 R 31/28

- "-"ЕС® щю

Ф

" (41 1ИХРЦЧча г," 3т „ Г с 1 и АВТорсКоМУ свидетельству

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

AO ДЕЛАМ ИЗОБРЕТЕНИЙ И OYHPbITN4 (6l) 9458.3l (21) 3364758/18-21 (22) 14.12.81 (46) 07.07.83. бюл. и 25 (72)В.А.Казаков, А.И.Иартяшин и.Б.В.Цыпин (71) Пензенский политехнический ин,ститут (53) 621, 382(088.8) (56) 1. Авторское свидетельство СССР

11 945831, кл, G 01 R 31/28, 1981 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

ИНТЕГРАЛЬНЫХ ОПЕРАЦИОННЫХ УСИЛИТЕЛЕЙ по авт.св. II 945831, о т л и ч à. ащ е е с я тем, что, с целью повышения достоверности .контроля, в него введены двухпороговые компараторы, второй элемент ИЛИ и второй инвертор, соединенный. выходом с вторым входом индикатора, входом - с выходом второго элемента ИЛИ, соединенного входами с выходами соответствующих двухпороговых компараторов, соединенных первыми входами с соответствуецими выводами коррекции контролируемого интегрального операционного усилителя, первый и второй выводы питания которого соединены с соответствующими третьим и четвертым выходами источника опорных напряжений, пятые и шестые выходы которого соединены с вторыми и третьими входами соответствующих двухпороговых ком-. параторов.

1 10276

Изобретение относится к контрольно-испытательной технике и может быть использовано для контроля исправности интегральных операционных усилителей в составе электронных блоков.

По основному авт.св. Н 945831 известно устройство для контроля интегральных операционных усилителей, содержащее блок вычитания, первый фильтр постоянной составляющей, вто- 1р рой фильтр постоянной составляющей, источник опорных напряжений, усилитель, первый пороговый элемент, второй пороговый элемент, инвертор,первый элемент совпадения, второй элемент совпадения, третий элемент совпадения, элемент ИЛИ, индикатор 1 ).

Недостатком известного устройства является низкая достоверность контроля, так как оно классифицирует не- 20 исправный интегральный операционный усилитель как годный в следующих случаях: когда постоянная составляющая разностного сигнала, действующего на входе проверяемого интегрального операционного усилителя U* менье пост. ше по абсолютной величине предельно допустимого значения напряжения смещения нуля интегральных операционных усилителей проверяемой серии

Uсм IUä по J(U; иногда постоянная составляющая выходного напряжения проверяемого интегрального операционного усилителя 0 равняется р пост нулю, а постоянная составляющая выходного напряжения блока вычитания

35 (равная постоянной составляющей разностного сигнала, действующего на входах проверяемого интегрального операционного усилителя.) по абсолют40 ной величине больше предельно допустимого значения напряжения смещения нуля интегральных операционных усилителей проверяемой серии ! иаыпост 1 д пост1 смо 45

Цель изобретения - повышение достоверности контроля.

Поставленная цель достигается тем, что в устройство для контроля интегральных операционных усилителей, со-5О держащее блок вычитания, соединенный первым и вторым входами соответственно с прямым и инвертирующим входами контролируемого операционного усилителя,выходом через первый фильтр по- >5 стоянной составляющей - с инвертирующим и прямым входами первого и второго пороговых элементов, прямой вход

55 первого порогового элемента соединен с первым выходом источника опорных напряжений, второй выход которого соединен с инвертирующим входом второго порогового элемента, соединенного выходом с первым входом первого элемента совпадения, .соединенного выходом с первым входом первого элемента ИЛИ, выход которого соединен с первым входом индикатора, второй вход - с выхо- . дом второго элемента совпадения, соединенного первым входом с первым входом первого элемента совпадения, вторым входом через усилитель и второй фильтр постоянной составляющей — с выходом контролируемого интегрального операционного усилителя, через первый инвертор — с первым входом третьего элемента совпадения, соединенного вто. рым входом с выходом первого rioporoвого элемента и с вторым входом первого элемента совпадения, выходом— с третьим входом первого элемента

ИЛИ, введены двухпороговые компараторы, второй элемент ИЛИ и второй инвертор, соединенный выходом с вторым входом индикатора, входом - с выходом второго элемента ИЛИ, соединенного входами с выходами соответствующих двухпороговых компараторов, соединенных первыми входами с соответствующими выводами коррекции контролируемого интегрального операционного усилителя, первый и второй выводы питания которого соединены с соответствующими третьим и четвертым выходами источника опорных напряжений, пятые и шестые выходы которого соединены с вторыми и третьими входами соответствующих двухпороговых компараторов.

На чертеже представлена функциональная схема предлагаемого устройства.

Схема содержит блок 1 вычитания, первый фильтр 2 постоянной составляющей, второй фильтр 3 постоянной составляющей, источник ч опорных напряжений, усилитель 5, первый пороговый элемент 6, второй пороговый элемент 7

I первый инвертор 8, первый элемент 9 совпадения, второй элемент 10 совпадения, третий элемент tl совпадения, первый элемент ИЛИ 12, индикатор 13, проверяемый интегральный операционный усилитель 14, блок 15 двухпороговых компараторов, второй элемент ИЛИ 16, второй инвертор 17, прямые 18 и инз 10276 вертирующие 19 входы пороговых элементов 6 и 7 соответственно.

Блок 15 двухпороговых компараторов содержит двухпороговые компараторы

20=1 - 20=N.

Устройство работает следующим образом.

Напряжение, действующее непосредственно на прямом U+ и инвертирующем

U входах проверяемого интегрального операционного усилителя 14, подается на входы блока 1 вычитания. Выходное напряжение блока 1 вычитания О =

= U + - U равно разностному сигналу, действующему на входах проверяемого интегрального .операционного усилителя 14. С помощью фильтра 2 постоянной составляющей выделяется постоянная составляющая напряжения 0 „

= Uy - Up д и подается на прямой и инвертирующйй входы пороговых элементов 7 и 6. Входы 18 пороговых элементов 6 и 7 являются прямыми, а входы 19 - инвертирующими, обозначаются на Функциональной схеме знаками "+"

"-" соответственно. Пороги срабатыва" ния пороговых элементов 6 и 7 задаются источником 4 опорных напряжений равными паспортным предельно допустимым для данного типа операционного

30 усилителя значениям, соответственно

U „„ и отрицательного 0 напряжеемо смр ния смещения нуля.

Пороговый элемент 6 выдает на входы элементов 9 и 11 совпадения сигнал логической единицы при 0смр ) " п -„З5 .и сигнал логического нуля при

U „„(UA . Пороговый элемент 7 смо . пост выдает на входы элементов 9 и 10 совпадения сигнал логической единицы при

U „, (О„пд и сигнал логического 4О смр нУлЯ при Осм ) U „ ò На втоРые смр входы элементов 10 и Т1 совпадения подается выходной сигнал усилителя 5, причем на элемент 11 совпадения через инвертор 8. Выходной сигнал 45 усилителя 5 соответствует логической единице, если постоянная составляющая выходного напряжения проверяемого интегрального операционного усилителя 14 0ир, выделенная

nîñò фильтром 3 постоянной составляющей, больше нуля и соответствует логическому нулю, если Оир „ <0.

Выходные сигналы элементов 9-11 совпадения подаются на входы элемен.55 та ИЛИ 12, который выдает на индикатор 13 сигнал Тоден" — сигнал логической единицы при наличии логичес-

55 4 кой единицы хотя бы на одном из входов.

На выходе элемента 9 совпадения сигнал логической единицы возникает, когда разностный сигнал, действующий на входе проверяемого интегрального операционного усилителя 14, меньше по абсолютной величине U „„ . При этом

СМQ ° проверяемый интегральный операционный усилитель классиФицируется как годный. В остальных случаях на выходе элемента 9 совпадения - сигнал логического нуля.

На выходе элемента 10 совпадения сигнал логической единицы появляется, если на выходе порогового элемента

7 и усилителя 5 есть сигнал логической единицы. Это соответствует

U< ) О; U o„) О. При этом проверяемый интегральный операционный усилитель 1 4 классифицируется как годный. В остальных случаях с выхода элемента совпадения 10 выдается сигнал логического нуля. На выходе элемента 11 совпадения сигнал логической единицы появляется, если на выходе порогового элемента 6 есть сигнал логической единицы, а на выходе усилителя 5 есть сигнал логического нуля. Это соответствует

U* (О и Оио (О. При этом проверяемый интегррльный операцион-. ный усилитель 14 классифицируется как годный. В остальных случаях на выходе элемента 11 совпадения имеется сигнал логического нуля. Напряжения с выводов коррекции (выводов промежуточных каскадов усиления ) проверяемого интегрального операционного усилителя 14 подаются на измерительные входы блока 15 двухпороговых компараторов, при этом на его опорные входы подаются напряжения, формируемые из напряжения питания проверяемого интегрального операционного усилителя 14 с помощью источника 4 опорных напряжений и соответствующие предельно -допустимым (верхнему и нижнему)значениям напряжений на выводах коррекции для проверяемо. го типа интегрального операционного усилителя.

В работоспособных интегральных операционных усилителях напряжения на выходах коррекции изменяются в небольших пределах в зависимости от схемы включения операционного усилителя и сигналов на его входах, обеспечивающих режим работы в ли55

5 10276 нейной области последующих каскадов усиления.

Если входные напряжения на измерительных входах блока 15 двухпороговых компараторов не выходят за пре. делы зоны допустимых значений, задаваемых источником 4 опорных напря-, жений, то с выходов блока 15 двухпороговых компараторов на входы элемента ИЛИ 16 подаются сигналы логи" ческого нуля.На выходе элементаИЛИ 16 также устанавливаетсясигнал логического нуля, который инвертируется инвер тором 17 в сигнал логической единицы, поступающий на вход индикатора - 15

13. При этом, если одновременно на другой вход индикатора 13 с выхода элемента 12 ИЛИ поступает сигнал логи чесмой единицы то проверяемый интегральный операционный усилитель 14 -20 классифицируется как годный. Если хотя бы на одном из выходов блока 15 двухпороговых компараторов будет сигнал логической единицы, что соответствует. выходу за пределы зоны допус" тимых значений напряжения на какомлибо из выводов коррекции проверяемого интегрального операционного усилителя 14, то на выходе элемента ИЛИ

16 также появляется сигнал логичес- зо кой единицы, который инвертируется инвертором 17 в сигнал логического нуля, поступающий на вход индикатора

18. При этом проверяемый интегральный операционный усилитель 14 независимо от вйда сигнала на другом вхо де индикатора 13 классифицируется как неисправленный.

Формирование источником 4 опорных напряжений опорных напряжений на входы блока 15 двухпороговых компараторов из напряжения питания проверяемого интегрального операционного усилителя 14 позволяет в соответствии с изменением напряжения питания одновременно изменять ширину зоны допустимых значений напряжений на опор. ных входах блока 15 двухпороговых компараторов и тем самым учесть влияние этих изменений питания на предельно допустимые значения напряжения на выводах коррекции проверяемого интегрального операционного усилителя 14. Предлагаемое построение устройства контроля интегральных операционных усилителей позволяет с высокой достоверностью осуществлять проверку исправности интегральных операционных усилителей непосредственно s составе электронных блоков без выпаивания, при наличии любых внешних цепей и любых сигналов на входе контролируемого интегрального операционного усилителя.

1027655

Заказ 4733/50 Тираж 710

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Составитель В.Дворкин

Редактор С.Квятковская Техред Т.Фанта Корректор С.йекмар

Устройство для контроля интегральных операционных усилителей Устройство для контроля интегральных операционных усилителей Устройство для контроля интегральных операционных усилителей Устройство для контроля интегральных операционных усилителей Устройство для контроля интегральных операционных усилителей 

 

Похожие патенты:

Изобретение относится к области микроэлектроники и может быть использовано для выделения из партии интегральных схем (ИС) схемы повышенной надежности

Изобретение относится к области испытания объектов электронной техники, в частности предназначено для отбраковки образцов интегральных микросхем с аномально низкой радиационной стойкостью и надежностью
Наверх