Устройство для задержки импульсов

 

УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ИМПУЛЬСОВ ПО авт.св. 892686, о тличающееся тем, что, с целью расширения функциональных возможностей за счет обеспечения формирования задержанных импульсов при отсутствии внешнего запуска и повышения надежности, в него введены коммутатор, второй блок сравнения кодов, одни поразрядные входы которого соединены с соответствующими поразрядными .выходами счетчика, другие поразрядные входы которого подключены к шинам двоичного кода периода, а выход подключен к первому входу коммутатора, второй вход которого соединен с клеммой внешнего запуска , управляющий вход коммутатора соединен с клеммой сигнала управления , выход коммутатора соединен с входом формирователя задержки, с входом записи блока памяти и вторым выходом устройства. JoJafiffa /tea м ю фие}

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (!9) (31) 5372 А

3(51) Н 03 К 5/153

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО, ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 892686 (21) 3462737/18-21 (22) 30.06.82 (46) 30.09.83. Бюл. Р 36 (72) О.И.Эристов и Н.P.Êàëåíèê (%3) 621.374.5(088.8) (56) 1. Авторское свидетельство СССР

Р 892686, кл. Н 03 K 5/153, от

10.04.80 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ

ИЯПУПЬСОВ по авт.св. Р 892686, о тл и ч а ю щ е е с я тем,-что, с целью расширения функциональных возможностей за счет обеспечения формирования задержанных импульсов при отсутствии внешнего запуска и повышения надежности, в него введены коммутатор, второй блок сравнения кодов, одни поразрядные входы которого соединены с соответствующими поразрядными выходами счетчика, другие поразрядные входы которого подключены к шинам двоичного кода периода, а выход подключен к первому входу коммутатора, второй вход которого соединен с клеммой внешнего запуска, управляющий вход коммутатора соединен с клеммой сигнала управления, выход коммутатора соединен с входом формирователя задержки, с входом записи блока памяти и вторым выходом устройства. (Cl

1О45:72 о

60

Изобретение относится к импульсной технике и может быть исполь=-.овано для формирования сигналов c:èíõp ниэации н радиолокационных станциях а также в устройствах автоматики для формиронания временных интервалов.

По основному авт.св. Р 892686 известно устройство для задержки импульсов, содержащее последовательн соединенные генератор тактовых импульсов и счетчик, разрядные выходы которого соединены с поразрядными входами блока памяти, блок сравнения кодон и Формирователь задержки, выход которого соединен с нулевым входом счетчика, а вход его соединен с входом записи блока памяти, который соединен с клеммой внешнего запуска, блок сумматора, вторые поразрядные входы которого подключены к шинам задающего кода, а первые поразрядные входы соединены с поразрядными выходами блока памяти, а поразрядные выходы блока сумматора соединены с поряэрядными входами блока сраннения кодов, другие поразрядные входы которого подключены к гоответствующим поразрядным выходам счетчика (1J.

Недостатком известного устройства является то, что оно позволяет вырабатывать задержанные импульсы только при наличии сигналов внешнего запуска. Однако в устройствах синхро низации радиолокационных станций в ряде случае возникает необходимость формирования задержанных импульсов при отсутствии внешнего запуска„ При этом устройство для задержки импульсон является задающим и определяет период повторения формируемых импульсов.

Пель изобретения — расширение функциональных возможностей устройства для задержки импульсов за счет обеспечения возможности формиро:вания задержанных импульсов при отсутствии внешнего запуска и повышение нацежности.

Постанленная цель достигается тем, что в устройс I íî для задержки импульсов введены коммутатор, второй блок сравнения кодов, одни поразрядные входы которого соединены с соответствующими поразрядами выходами

=четчика, другие поразрядные входы которсго подключекы к шинам двоичного кода периода, а выход подключен первому входу коммутатора, второй вход .<оторого соединен с клеммой внешнего запуска, управляющий вход коммутатора соединен с клеммой сигнала управ. пения, выход коммутатора соединен одновременно с входом формирователя задержки, с входом записи блока памяти и вторым выходом устройства.

На Фиг. 1 изобрак<ека структурная схема устройства, на,:иг. 2 — Функцио- ональная схема блока срсвнения кодов.

Устройство для задержки импульсов содержит последовательно соединекные генератор 1 тактовых импульсов и счетчик 2, разрядные ныходы которого соединены с поразрядными входами блока 3 памяти,, блок 4 сравнения кодов и формирователь 5 задержки, выход

10 которого соединен с нулевым входом счетчика 2, блок б сумматора, на вторые поразрядные входы которого подан задающий код,. а первые поразрядные входы соединены с пораэрядны 5 ми выходами блока 3 памяти, а поразрядные выходы блока б сумматора соединены с поразрядными входами блоков 4 сравнения кодон, другие поразрядные входы которого подключены к соответствующим поразрядным выходам счетчика 2, коммутатор 7, второй блок. 8 сравнения кодов, одни поразрядные входы которого соединены с соответствующими поразрядными выхода25 ми счетчика 2 на другие поразрядные входы которого подан двоичный код периода, а выход подключен к перному входу коммутатора 7, второй вход которого соединен с клеммой внешнего запуска, а управляющий вход коммутатора 7 соединен с клеммой сигнала управления„ выход коммутатора 7 соединек одновременно с входом формирователя 5 задержки, с нходом эапи1 си блока 3 памяти и вторым выходом

35 устройства. Блок 8 сравнения кодов содержит, например n параллельно соединенных элементов исключающее ИЛИ

9, выходы которых объед .: †:екы через

Инверторы 10 íà и — входовом элементе

И 11, выход которо o является выходом блока 8 сравнения кодсв. устрой<тво для задержки импульсов работает следующим образом.

В исходном состоянии счетчик 2 просчитывает тактовые импульсы„ поступающие с генератора 1 тактовых импульсов. При каличии на управляющем входе коммутатора 7 <игнала управления через коммутатор 7 разрешается прохождение сигналов внешнего за.пуска, которые поступают на вход Формирователя 5 задержки, ка вход записи блока 3 памяти и на выход устройства, К моменту прихода сигнала внешнего запуска из счетчика. 2 н блок 3 памяти записывается параллельный дьоичHbIH код, соответствующий числу так— тоных импульсон, просчитанных за время Т, гце Т вЂ” величина периода повторекия сигналов внешнего запускp.

Цноичный параллельный код с блока 3 памяти поступает на coQTBpтcòвующие входы блока б сумматора. На другие входы которого поступает задак щий код, определяющий временное голонение выходного имгульса. Устапоп,- епнм, 1045372 на входе устройства параллельный двоичный вход соответствует числу периодов тактовых импульсов за время Г, где Г- гостоянная величина, равная времени опережения выходного импульса относительно следующего

5 внешнего запуска. При этом задающий код, соответствующий времени 2, устанавливается на входе устройства в инверсном виде. В этом случае на соответствующих входах блока 4 сравнения кодов устанавливается статический двоичный код разности Т- Г, поступающий с соответствующих выходов блока 6 сумматора. Далее задержанный сигнал внешнего запуска, поступающий 15 с формирователя 5 задержки на нулевой вход счетчика 2, сбрасывает его в нуль-исходное состояние. После чего счетчик 2 просчитывает тактовые импульсы в течение следующего периода внешнего запуска. В момент равенства на входах блока 4 сравнения кодов текущего, кода счетчика 2 и статического кода блока б сумматора соответствующего разности Т- Г, на выходе блока 4 сравнения кодов, являющемся одновременно и выходом устройства, формируется импульс, опережающий последующий сигнал внешнего запуска на величину Т-С. При этом счетчик продолжает просчитывать тактовые импульсы до следующегс сигнала внешнего запуска. Далее процессы периодически повторяются.

Для изменения временного положения задержанного сигнала достаточно соответствующим образом изменить задающий код на входе блока б сумматора, представляющего собой параллельный сумматор с последовательной передачей сигналов переноса. для вычита- 40 ния из кода, соответствующего периоду повторения Т сигналов внешнего запуска кода, соответствующего величине опережения Ь последующего внешнего запуска, код величины опеРе- 45 жения > задается на задающем входе ,устройства в инверсном виде, а выход ,старшего разряда соединен с входом переноса младшего разряда блока б сумматора. 50

При отсутствии сигналов управления на управляющем входе коммутатора

7 прохождение сигналов внешнего запуска через него запрещено и на вход формирователя 5 задержки, на вход записи блока 3 памяти и выход устрой„ства поступает сигнал с выхода второго блока 8 сравнения кодов. Сигнал на выходе второго блока 8 сравнения кодов формируется в момент равенства на его входах текущего двоичного 60 кода счетчика 2 и статического кода периода, задаваемого на втором входе блока 8 сравнения кодов. Для изменения величины периода повторения сигналов, формируемых устройством при отсутствии внешнего загус><а, дост;точно соответствующим образо. ..,:->.с нить двоичнь>й код периода ><а "..Г ::. входе блока 8 сравнения кодов.

Второй блок 8 сравнения к=.„:ов (фиг. 2) содержит, например и парал— лельно соединенных двухвходовь>х элементов ИСКЛЮЧАЮЦ1ЕГ ИЛИ 9, выходы которьх объединяются через инверторы

10 на Р -входовом элементе И 11. Сигнал на выходе элемента И, являющемся одновременно и выходом блока 8, формируется в момент равенства кодов на входах элементов ИСКЛЮЧЛ!0ЩЕЕ

ИЛИ 9. Блок 4 сравнения кодов выпо..— нен аналогично.

Использование изобретения позволит оперативно изменять временнсе положение формируемого импульса.

Кроме того, при отсутствии сигналов внек;IRGI о 3r II@jcI

При этом величина временного положения задержанного импульса не зависит от периода повторения сигналов на выходе устройства. При изменении периода повторения устройство автоматически скорректирует временное положение задержанного импульса.

Таким образом, устройство по сравнению с базовым объектбм (прототипом) обладает Расширенными функфиональными возможностями и обеспечивает формироваш:е задержанных относительно сигнала на втором выходе устройства импульсов как при наличии сигналов внешнего запуска, так и при их отсутств . .. Крок,е того, период повторения формируемых сигналов при отсутствии внешнего запуска может изменяться в весьма широких пределах посредством у"т-ановки с помощью любых коммутирующих приборов соответствующего двоичного кода на входе кода периода устройства.

Предлагаемое устройство для задерх<к . импульсов предусматривает возможность его наращивания для получения многовыходного устройства задержки, посредством добавле и.:я I; »eIIy нужного количества функциональных групп, состоящих из блока 4 сравнения кодов и блока 6 сумматора.

1045372 (Риг

Ъ

Составитель А. Титов

Редактор И. Ковальчук Техред р,.Бабинец Корректор Ю. Макаренко

Заказ-7573/58 Тираж 936 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. ужгород, ул. Проектная, 4

Устройство для задержки импульсов Устройство для задержки импульсов Устройство для задержки импульсов Устройство для задержки импульсов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для формирования импульсов, свободных от влияния дребезга контактов в устройствах с механическими контактами и для формирования коротких одиночных импульсов по фронту длинных импульсных или потенциальных сигналов

Изобретение относится к преобразовательной технике, в частности к детектированию амплитудных значений сигнала

Изобретение относится к преобразовательной технике, в частности к измерениям пиковых (амплитудных) значений сигнала

Изобретение относится к контрольно-измерительной технике и может быть использовано при измерении скорости вращения роторов турбонасосных агрегатов энергоустановок и других вращающихся узлов

Изобретение относится к импульсной технике и может быть использовано в системах автоматики и вычислительной техники при управлении сложными технологическими объектами, функционирующими в нечеткой обстановке

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений

Изобретение относится к информационно-измерительной и вычислительной технике и предназначено для подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений, а также определения суммарного времени отказов электрооборудования при нестационарном напряжении в электрических сетях
Наверх