Устройство аналого-цифрового преобразования

 

УСТРОЙСТВО АНАЛОГО-ЦИФРОВО- . ГО ПРЕОБРАЗОВАНИЯ, содержащее преобразователь напряжение-код, первый Вход которого соединен с шиной входного сигнала, второй вход - с выходом первого элемента И, первый вход которого соединен с первым выходом счетчика, а второй вход - с первым входом счетчика и первым выходом блока управления, второй выход которого соединен с первым входом сумматораосреднителя , перйые выходы которого соединены с первыми входами регистра результата, регистра ошибки и регистра суммы, второй вход которого соединен с третьим выходом блока управления , а выходы - с вторыми вхог дами сумматора-осреднителя, выход регистра ошибки соединен с входами первого и второго цифровых компараторов , первые выходы которых соединены соответственно с шинами Сложение и ВЫчитанве реверсивного счетчика, выход которого соединен с вторым входом счетчика и первым входом первого счетчика сдвигов, выход которого соединен с вторыми входами регистров результата и ошибки, j. отличающееся тем, что. с целью повышения точности и быстродействия преобразования, в него введены мажоритарные элементы по числу разрядов выходного кода преобразователя напряжение-код, триггер, второй счетчик сдвигов, второй элемент И и сдвигающий регистр, первые Входы которого соединены с первыми выходами преобразователя напряжение-код, а выходы - с соответствующими входами мажоритарных элементов, выходы которых соединены с третьими входами сумматора-осреднителя, четвертый вход которого соединен с первым входом триггера и выходом первого элемента И, а пятый вход - с третьим входом счетчика, вторым входом первого счетчика сдвигов и с четвертым (Л выходом блока управления, при этом второй выход счетчика соединен с с первым входом блока управления, пятый выход которого соединен с треть|ИМ входом первого счетчика сдвигов, а шестой - с первыми входами реверсивного счетчика и второго элемента И, второй и третий входы которого соединены с вторыми выходами цифровых компараторов,а выход - с третьим входом регистра результата, четверел тый вход которого соединен с третьим : выходом блока управления, причем третий вход регистра ошибки соединен с седьмым выходом блока управлеX ния, второй вход которого соединен с вторым входом реверсивного счетчика и шиной Пуск . , восьмой выход с первым входом второго счетчика сдвигов, второй вход которого соединен с выходом триггера, первый выход - с вторым входом триггера, а второй выход - с вторым входом СДВИ-. гаюадего регистра, третий вход которого соединен с вторым выходом преобразователя напряжение-ксщ.

(19) (11) СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

3(51) Н 0

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

"1(оЩ .

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3407234/18-21 (22) 15.03,82 (46) 30.09.83. Бюл, Р 36 .(72) Е.М. Антонюк и А.И. Смажевский

:(71) Ленинградский ордена Ленина электротехнический институт им. В.И. Ульянова (Ленина) (53) 681.325(088.8) (56) 1. Гитис 3.И. Преобразователи информации для электронных цифровых вычислительных .устройств. М., Энергия 1970, с. 331-333.

2. Авторское свидетельство СССР

9 641646, кл. Н 03 К 13/02, 1977 (прототип). (54)(57) УСТРОЙСТВО АНАЛОГО-ЦИФРОВОГО ПРЕОБРАЗОВАНИЯ, содержащее преобразователь напряжение-код, первый

Йход которого соединен с шиной входного сигнала, второй вход — с выходом первого элемента И, первый вход которого соединен с первым выходом счетчика, а второй вход - с первым входом счетчика и первым выходом блока управления, второй выход которого соединен с первым входом сумматораосреднителя, первые выходы которого соединены с нервыми входами регистра результата, регистра ошибки и регистра суммы, второй вход которого соединен с третьим выходом блока управления, а выходы - с вторыми вхо-, дами сумматора-осреднителя, выход регистра ошибки соединен с входами первого и второго цифровых компараторов, первые выходы которых соединены соответственно с шинами Сло« жение и ВЫчитание реверсивного счетчика, выход которого соединен с вторым входом счетчика и первым входом первого счетчика сдвигов, выход которого соединен с вторыми входами регистров результата и ошибки, о т л и ч а ю щ е е с я тем, что, с целью повышения точности и быстродействия преобразования, в него введены мажоритарные элементы по числу разрядов выходного кода преобразователя напряжение-код, триггер, второй счетчик сдвигов, второй элемент И и сдвигающий регистр, первые входы которого соединены с первыми выходами преобразователя напряжение-код, а выходы — с соответствующими входами мажоритарных элементов, выходы которых соединены с третьими входами сумматора-осреднителя, четвертый вход которого соединен с первым входом триггера и выходом первого элемента И, а пятый вход — с третьим входом счетчика, вторым входом пер- I вого счетчика сдвигов и с четвертым выходом блока управления, при этом второй выход счетчика соединен с первым входом блока управления, пя- С тый выход которого соединен с треть-. (им входом первого счетчика сдвигов, а шестой — с первыми входами реверсивного счетчика и второго элемента

И, второй и третий входы которого соединены с вторыми выходами цифровых компараторов,а выход — с третьим входом регистра результата, четвертый вход которого соединен с третьим выходом блока управления, причем третий вход регистра ошибки соединен с седьмым выходом блока управления, второй вход которого соединен с вторым входом реверсивного счетчика и шиной Пуск ., восьмой выход— с первым входом второго счетчика сдвигов, второй вход которого соеди- ф нен с выходом триггера, первый выход — с вторым входом триггера, а второй выход - с вторым входом сдви-: гающего регистра, третий вход которого соединен с вторым выходом преобразователя напряжение-коц.

1045378

Изобретение относится к цифровой электроиэмерительной технике и может быть использовано н информационноизмерительных системах„ системах автоматического управления и контроля, работающих н услониях аддитивных случайных помех.

Известно устройство аналого-цифрового преобразования, содержащее преобразонатель напряжение-код, динамический регистр, ждущий мультивибратор, счетчик и элементы логики $1) .

Недостаток данного устройства унеличение погрешности преабразования при высоком уровне помех и малое i5 быстродействие при низком уровне поlye X

Известно устройство аналого-цифрового преобразования, содержащее преобразователь напряжение-код,пер- 2О ный нхоц которого соединен с шиной входного сигнала, второй вход — с выходом первого элемента И, первый вход которого соединен с выходом счетчика, а второй вход — с первым 25 входом счетчика и первым выходом блока управления, второй ныход которого соединен с первым входом сумматора-осреднителя, первые выходы которого соединены с первыми входами регистра результата, регистра ошибок и регистра суммы, второй вход которого соединен с третьим выходом блока управления, а выход — с вторыми входами сумматора-осреднителя, выход регистра ошибки соединен с входами первого и второго цифровых компаратора, первые выходы которых соединены соответственно с шинами Сложение и Вычитание реверсивного счетчика, выход которого соеди- 40 нен с вторым входом счетчика и первым входом первого счетчика сдвигов, выход которого соединен с вторыми входами регистров результата и ошибки t 2). 45

Недостаток иэнестного устройства— низкая точность преобразования.

Цель изобретения — повышение точности и быстродействия устройства аналого-цифрового преобразования.

Поставленная цель достигается тем, что в устройстно аналого-цифрового преобразования, содержащее преобра— эователь напряжение-код, первый вход которого соединен с шиной входного сигнала, второй вход — .с выхо1 ом первого элемента И., первый вход которого соединен с первым выходом счетчика, а второй вход — с первым входом счет чика и первым выходом 60 блока управления, второй ныход которого соединен с перным входом сумматора--осреднителя, первые выходы которого соединень; с первыми входами регистра результата, регистра ошибки и регистра суммы, второй вход которого соединен с третьим выходом блока управления, а выходы — с вторыми входами сумматора-осреднителя, выход регистра ошибки соединен с входами первого и второго цифроных компараторов, первые выходы которых соединены соответственно с шинами Сложение и Вычитание реверсивного счетчика, выход котоporo соединен с вторым входом счетчика и первым входом первого счетчика сдвигов, выход которого соединен с вторыми входами регистров результата и ошибки, введены мажоритарные элементы по числу разрядов выходного кода преобразователя напряжение-код, триггер, второй счетчик сдвигон, второго элемента И, сдвигающий регистр, первые входы которого соединены с первыми выходами преобразователя напряжение -. код, а выходы — с соответствующими входами мажоритарных элементов, выходы которых соединены с третьими входами сумматора-осреднителя, четвертый вход которого соединен с первым входом триггера, и выходом первого элемента И, а пятый вход — с третьим входом счетчика и вторым входом первого счетчика сдвигов и с четвертым ныходом блока управления,. при этом второй выход счетчика соединен с первым входом блока управления, пятый выход которого соединен с третьим входом первого счет-:ика сдвигов, а шестой — с пернь1ми входами реверсивного счет.ика и второго элемента И„ второй и третий входы которого соединены с вторыми выходами цифровых компараторон, а выход — с третьим входом регистра результата, четвертый вход которого соединен с третьим выходом блока управления, причем третий вход регистра соединен с седьмым выходом блока управления, нторой вход ко-орого соединен с вторым входом реверсивного счетчика и шинои Пуск, восьмой выход — c первым входом второго счетчика сдвигов, второй вход которого со-"äèíåH с выходом триггера, первый выход с вторым входом триггера,а второй выход — c в торым входом сдвигающегс регистра, третий вход которо-.о соединен .о вторым выходом преобразонателя напряжение-код.

На фиг.1 показана струк=:óðíàÿ схема устройства; на фиг.2 — то же блоков сумматора-осреднителя, на фиг.3 то же, устройства управления; на фиг.4 — то же, первого счетчика сдвигов; на фиг.5 — то же, второго счетчика сдвигов.

Устройство содержит преобразователь 1 напряжение-код (ПНК)., сумматоросреднитель 2, блок 3 упранления, регистр 4 ошибки, регистр Б Результата, регистр б суммы, цифровые ком1045378 параторы 7 и 8, реверсивнь.й счетчик

9, счетчик 10, первый счетчик 11 сдвигов, первый элемент И 12, сдвигающий регистр 13, мажоритарные элементы 14, триггер 15, второй счетчик

16 сдвигов, второй элемент И 17. 5

Первый вход ПНК 1 соединен с входом устройства, второй вход — с выходом элемента И 12, первым управляющим входом сумматора 2, третьим входом счетчика 16 и первым входом триггера 15, управляющий вход ПНК 1 соединен с первым управляющим Bxîäîì регистра 13, а кодовые выходы — с кодовыми входами регистра 13, кодовые входы-выходы регистра 13 соединены с входами соответствующих мажоритарных элементов 14, а второй управляющий вход регистра 13 — с первым выходом счетчика 16, выходы мажоритарных эле-?О ментов 14 соединены с первой группой кодовых входов сумматора 2, вторая группа кодовых входов которого соединена с кодовыми выходами регистра б, второй управляющий вход сумматора

2 соединен с вторым выходом блока 3 . управления, а третий управляющий вход сумматора 2 — с третьими входами счетчиков 10 и 11 и четвертым выходом блока 3 управления, кодовые выходы сумматора ? соединены с кодовыми входами регистров 4 — б, управляющий вход регистра б соединен с первь,м управляющим входом регистра

5 и третьим выходом блока 3 управлеНИЯ, ПЯГЫЙ НЫХОД КОТОРОГО СОЕДИНЕН С первым управляющим входом регистра

4, второй управляющий вход которого соединен с вторым управляющим входом регистра 5 и ыходом счетчика 11, первый вход счетчика 11 соединен с 40 шестым выходом блока 3 управления, первьй вход которого соединен с вторым входом счетчика 9 и шиной Пуск, а второй вход — с вторым выходом счетчика 10, второй вход ко- 45 торо-о соединен с вторым входом счетчика 11 и выходом счетчика 9, а первый вход — с вторым входом элемента И 12 и пергым выходом блока 3 управлеHHHy первыи выход c÷Ðò÷èка 10 5() соединен с первы1л входом элемента

И 12, восьмой выход блока 3 управления соединен с первым входом счетчика 16, второй вход которого соединен с выходогл триггера 15, а второй с вторым входом триггера 1", выход ,регистра 4 соединен с входами компараторов 7 и 8, первые выходы которых соединены с вторым и третьим, входами элемента И,17, а вторые выходь1 — с шинаии Сложение и Вы.читa»llе сче-. -.-.ика 9, первый вход

«orcpo: с соединен с первым входом элемен :::а И 17 и седьмым выходом блока 3 уп1-.авления, выход элемента. И 17 соедин=i с. третьим управляющим вхо- 65 дом регистра 5, выход котс рс1-о соеЛ .. нен с выходом устройства.

ПНК 1 предназначен для преобразования аналогового сигнала х((.) в цифровой код. Сумматср 2 .-.реднсз"а-чен для выполнения операций oJIo:кения и вычитания над поступаю.11им11 в него цифровыми кодами по сигналам с блока 3. Сумматор 2 представляет собой сумматор накапливающего типа с цифровым мультиплексором на два канала на входе, позволяющим суммировать р,BEIHbIB llooJ! noB enbBo BO времени ст различных источников регистров 13 и 6.

Сумматор 2 (фиг.2) содержит элементы И 26, элементы ИЛИ 27, комбинационный сумматор 28, регистр 29 памяти, элемент ИЛИ 30. Блоки 26 и

27 образуют цифровой мультиплек"op ()i разрядов на 2 канала, где 11— разрядность выходного кода, ПНК 1, так как разрядность су.лмы из регистра б большe чем 11, то остальные элементы И 26 служат для подключения к сумматору 28 старших разрядов суммь1), блоки 28 и 29 — накапливающий сумматор, блок 30 — цепь записи результата сложения из сумматора 28 в регистр 29 памяти. На вход комбинационного сумматора 28 поступают коды от мажоритарных элементов 14 или регистра 6 суммы в зависимости от уп,равляющих сигналов с элемента И 12 .и устройства 3 управления. Запись результата сложения в регистр 29 памяти осуществляется по заднему фронту управляющих импульсов от блока 3 управления и И 12. По сигналу ст блока 3 управления, поступающему на третий вход сумматора 2 происходит обнуление регистра 29 памяти. Блок

3 управления обеспечивает выдачу управляющих сигналов на регистры и счетчики 2, 4, 5, б, 9 — 12, 16 и

17 устройства.

Схема блока 3 управления (фиг.3) содержит счетчик 18 импульсов., дешифратор 19, генератор 20 импульсов, счетчик 21 импульсов, сдновибратор

22, элементы И 23 и 24, элемент

ИЛИ 25. Блоки 18, 19, ?4 и 25 образуют распределитель импульсов. Счетчик 21 импульсов предназначен для деления частоты импульсов от генератора 20 импульсов до частоты импульсов запуска ПНК1. Одновибратор 22 предназначен для формирования импульса запуска ПНК1 требуемой длительности. Элемент И 23 служит вентилем, разрешая или запрещая поступление импульсов с генератора 20 на распределитель импульсов по управляющим сигналам со счетчика ) О, поступающим на второй вход блока 3 управления. На первый вход блока 3 управления подается сигнал Пуск, по которому счетчик 18 импульсов уста1045378 навливается в состояние, соответствующее последнему такту цикла работы распределителя импульсов. Регистр 4

° предназначен для приема, хранения и выдачи кода ошибки. Регистр 4 представляет собой сдвигающий регистр с параллельнЬй записью и считыванием информации. Регистр 5 предназначен для приема, хранения и выдачи кода результата аналого-цифрового преобразования. Регистр 5 представляет собой сдвигающий регистр с параллельной записью и считыванием информации, регистр б — сдвигающий регистр с параллельной записью и считыванием информации и предназначен для приема, хранения и выдачи кода суммы результатов преобразования в ПНК1 на интервале цифрового интегрирования Т.

Регистр б представляет собой регистр с параллельной записью и считыванием ъО информации. Компараторы 7 и 8 служат для сравнения текушего значения погрешности преобразования с заданной допустимой величиной. Компаратор 7 выдает сигнал в случае, если абсо1лютная величина текущей погрешности ,меньше или равна нижнему пределу допустимых значений, компаратор 8 если абсолютная величина текущей погрешности больше верхнего предела допустимых значений. Сигналы, инверсные выходным сигналам компараторов

7 и 8, поступают на входы элемента

И 17.. При наличии сигналов на этих входах элемента И 17 импульс от блока 3 управления, поступающий на третий вход элемента И 17, проходит на регистр 5 и разрешает считывание кода результата. Счетчик 9 предназначен для хранения кода текущего:значения числа осредняемых отсчетов 40 на интервале Т и изменения этого кода по управляющим сигналам с блока

3 управления компараторами 7 и 8.

По сигналам с компаратора 7 и блока

3 управления, поступающим на шину Вычитание счетчика 9, значение кода в нем уменьшается на приращение числа осредняемых отсчетов > )", а по сигналам с коммутатора 8 и блока 3 управления, поступающим на шину Сложение счетчика 9, увеличивается на Ь)(. Счетчик 10 служит для подсчета числа импульсов, поступаюших на запуск ПНК1. По сигналу из блока 3 управления в старший разряд счетчика 10 записывается 1, а в остальные — дополнительный код числа осредняемых отсчетов )4Ä, следовательно счетчик 10 на однй разряд длиннее, чем счетчик 9. При прохождении Н импульсов запуска НПК1 6О счетчик 1 0 запрещает их поступление на ПНК1 через элемент И 12, который служит вентилем, разрешая и запрещая прохождение импульсов на запуск ПНК1 по сигналам со счетчика 10. Счетчик 65

11 предназначен для подсчета числа сдвигающих импульсов, поступающих в регистры 4 и 5. Сдвиг кода вправо в регистры 4 и 5 соответствует делению на число осредняемых отсчетов ((„-, если Ч; кратно степени два записанной в регистры код — двоичный °

Счетчик 11 (фиг.4) содержит счетчик

31 импульсов и элемент И 32. В старший разряд счетчика 31 импульсов по сигналу иэ блока 3 управления записывается 1, а в остальные дополнительный код числа осредняемых отсчетов М„ из счетчика 9, следовательно счетчик 11 на один разряд длиннее, чем счетчик 9. Сдвигающие импульсы поступают из блока 3 управления на первый вход счетчика 11, подсчет сдвигающих импульсов осуществляется в счетчике 31 импульсов и при прохождении требуемого количества импульсов он запрещает их поступление на регистры 4 и 5 через элемент И 32, выполняющий функцию вентиля. Регистр 13 предназначен для приема, хранения и выдачи кодов ос;— редняемых отсчетов. Запись кода текущего отсчета, поступающего с

ПНК1, происходит в yl крайних правых (левых) разрядах регистра по сигналу Конец преобразования, поступающему с ПНК1. Сдвиг кода влево (вправо) в регистр 13 осуществляется по импульсам, поступающим иэ счетчи-. ка 1б на шину Сдвиг влево (Сдвиг вправо ). Регистр 13 представляет собой сдвигаюций регистр с параллельной записью и съемом информации и содержит (2К+1) И разрядов, где И вЂ” разрядность выходного кода ПНК1 с учетом знака, К - число отсчетов сигнала, искаженных импульсной помехой высокого уровня, или число последовательных сбоев

ПНК1, равных где Ф уц — длительность импульсной помехи; время преобразования ПНК1; — число, равное Х, если Х целое или ближайшее большее Х целое число.

При этом для определения величины

К необходимо брать в (1) с >Ад д,„

Элементы 14 мажоритарности йредназначены для поразрядной логической обработки информации, записанной соответственно в 8,С+И,...,(+2 Ки разрядах регистра 13 для соответствующего E -го элемента 14 ° Элемент

14 имеет 2К+1 входов. Порядок мажоритарности t4 К+1, число элементов

14 равно y1 . Величина М определяется априорно с учетом (1). Триггер 15 предназначен для управления работой

1045378 счетчика 16. По заднему фронту импульса запуска ПНК1 триггер 15 разрешает поступление сдвигающих импульсов на регистр 13, по сигналу счетчика 16 — запрещает. Счетчик 16 предназначен для подсчета числа сдвигаю- 5 щих импульсов, поступающих на шину Сдвиг влево в регистр 13.

Счетчик 16, содержит элемент И 33 и счетчик 34 импульсов. По разрешающему управляющему сигналу от тригге- )Q ра 15 импульсы из объекта 3 управления через элемент И 33, выполняющий функцию вентиля, поступают на регистр 13 и на счетчик 34 импульсов.

Счетчик 34 осуществляет подсчет сдвигающих импульсов и при прохождениии импульсов выдает сигнал на триггер 15. Триггер 15 возвращается в исходное состояние и запрещает поступление сдвигающих импульсов через элемент И 33.

Устройство работает следующим образом.

По сигналу Пуск в реверсивный счетчик 9 записывается код числа 25 осредняемых отсчетов ))о, кратного степени два, соответствующий наиболее вероятному интервалу интегрирования, определяемому априорно по разбросу дисперсии флуктуационной помехи

)((1), в блоке 3 управления распределитель импульсов устанавливается в состояние, соответствующее последнему такту цикла его работы. После окончания переходного процесса (одного цикла работы распределителя импульса) счетчика 3 будет записан код числа Й, в счетчик 10 и счетчик 11 сдвигЬв будет записан дополнительный код числа Й, причем kl) равно Мо либо 2)(, лиоо -) о . Пере- 40 о ходный процесс длительностью (Й t, (,+

+ Tu), где Тц, — время цикла работы распределителя импульсов,. необходим для заполнения регистра 13 после включения устройства, при этом, для 45 того, чтобы переходный процесс укладывался в один цикл работы распределителя импульсов необходимо условие

Й ) К. Затем производится )(-кратное преобразование входного сигнала (.) (t) в преобразователе 1 по сигналам с блока 3 управления через элемент И 12, на второй вход которого поступает разрешающий потенциал со счетчика 10, задающего число преобразований. При этом может использоваться любой тип преобразователя ПНК1. Полученный в результате .однократного преобразования код в

ПНК1 импульсом Конец преобразования (КП) записывается в сдвигающий 6О регистр 13 (в его крайние и разрядов).

По переднему фронту импульса запуска

ПНК1, снимаемого с элемента И 12, происходит установка дополнительного кода числа в счетчик 16 сдвигов. . 65

По заднему фронту импульса запуска

ПНК1 триггер 15 устанавливается в состояние 1 и разрешает через счетчик 16 прохождение импульсов с блока 3 управления на шину Сдвиг влево в регистр 13. Подсчет сдвигающих импульсов выполняетгя.в счетчике 16 и при прохождении 11 импульсов он возвращает триггер 15 в исходное состояние 0 . Триггер

15 запрещает поступление импульсов с блока 3 управления в регистр 13.

Период сдвигающих импульсов Т выбирается иэ условия Тсс (Ьвр -+ ) /и, где (:3 — длительность импульса запуска ПНК1. Информация в регистре

13 оказывается сдвинутой влево на

И, разрядов. Далее с помощью мажоритарных элементов 14 выполняется поразрядная обработка информации, записанной в С,С+и,...,C+2y < разря" дах регистра 13. Элементамй 14 устраняется действие импульсной помехи высокого уровня, и погрешность ре-. зультата будет определяться флуктуационной помехой. Код результата с элементов 14 поступает в сумматоросреднитель 2 по импульсу запуска

ПНК1, где суммируется с его содержимым. После М -кратного преобразования

1 счетчик 10 выдает сигнал в объект 3 управления, по которому начинает работать распределитель импульсов (РИ) блока 3 управления. На первом такте работы РИ код суммы из сумматора 2 считывается в регистр б суммы и регистр 5 результата. На втором такте РИ происходит установка содержимого сумматора 2 равным нулю и установка в счетчиках 10 и 11 дополнительного кода числа hl npu этом распределитель импульсов блока

3 управления временно прекращает свою работу. Затем производится новое М -кратное преобразование в

ПНК1, логическая обработка выходных кодов ПНК1 в элементах 14 и суммирование кодов в сумматоре 2. После

)). преобразований счетчик 10 выдает сйгнал в блок 3 управления, разрешая работу распределителя импульсов. На третьем такте работы распределителя импульсов иэ содержимого сумматора 2 вычитается код, записанный в регистр б, разность кодов, равная с учетом знака переписывается в регистр 4 ошибки на четвертом такте работы распределителя импульсов. На пятом такте работы РИ из БУ 3 на шину Сдвиг вправо регистров 5 результата и 4 ошибки через счетчик 1,1 сдвигов поступают импульсы. Подсчет

1 сдвигающих импульсов выполняется в

104537

N„„=N, e И, ; где

- I > / N) I-à î

6-.- — — Ihl )N I-h o

Х о а с)ь )м ) д,, 30

NO QNO

Если с — ед

7 счетчике 11 и при прохождении Я им- пульсов счетчик 11 запрещает их

) поступление в регистры 5 и 4. Осред. ненный результат иэ регистра 5 выдается на счи ывание, а иэ регистра

4 разность 1 сравнивается в циф. ровых компэр торах 8 и 7 с допустимым уровнем погрешности от помех Д

Выходы цифровых компараторов управляют прибавлением или вычитанием величины приращения числа осредняе- 10 мых отсчетов из кода реверсивного счетчика 9 и выдачей с элемента И 17, разрешающего считывание кода результата у, с регистра 5.

Таким образом, изменение интерва- 15 ла интегрирования, определяемого кодом.счетчика 9 на 1 -ом шаге поиска осуществляется на шестом такте работы распределителя импульсов блока

3 управления в соответствии с итерационной формулой то на шестом такте работы распределителя импульсов с выхода элемента

И 17 снимается сигнал, разрешающий считывание кода с регистра. 5. На седьмом такте работы распределителя импульсов происходит запись дои гельного кода числа осредняемых о ов из счетчика 9,в счетчик 10 и . чик 11 сдвигов, а также обнулс.... с-умматора 2, счетчик 10 выдает сигнал в блок 3 управления и запрещает работу распределителя импульсов. Устройство оказывается подготовленным для следующего цикла работы.

После нескольких шагов поиска (нескольких описанных циклов) в реверсивном счетчике 9 устанавливается нексторое значение М, соответствующее значению допустимой погрешности с заданной доверительной вероятностью Р причем воздействие импульсных помех на погрешность преобразования и на время поиска необходимого !

áûñòðoäåéñòâèå устройства) исключается.

В данном устройстве по сравнению с известным погрешность преобразовахГл- -М+, ния уменьшена на величину ) где Я вЂ” значение выходного кода

ПНК1 при действии импульсной помехи, если число отсчетов сигнала, искаженных импульсной помехой, К на первом иэ двух сравниваемых интервалов цифрового интегрирования равно числу отсчетов сигнала, искаженных импульсной помехой на втором интервале интегрирования.

Таким образом, при различии в числе отсчетов сигнала, искаженнь|х импульсной помехой высокого уровня, на первом и втором сравниваемых и тервалах цифрового интегрирования быстродействие данного устройства будет выше не менее, чем на 4Т, где

Т вЂ” цлина интервала интегрирования, 1045378

1045378

7gcw

fl 56 л 2П И

ФУ п4 юff р У,/7 О ил /Г алт д, am@

Составитель А. Кузнецов

Редактор И, Ковальчук Техред A. дч Корректор I0. Макаренко

Заказ 7573/58 Тираж 936 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, )К-35, Раушская наб., д. 4/5

Филиал ППП "Патент"„ г. Ужгород, ул. Проектная, 4

Устройство аналого-цифрового преобразования Устройство аналого-цифрового преобразования Устройство аналого-цифрового преобразования Устройство аналого-цифрового преобразования Устройство аналого-цифрового преобразования Устройство аналого-цифрового преобразования Устройство аналого-цифрового преобразования Устройство аналого-цифрового преобразования 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх