Устройство для обнаружения потери импульса

 

1.УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА, содержащее триггер , блоки измерения интервалов времени и три двухвходов;ых логических элемента И-НЕ, отличающее с я тем, что, с целью повышения достоверности обнаружения потери импульса , а также расширения функциональных возможностей путем обеспечения контроля длительности cciMoro )1мпульса, блоки измерения интервалов времени (выполнены в виде блока задержки импульса и блока задержки паузы, триггер выполнен по схеме 1)-триггера, тактовый вход котоЪогп соединен с первыми входами первого и второго элементов И-НЕ и с тактовым входом устройства, D -вход с входом контролируемых импульсов прямой выход триггера соединен с вторым входе первого элемента И-НЕ, выход которого соединен с входом блока Зсшержки импульса, а инверсный выход триггерас вторым входом второго .элемента H-HEj выход которого соединен с входом блока задержки паузЫ, выходы обоих блоков задержки соединены соответственно с входами третьего элемента И-НЕ, выход которого подключен к выходной шине.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

3(511 Н 03 К 5/19

ОПИСАНИЕ ИЗОБРЕТЕНИЯ, Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3368318/18-21 (22) 07.12.81 (46) 07.10.83. Бюл. М 37 (72) A.В. Еркулов (71) Горьковский автомобильный завод (53) 621.373(088.8) (56) 1. Авторское свидетельство СССР

9 621081 кл. Н 03 К 5/19, 1978.

2. Авторское свидетельство СССР

У 339057, кл. Н 03 К 5/19, 1972. (54) (57) 1. УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА, содержащее триггЕр, блоки измерения интервалов времени и три двухвходовых логических элемента И-НЕ, о т л и ч а.ю щ ее с я тем, что, с целью повышения достоверности обнаружения потери импульса, а также расширения функциональных возможностей путем обеспе„„Su„„1046925 А чения контроля длительности самого импульса, блоки измерения интерваяов времени выполнены в виде блока задержки импульса и блока задержки паузы, триггер выполнен по схеме ф -триггера, тактовый вход котооог соединен с первыми входами первого и второго элементов И-НЕ и с такто вым входом устройства, Р --входс входом контролируемых импульсов, прямой выход триггера соединен с вторим входом первого элемента И-НЕ, выход которого соединен с входом блока задержки импульса, а инверсный выход триггера - с вторым входом второго, элемента И-НЕ; выход которого соединен с входом блока задержки паузЫ, Я выходы обоих блоков задержки соединены соответственно с входами третьего элемента И-НЕ, выход которого подключен к выходной шине.

1046925

2. Устройство по и; 1, о т л ич а ю щ е е с я тем, что, блоки задержки импульса и задержки паузы каждый содержит логические элементы

НЕ, И-.НК, диод, конденсатор и резис. тор, причем вход блока подключен ,.к входу элемента НЕ, выход которого подключен к первому входу элемента

Изобретение относится к импульсной технике и может быть использовано в устройствах управления авто:матическими линиями, синхронизированных с движением обрабатываемЫх на линиях изделий.

Йэвестно устройство для обнаружения потерй импульса,„содержащее квазиселектор, подключенный к эле-, менту И, триггер, элемент задержки, вход которого объединен с входом квазиселектора и подключен к входной шине, а выход — к установочному входу триггера, соединенного с выходом и вторым входом элемента И (1 ).

Недостатком устройства является то, что, если после подачи питания на входную шину к нему не будут поступать импульсы вследствие неисправности генератора импульсов, то на выходе устройства не будет инФормации об аварии, так как устройство переходит .в режим измерения только от входных импульсов.

Известно устройство для обнаружения потери импульса, содержащее триггер, блоки измерения интервалов времени, выполненные на квазиселекторах, и логические элементы И, НЕ и ИЛИ, соответственно соединенные между собой, причем выходы триггера соединены с входами квазиселекторов, а установочные входы триггера — с выходами элементов И j2.).

Недостатком этого устройства яв- ляется то, что в случае его использования в системах управления автоматическимй линиями, синхронизированных с движением обрабатываемых иэделий, сигнал аварии на выходе будет появляться не только при неиспгавности источника импульсов, Но и в случае остановок движения обрабатываемых изделий и связанных с этими остановками перерывов в работе источника импульсов. Кроме того, устройство не реагирует на такую неисправйость источника импульсов, как появление на входе постоянного высокого уровня напряжения вместо импульсной последовательности.

И-НЕ и к катоду диода, анод которого подключен к второму входу элемента

И-НЕ, к одному выводу резистора и первой обкладке конденсатора, вторая обкладка которого подсоединена к общей шине,дру, гой вывод резистора подключен к шине питаНия,а выход элемента И-НЕ подсоединен к выходу блока задержки.

Таким Образом, данное устройство не обеспечивает достаточной достоверности обнаружения потери импульса выдачи сигнала с неисправности

5 источника импульсов, а также контроля длительности самих импульсов.

Цель изобретения — повышение достоверности обнаружения потери импульса, а также обеспечение конт fQ роля длительности самого импульса.

Поставленная цель достигается тем, что в устройстве, содержащем триггер, блоки измерения интегралов времени и двухвходовые логические элементы И-НЕ, блоки измерения интервалов времени выполнены ввиде блока задержки импульса и блока задержки паузы, триггер выполнен по схеме Д -триггера, тактовый вход которого соединен с первыми входами первого и второго элементов И-НЕ и с тактовым входом устройства, )3 вход — с входом контролируемых импульсов, прямой выход триггера соединен с вторым входом первого элемента И-НЕ, выход которого соединен с входом блока задержки импульса, а инверсный выход триггера — с вторыМ входом второго элемента И-НЕ, выход которого соединен с входом

30 блока задержки паузы, выходы обоих блоков задержки соединены соответственно с входами третьего. элемента

И-НЕ, выход которого подключен к

Выходной шине, $5; Блоки задержки импульса и задержки паузы каждый содержит логические элементы НЕ, И-НЕ, диод, конденсатор и резистор, причем вход блока подключен к входу элемента НЕ и

40 к катоду диода, анод которого подключен к второму входу элемента

И-НЕ, к одному выводу резистора. и первой обкладке конденсатора, вторая обкладка которого подсоединена к

45 общей шине, дРУгой вывод резистопа..-. к шине питания, а выход элемента

И-НЕ подсоединен к выходу блока за,держки.

На чертеже представлена схема устройства для определения потери импульса.

1046925 устройство содержит 17 -триггер

1, имеющий вход .2 для подачи контролируемых импульсов, и тактовый вход 3 для подачи разрушающего (или запрещающего ) сигнала, содержащий логические элементы И-НЕ 4-7, первый и второй логические элементы И-HE

8 и 9, третий логический элемент

И-НЕ 10, два блока измерения интервалов времени, выполненных ввиде блока 11 задержки импульса, и блока

12 задержки паузы, из которых (верхний на чертеже ) включает в себя элементы НЕ 14 и И-НЕ 15, диод 16, конденсатор 17 и резистор 18, а другой (нижний на чертеже ) включает в себя элементы HE 19, И-НЕ 20, диод

21, конденсатор 22 и резистор 23.

Резисторы 18 (23 ) и конденсаторы 17 (22 )образуют времязадающие цепи, причем блок задержки с резистором 18 и конденсатором 17 настроен на время задержки, несколько большее времени длительности самого импульса, а блок задержки с резистором 23 и конденсатором .22 настроен на время задерж" ки, несколько большее времени паузы между импульсами контролируемой послеДовательности. Диод 16 (21 ), включенный анод<>м в точку соединения резистора 18 (23), конденсатора 17 (22 )и второго входа элемента

И-НЕ 15 (20,), а катодом — в точку соединения выхода элемента НЕ 14 (19) и первого входа элемента И-НЕ ..

15 (20 ) необходим для разряда конденсатора 17 {22 )через элемент. 14 (19 ) НЕ.

Устройство снабжено также выходной шиной 13, подключенной к выходу третьего элемента И-НЕ 10 и к выходу устройства, тактовый вход 3 триггера объединен с первыми входами элементов 8 и 9, вторые входы которых соединены с выходами триггера, причем прямой выход триггера соединен с вторым входом элемента

8, выход которого соединен с блоком

11 задержки импульса, настроенным .на контроль длительности импульса, а инверсный выход триггера соединен с вторым входом элемента 9, выход которого соединен блоком 12 задержки паузы, настроенным на контроль длительмбсти паузы между двумя импульсами. Кроме того, выходы обоих блоков задержки соединены с входами выходного логического элемента 9, выход которого подсоединен к выход-, ной шине.

Устройство, в случае его использования в системах управления автоматических линий, синхронизированных с движением обрабатываемых изделий, работает следующим образом.

На вход 3 триггера подается разрешающий высокий уровень напряжения (логической 1 ), что происходит при

)0 движении обрабатываемых на линии изделий, или запрещающий низкий уровень(логического 0 ), что происходит при перерывах в движении изделий.

На вход 2 подаются контролируемые импульсы. При наличии на входе 3 запрещающего сигнала состояние триг-, гера 1 и всего устройства не зависит от состояния входа 2, а на выходе 13 также имеется сигнал логического "0", так как запрещающий сигнал одновременно поступает на первые входы элементов 8 и 9, тогда на выходах элементов 14 и 19 также имеется логический "0", а конденсаторы 17 и 22 разряжены.

При подаче на вход 3 разрешающего уровня напряжения у элементов 8 и 9 открыты первые входы, а вторые входы этих элементов будут открываться поочередно, в зависимости от состояния Триггера, которое, в свою очередь, изменяется в зависимости от наличия на входе 2 импульса или паузы. При наличИи на. входе 2 импульса триггер находится в единичном состоянии, на выходе элемента 14 уровень логической "1", происходит заряд конденсатора 17 через резистор 18, на первом входе элемента

15 — уровень логической "1".

В случае, когда длительность импульсов не превышает заданную величину, элемент 15. не открывается по второму входу, и на вь|ходе 13

35 состояние не изменяется. Если же длительность импульса будет больше величины времени задержки верхней по чертежу схемы, то элемент 15 открывается по второму входу, а на вы4Q ходе 13 появится сигнал неисправности логической "1", который будет присутствовать до окончания импульса на входе 2.

После окончания импульса триггер

45 изменит свое состояние на противоположное, верхняя по чертежу схема задержки сигнала будет находиться в режиме подготовки к измерению длительности следующего импульса, а нижняя по чертежу схема задержки в режиме измерения длительности паузы между двумя импульсами. Работа нижней схемы задержки аналогична работе верхней схемы, разница только в величинах интервалов времени, на которые настроена каждая иэ схем.

В случае остановок движения обрабатываемых на автоматической линии изделий происходят перерывы в работе

60 источника импульсов, поступление которых на вход 2 устройства прекращается, и сигналы на выходе устройства при этом отсутствуют.

Технико-экономические преимущест 5 ва данного устройства перед иэвест1046925

Составитель В.Каськов

Техред Т.Фанта

Редактор Е.Лушникова

Корректор O.Tyrop

Заказ 7752/56 Тираж 936 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 ными заключаются в повышении достоверности обнаружения потери импульса и подачи сигнала о неисправности, а также в обеспечении контроля дййтельности импульсов, что обеспечивает при использовании данного устройства в системе управления автоматической линии точность работы ее устройств и механизмов, сокращение числа отказов в работе.

Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх