Преобразователь кода

 

ПРЕОБРАЗОВАТЕЛЬ КОДА по авт.св. № 965001, отличающийся тем, что, с целью повы- , шения точности путем исключения ложных ошибок, вызванных вставками при формировании кода НДВ-п на передаче введены триггер, и последовательно соединенные дополнительный элемент ИЛИ, дополнительный элемент задержки , инвертор и элемент И, при этом выходы анализатора чередования полярностей сигнала подключены ко входам дополнительного элемента ИЛИ, выход дешифратора подключен к одному из входов триггера, к другому входу которого подключен выход дополнительного элемента задержки, а выход триг. гера подключен к другому входу, элемента Ич ел 4) СО О)

(19) (И) СОЮЗ COBETCHHX

СОЦИАЛИСТИЧЕСНИХ РЕСПУБЛИН

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ)Ф

L;

ОПИСАНИЕ ИЗОБРЕТЕНИЙ:

Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ (61) 965001 (21) 3287999/18-09 (22) 06.05.8 1 (46) 15.11.83. Вюл. Р 42 (72) M.ß.Âåðòëèá, Ф.Г.Гордон .и В.И.Щитников (53) 621.394.14(088.8) (56) 1. Авторское свидетельство СССР

I) 965001, кл. Н 04 L 3/02, 1980 (прототнп). (54). (57) ПРГ01)РАЗОВАТЕЛЬ КОДА по авт св. В 965001, о т л и ч а ю—

ta и и с я тем, что, с целью повышения точности путем исключения лож (1) Н 04 L 3/02 // II 04 I 1/10 ных ошибок, вызванных вставками при формировании кода НДВ-п на передаче, введены триггер, и последовательно соединенные дополнительный элемент

ИЛИ, дополнительный элемент задержки, инвертор и элемент И, при этом выходы анализатора чередования полярностей сигнала подключены ко входам дополнительного элемента ИЛИ, выход дешифратора подключен к одному из входов триггера, к другому входу которого подключен выход дополнительного элемента задержки, а выход триггера подключен к другому входу. элемента И

1054916

Составитель В.Евдокимова

Редактор Н.Воловик Техред М.Тепер . Корректор.. Л.Патай (Заказ 9120/58 Тираж 677 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35 ° Раунская наб., д. 4/5 филиал ППП "Патент", r. Ужгород, ул. Проектная, нарушения биполярности, т.е. импульсов Y вставок. Так как сами по себе, импульсы во вставках чередуются по знаку, то определитель 7 чередования нарушения полярностей сигнала запоминает знак предыдущей вставки.

Прн поступлении импульса по первому входу определителя 7 чередования нарушения полярностей сигнала срабатывает триггер 13 и открывает элемент И 14, который пропускает импульс, поступивший по другому входу, т.е. другого знака. Таким образом, на выходе элемента И 14 будут импульсы если на выходе определителя чередования нарушения полярностей сигнала 7 знаки нарушений чередуются при этом разрешается дешифрация вставки. Если при и -разрядном регистре 4 сдвига имеется комбинация Ч 0 0 X (где М -безразличное состояние), то на выходе дешифратора 5 регистрируется сигнал наличия вставки, который поступает на вход селектора 9 ошибки и на элемент 8 задержки. Элемент 8 задержки описывает вставку в и -разрядный 4 регистр сдвига, чем, одновременно осуществляется преобраI зование кода МВ -3 в исходную последовательность, т.е. декодирование

30 кода. Элемент 8 задержки необходим для устранения состязаний (комбинация дешифрнруемая в дешифраторе 5 должна сбросить ll -разрядным регистр

4 сдвига). Элемент 8 задержки запоминает,факт наличия вставки, которая списывается в, 11 -разрядный регистр

4 сдвига в следующем такте, т.е. после продвижения на один такт, чем устраняются состязания. На селектор

9 ошибки поступают сигналы нарушения 40 биполярности с выхода элемента ИЛИ 3, которые регистрируются как сигналы ошибки, если из них исключить сигналы вставки (так как вставки .также формируют сигнал нарушения биполяр- 4> ности, но ошибками не являются). 8а1 п1 ет импульсов нарушения биполярности сигналами вставки осунествляется селектором 9 ошибки. Так как импульсы вставки формируются с задержкой по отношению к импульсам нарушения биполярности, последние задерживаются элементом задержкй 18. Импульсы вставки переводят D --триггер 17 в состояние единицы, закрывая элемент

И 20. Теперь ближайший (отрицатель.ный ) импульс нарушения биполярности, задержанный элементом 18 задержки, и инвертированный инвертором 19, т.е . положительный импульс не пройдет через элемент И 20, а лишь опрокинет l3 - триггер 17 задним фронтом т.е. ошибка, вызванная нарушением биполярности от вставки регистрироваться не будет. При отсутствии вставки элемент И 20, открыт, и ошибки, вызванные нарушением биполярности, проходят через элемент И 20. Таким образом, устройство регистрирует ошибки, вызванные нарушением биполярности (выход ИЛИ 3), т.е. двумя и более импульсами одного знака, из которых исключаются нарушения биполярности, вызванные вставками. !

Технико-экономический эффект устройства состоит в повышении точнос- < ти, так как ошибки, приводящие к комбинациям вставок, отличаются в уст ройстве от .истинных. вставок, не характеризующих собой ошибку в канале.

Кроме того, в предложенном устройстве отсутствует.размножение ошибок за счет дешифрации и устранения ложных вставок, так как вставки определяются с больней достовернбстью за счет учета чередования их знака.

Одновременно предложенное устройство расширяет возможности известных устройств, совмещая функции обнаружения ошибок с .преобразованиЕм кода при использовании одних и тех же элементов.

Преобразователь кода Преобразователь кода Преобразователь кода 

 

Похожие патенты:
Наверх