Резервированное пересчетное устройство

 

РЕЗЕРВИРОВАННОЕ ПЕРЕСЧЕТНОЕ УСТРОЙСТВО, содержащее генератор счетных импульсов, генератор сдвиговых импульсов и каналы, каждый из которых содержит элемент НЕ, счет .чик, мажоритарный элемент, преобразователь параллельного кода в последовательный и блок сравнения кодов, в каждом канале разрядные выходы счетчика соединены с информационными входами преобразователя параллельного кода в последовательный, выход которого соединен с первым входом блока сравнения кодов, остальные входы которого соединены соответственно с выходами преобразователей параллельного кода в последовательный других каналов, в каждом канале первый и второй входы преобразователя параллельного кода в последовательный соединены соответственно с выходом генератора - сдвиговых импульсов и с выходом элемента НЕ, выход последнего разряда счетчикасоединен с первым входом мажоритарного элемента, остальные входы которого соединены соответственно с выходами псЗследн х разрядов счетчиков других каналов, о т л и ч а ю ы е ё с я тем, что, с целью повышения-надеж .ности, в него введены генератор кор-; ректирующих и myльcoв, два элемента управления, а в каждый канал - блок управления счетными и корректирукяци-ми импульсами, с первого по шестой входы и выход которого соединены соответственно с выходом блока сравнения кодов, с выходами первого, второго элементов управления, с выходом генератора корректирующих импульсов , сдвиговых импульсов, счетных импульсов и счетным входом счетчика, вход элемента .НЕ соединен с управляющим входом блока сравнения кодов и с выходом генератора корректируют щих импульсов. 2. Устройство по П.1, о т л и ..чающееся тем, что блок упраВ с ления счетными и корректирующими ® импульсами содержит счетчик, два (Л D-триггера, два элемента И-ИЛИ-НЕ и элемент И-ИЛИ, первый вход первой, структуры И которого соединен с прямым выходом первого D-триггера и с входом установки в ноль второго ,Ь-триггера, инверсный выход которого соединен с первыми входами первых структур И первого и второго элементов И-ИЛИ-НЕ, с входом уста-, а новки нуля счетчика и с D-входом 4 4 второго D-триггера, тактовый вход и прямой выход которого соединены соответственно с выходом и с первым входом второй структуры и второго сл элемента И-ИЛИ-НЕ, второй вход второй структуры И которого соединен с одним из выходов счетчика, выход первого элемента И-ИЛИ-НЕ соединен с входом D-первого D-триггера,инверсный выход которого соединен с первыми входами вторых структур И элемента И-ИЛИ и перврго элемента И-ЙЛИ-НЕ/ выход элемента И-ИЛИ, второй вход первой структуры И первого элемента И-ИЛИ-НЕ, вход установки в единицу первого D-триггера и второй вход второй структуры И первого ИГ-ИЛИ-НЕ соединены соответ

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„.SU,»,1064475 A

3(50 Н 03 К 21 34

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

1(21) 3438192/18-21 (22) 14.05.82 (46) 30.12. 83. Бюл..М 48 (72) Б.Н. Балясников, Я.Б. Сведлов, А.М. Парфенов, С.A. Зверев и A.Ï. Коховашин (53) 621.384.32 (088.8) (56) 1. Авторское свидетельство СССР

9 307523, кл. Н 03 К 23/02, 1971.

2. Авторское свидетельство СССР

9 599359, кл. Н 03 К 21/34, 1978 (прототип). (54) (57) РЕЗЕРВИРОВАННОЕ ПЕРЕСЧЕТНОЕ УСТРОЙСТВО, содержащее генератор счетных импульсов, генератор сдвиговых импульсов и каналы, каждый из которых содержит элемент НЕ, счетчик, мажоритарный элемент, преобразователь параллельного кода в последовательный и блок сравнения кодов, в каждом канале разрядные выходы счетчика соединены с информационными входами преобразователя параллельного кода в последовательный, выход которого соединен с первым входом блока сравнения кодов, остальные входы которого соединены соответственно с выходами преобразователей парал.лельного кода в последовательный других каналов, в каждом канале первый и второй входы преобразователя параллельного кода в последовательный соединены соответственно с выходом генератора сдвиговых импульсов и с выходом элемента НЕ, выход последнего разряда счетчика соединен с первым входом мажоритарного элемента, остальные входы которого соединены соответственно с выходами последних разрядов счетчиков других каналов, о т л и ч а ю щ е е.с я тем, что, с целью повышения надеж,ности, в него введены генератор кор-. ректирующих импульсов, два элемента управления, а в каждый канал — блок управления счетными и корректирующи= ми импульсами, с первого по шестой входы и выход которого соединены соответственно с выходом блока сравнения кодов, с выходами первого, второго элементов управления, с выходом генератора корректирующих импульсов, сдвиговых импульсов, счетных импульсов и счетным входом счетчика, вход элемента .НЕ соединен с управляющим входом блока сравнения кодов и с выходом генератора корректирую-, щих импульсов.

2. Устройство по п.1, о т л и- . ч а ю щ е е с я .тем, что блок упраВд

:ления счетными и корректирующими Е импульсами содержит счетчик, два

Р-триггера, два элемента И-ЙЛИ-НЕ и фф элемент И-ЙЛИ, первый вход первой, структуры И которого соединен с пря- мым выходом первого D-триггера и с входом установки в ноль второго ,D-триггера, инверсный выход которого соединен с первыми входами первых структур И первого и второго эле- („,) ментов И-ИЛИ-НЕ, с входом уста- . ф новки нуля счетчика и с D-входом . второго D-триггера, тактовый вход 3М и прямой выход которого соединены Д соответственно с выходом и с первым входом второй структуры И второго элемента И-ИЛИ-НЕ, второй вход вто- Д рой структуры И которого соединен с одним из выходов счетчика, выход первого элемента И-ИЛИ-НЕ соединен с входом D-первого D-триггера,инверсный выход которого соединен с,фЬ первыми входами вторых структур И элемента И- ИЛИ и первого элемента

И-ИЛИ-НЕ, выход элемента И-ИЛИ, второй вход первой структуры И первого элемента И-.ИЛИ-НЕ, вход установки в единицу первого 0-триггера и второй вход второй структуры И первого И;ИЛИ-НЕ соединены-соответ1064475 !

15

20 ственно с выходом, с первым, вторым и третьим входами .блока. управления счетными и корректирующими импульсами, четвертый вход которого соединен с вторыми входами первых .структур И второго элемента И-ИЛИ-НЕ и элемента И-ИЛИ, второй вход второй структуры И которого соединен с пятым входом блока управления счетными корректирующими импульсами, шестой . вход которого соединен с тактовым входом первого D-триггера и счетным входом счетчика.

3. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок сравнения кодов содержит мультиплексор, два элемента И-ИЛИ-НЕ, два элемента НЕ, элемент И-НЕ и два D-триггера, выход мультиплексора соединен с входами первой структуры И первого элемента И-ИЛИ-НЕ и с первым входом первой структуры И второго элемента И-ИЛИ-НЕ, выход которого соединен с входом установки в ноль пер- вого D-триггера, прямой выход которого соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом первого элемента И-ИЛИ-НЕ и с входом первого элемента НЕ, выход которого соединен с тактовым входом первого D-тригге1

Изобретение относится к вычислительной технике и может быть использовано при построении цифровых устройств повышенной надежности.

Известно резервированное пересчетное устройство с мажоритарным элементом и схемой восстановления информации в сбившемся счетчике(1).

Недостатком такого резервированного устройства является и-крат. ное увеличение объема элементов сравнения при увеличении числа разрядов счетчика на один разряд (и = 2,3...).

Известно резервироваиное пересчетное устройство, содержащее генератор счетных импульсов, генератор сдвиговых импульсов и каналы, каждый из которых содержит, элемент НЕ, счетчик, мажоритарный элемент,преобразователь параллельного кода в последовательный и блок сравнения кодов, в каждом канале разрядные восходы счетчика соединены с информационными входами преобразователя параллельного кода в последовательный, выход которого соединен с первым входом блока сравнения кодов, ра, вход D которого соединен с шиной потенциала логической единицы, выход элемента И-НЕ соединен с входом установки в ноль второго D-триггера, D-вход и тактовый вход которого соединены соответственно с шиной потенциала логического нуля и с выходом второго элемента НЕ, вход которого соединен с входами второй структуры И второго элемента И-ИЛИ-НЕ и соединен с управляющим входом блока сравнения кодов, выход, второй и третий входы которого соединены соответственно с инверсным выходом второго D-триггера и с первым, вторым управляющими входами мультиплексора, первый, второй и третий инфор:мационные входы которого соединены с шиной потенциала логической едини, цы, четвертый и пятый информационные входы мультиплексора соединены соответственно с шинами потенциалов логических нуля и единицы, первая из которых соединена с шестым, седьмым и восьмым информационными входами мультиплексора третий управляющий вход которого соединен с входами второй структуры И первого элемента И-ИЛИ-НЕ, с вторым входом первой структуры И второго элемента И-ИЛИ-НЕ и соединена с первым входом блока сравнения кодов.

2 остальные входы которого соединены соответственно с выходами преобразователей параллельного кода в последовательный других каналов, в каждом канале первый и второй входы преобразователя параллельного кода в последовательный соединены соответственно с выходом генератора сдвиговых импульсов и с выходом элемента НЕ, выход последнего разряда счетчика соединен с первым входом мажоритар- . ного элемента, остальные входы которого соединены соответственно с выходами последних разрядов счетчиков других каналов, вход элемента НЕ соединен с генератором счетных импульсов и со счетным входом счетчика, установочные входы которого соединены с выходами блока перекоса, управляющий вход которого соединен с выходом блока сравнения кодов, информационные входы блоков переноса первого, второго и третьего каналов соединены соответственно с выходами счетчиков второго, третьего и первого каналов 1.2j.

Недостаток известного устройства состоит в том, что при большом чис10 б 4475 ле разрядов счетчика количество связей между каналами также большое, что снижает надежность устройства.

Цель изобретения - повышение надежности за счет уменьшения количества связей между каналами. 5

Поставленная. цель достигается тем, что в резервированное пересчетное устройство, содержащее генератор счетных импульсов, генератор сдвиговых импульсов и каналы, 10 каждый из которых содержит элемент НЕ, счетчик, мажоритарный элемент, преобразователь параллельного кода в последовательный и блок срав- . нения кодов, в каждом канале разряд- 5 ные выходы счетчика соединены с информационными входами преобразователя параллельного кода в последовательный, выход которого соединен с первым входом блока сравнения кодов, остальные входы которого соединены соответственно с выходами преобразователей параллельного кода в последовательный других каналов, в каждом канале первый и второй входы преобразователя параллельного кода в последовательный соединены соответственно с выходом генератора сдвиговых импульсов и с выходом элемента НЕ, выхоц последнего разряда счетчика соединен с первым входом .мажоритарного элемента, остальные входы которого соединены соответст- . венно с выходами последних разрядов счетчиков других каналов, введены генератор корректирующих импульсов, 35 два элемента управления, а в каждый канал — блок управления счетными и корректирующими импульсами, с первого по шестой входы и выход которого соединены соответственно с вы-. 4Q ходом блока сравнения кодов, с вы-, I ходами первого, второго элементов управления с.выходом генератора корректирующйх импульсов, сдвиговых импульсов, счетных импульсов и- 45 счетным входом счетчика, вход элемента. НЕ соединен с управляющим входом блока сравнения. кодов и с выходом генератора корректирующих импульсов.

В резервированном пересчетном устройстве блок управления счетными и корректирующими импульсами содержит счетчик, два D-триггера, два элемента И-ЙЛИ-НЕ и элемент И-ИЛИ, йервый вход первой структуры И которого соединен с прямым входом первого 2-триггера и со входом установки в ноль второго D-триггера, инверсный выход которого соединен с первыми входами первых структур И первого;и второго элементов И-ИЛИ-НЕ, со входом установки нуля счетчика и с D-входом второго D-триггера,. тактовый вход и прямой выход котороro соединены соответственно с выходом и с первым входом второй структуры И второго элемента И-ИЛИ-НЕ, второй вход второй структуры И которого соединен с одним из выходов счетчика, выход первого элемента И-ИЛИ-HE соединен со входом D

;первого D- òðèããåðà, инверсный выход которого соединен с первыми входами вторых структур И элемента

И-ИЛИ и первого элемента И-ИЛИ-НЕ, выход элемента И-ИЛИ, второй вход первой структуры И первого элемента И-ИЛИ-НЕ, вход установки в единицу первого D-триггера и второй вход второй структуры И первого.элемента И-ИЛИ-НЕ соединены соответственно с выходом, с первым, вторым и третьим входами блока управления счетными и корректирующими импульсами, четвертый вход которого соединен со вторыми входами первых структур И второго элемента И-ИЛИ-НЕ и элемента И-ИЛИ, второй вход второй структуры И которого соединен с пятым входом блока управления счетными и корректирующими импульсами, шестой вход которого соединен с тактовым входом первого D-триггера и .счетным входом счетчика.

В резервированном пересчетном устройстве блок сравнения кодов содержит мультиплексор, два элемента И-ИЛИ-НЕ, два элемента НЕ, эле- .мент И НЕ и два D-триггера. Выход мультиплексора соединен со входами. первой структуры И первого элемента И-ИЛИ-НЕ и с первым входом первой структуры И второго элемента И-ИЛИ-НЕ, выход которого соединен со входом установки в ноль первого Р-триггера, прямой выход которого соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом первого элемента И-ИЛИ-НЕ и со входом первого элемента НЕ, выход которого соединен с тактовым входом первого D-триГгера, вход D которого соединен с шиной потенциала логической единицы.

Выход элемента И-НЕ соединен с. вхо.дом установки в ноль второго D-триггера, D-вход и тактовый вход которого соединены соответственно с ши. ной потенциала логического нуля и с выходом второго элемента НЕ, вход которого соединен со входами второй . структуры И второго элемента И-ИЛИ-НЕ и соединен с управляющим входом блока сравнения кодов, выход, второй-и третий входы которого соединены соответственно с инверсным выходом второго D-триггера и с первым, вторым управляющими входами мультиплексора, первый, второй и третий информационные входы которого соединены с шиной потенциала логической единицы. Четвертый и пятый информационные входы мультиплексора соединены

1064475 соответственно с шинами потенциалов логических нуля и единицы, первая из которых соединена с шестым,седь-. мым и восьмым информационными входами мультиплексора третий управляющий вход которого соединен со входами второй структуры И первого элемента И-ИЛИ-HL, со вторым входом первой структуры И второго элемента И-ИЛИ-НЕ и соединена с первым . входом блока сравнения кодов.

На фиг.1 приведена блок-схема резервированного пересчетного устройстна, на фиг.2 — схема блока управления счетными и корректирующими импульсами, . на фиг.3 — схема блока сравнения кодов, на фиг. 4-6 временные диаграммы работы соответственйо генераторов счетных, корректирующих, сдвиговых импульсов, блока управления счетными и корректирующими импульсами и блока сравнения кодов

Устройство содержит (фиг.1) каналы 1-1 — 1-3, элементы HE 2-1—

2-3, счетчики 3-1 — 3-3, мажори. тарные элементы 4-1 — 4-3; блоки

5-1 — 5-3 управления счетными и корректирующими импульсами, преобразователи 6-1 — 6-3 параллельного кода в последовательный, блоки

7-1 - 7-3 сравнения кодов, генератор 8 сдвиговых импульсов, генератор 9 счетных импульсов, генератор

10 корректирующих импульсов и элементы 11 и 12 угравления., Разрядные выходы счетчиков

3-1 - 3-3 соединены соответственно

q информационными входами преобразователей 6 †— 6-3, выходы которых соединены соответственно с первыми входами блоков 7-1 — 7-3 сравнения кодов, с вторыми входами блоков

7-2, 7-3, 7-1 сравнения кодов и с третьими входами блоков 7-3, 7-1, 7-2 сравнения кодов, выходы которых соединены соответственно с первыми входами блоков 5-3, 5-1, 5-2 управления счетными и корректирующими импульсами, вторые входы которых соединены с выходом элемента 12 управления ° Выход элемента 11 управления соединен с третьими входами блоков 5-1 — 5-3 управления счетными и корректирующими импульсами, четвертые входы которых соединены с выходом генератора 10 корректирующих импульсов, с управляющими входами блоков 7-1 — 7-3 сравнения кодов и с входами элементов 2-1

2-3 НЕ, .выходы которых соединены соответственно с первыми входами преобразователей 6-1 — 6-3 параллельного кода в последовательный, вторые входы которых соединены с выходом генератора 8 сдвиговых импульсов. Выход генератора 9 счет50

60 соединен с инверсным выхсб1ом D триггера 18 и с первым входом второй структуры И элемента И-ИЛИ-НЕ 17, вторые входы первой, второй структур И и выход которого соединены соответственно с входами 19-1, 19-3 и с входом D триггера 18, вход установки н единицу которого соединен с входом 19-2. Тактовый вход D-триггера 18 и счетный вход счетчика 14 соединены с входом 19-6. Второй вход второй структуры И и выход элемента И-ИЛИ 13 соединены соответственно с входом 19-5 и выходом 20.

Схема блока сравнения кодов содержит элемент НЕ 21, D-триггер 22, элемент НЕ 23, .элемент И-HE 24, D-триггер 25, элементы И-ИЛИ-НЕ 26 и 27, мультйплексор 28, шину 29 потенциала логической единицы, шину ных импульсов соединен с пятыми . входами блоков 5-1 — 5-3 управления счетными и корректирующими импульсами, выходы которых соединены соответственно со счетными входами счетчиков 3-1 — 3-3. Входы каждого из мажоритарных элементов

4-1 — 4- 3 соединены с выходами последнего разряда счетчиков 3-1 — 3-3.

Шестые входы блоков 5-1 — 5-3 управ10 ления счетными и корректирующими импульсами соединены с выходом генератора 8 сдвиговых импульсов.

Схема блока управления счетными и корректирующими импульсами содер15 жит (фиг.2) элемент И-ИЛИ 13, счетчик 14, элемент И-ИЛИ-НЕ 15, !

D-триггер 16, элемент И-ИЛИ-НЕ 17, D-триггер 18, входы 19-1 †. 19-6 (соответственно входы с первого по

20 шестой блоков 5-1 — 5-3 управления счетными и корректирующими импульсами), выход 20 блоков 5-1 — 5-3 управления счетными и корректирующими импульсами.

35 Прямой выход D-триггера 18 соединен с первым входом первой структуры И элемента И-ИЛИ 13 и с .входом установки в ноль D-триггера 16, иннерсный выход которого соединен с

30 первым входом первой структуры И элемента И-ИЛИ-НЕ 17, с D-входом

D-триггера 16, с первым входом первой структуры И элемента И-ИЛИ-HE 15 и с входом установки н ноль счетчика 14, выход одного из разрядон которого соединен с первым входом второй структуры И элемента И-ИЛИ-НЕ

15, выход которого соединен с тактовым входом D триггера 16, прямой выход которого соединен с вторым входом второй структуры И элемента И-H3IH-НЕ 15, второй вход первой структуры И которого соединен с входом 19-4 и с вторым входом первой структуры И элемента И-ИЛИ 13, пер45 вый вход второй структуры И которого

1064475

30 потенциала логического нуля, входы 31-1 — 31-3 (соответственно входы с первого по третий блоков 7-1

7-3 сравнения кодов), управляющий вход 31-4 и выход 32 блоков 7-1 ,7-3 сравнения кодов.

Шина 29 потенциала логической единицы соединена с D-входом триггера 22 и с первыми тремя информационными входами мультиплексора

28, выход которого соединен с первым входом. первой структуры И элемента И-ИЛИ-НЕ 26 и с входами первой структуры И элемента И-ИЛИ-НЕ

27, выход которого соединен через элемент НЕ 21 с тактовым входом 35

D-триггера 22 и с первым входом элемента И-НЕ 24, второй вход и выход которого. соединены соответственно с прямым выходом D-триггера 22 .и с входом установки в ноль D-триггера 20

25, тактовый вход которого соединен с выходом элемента НЕ 23, вход которого соединен с входом 31-4 и с входами второй структуры И элемента И-ИЛИ-НЕ 26, выход которого соединен с входом установки в ноль +

D-триггера 22. Шина 30 потенциала логического нуля соединена с В-входом D-триггера 25 и с четвертым информационным входом мультиплексора 30

28, пятый информационный вход которого соединен с шиной 29 потенциала логической единицы. Шестой,седьмой и восьмой информационные входы мультиплексора 28 соединены с ши- .З5 ной 30 потенциала логического. нуля.

Входы 31-3, 31-2 соединены соответственно с первым и вторым управляющими .входами мультиплексора 28, тРетий управляющий вход которого 40 соединен с входами второй структуры И элемента .И-ИЛИ-НЕ 27, с вторым. входом первой структуры И элемента И-ИЛИ-НЕ 26 и с входом 31-1.

Выход 32 соединен с инверсным выходом D-триггера 25. 45

На фиг.4 обозначены диаграммы

33-35 сигналов на выходах соответственно генератора 9 счетных импульсов, генератора 10 корректирую-. щих импульсов и генератора 8 сдви- 50 говых импульсов.

На фиг.5 обозначены диаграммы

36-44 сигналов соответственно на прямом, инверсном выходах триггера

18, на выходе элемента И-ИЛИ 13, 55 на прямом, инверсном выходах триггера 16, на выходе элемента И-ИЛИ-HE

17, на выходе счетчика 14, на входе

19-1 и на входе 19-2.

На фиг. 6 обозначены диаграммы 60

45-55 соответственно на входах

31-1 — 31-3, на выходе мультиплексора 28, на выходе элемента И-ИЛИ-НЕ

26, на выходе элемента НЕ 23, на выходе триггера 22, на инверсном выходе триггера 25, на выходе элемента И-ИЛИ-НЕ 27, на выходе элемента HE 21 и на выходе элемента И-НЕ

24.

В качестве элементов 11 и 12 управления могут быть использованы соответственно переключатель и кнопка.

Резервированное пересчетное устройство работает следующим образом (фиг.1,4).

На входы блоков 5-1 — 5-3 управления счетными и корректирующими импульсами трех каналов синхронно поступают счетные. импульсы от генератора 9 счетных импульсов и корректирующие импульсы от генератора

10 корректирующих импульсов. Предположим, что счетчики 3-1 — 3-3 всех трех каналов функционируют исправно. В этом случае выходы блоков 7-1 — 7-3 сравнения кодов имеют такие состояния, что на выходы блоков 5-1 — 5-3 управления счетными и корректирующими импульсами проходят счетные импульсы,,которые поступают на счетные входы счетчиков

3-1 — 3-3.

По фронту счетного импульса происходит изменение состояния в счетчиках 3-1 — 3-3. По срезу корректирующего импульса, поступающего на

l входы преобразователей 6-1 — 6-3, через, элементы НЕ 2-1 — 2-3, код из счетчиков 3-1 — 3-.3 переписывается соответственно в преобразователи

6-1 - 6-3 параллельного кода в последовательный. После окончания корректирующего импульса на другие входы преобразователей 6-1 — 6-3 поступает пачка импульсов с генератора 8 сдвиговых импульсов.

На выходах преобразователей 6-1

6-3 формируются последовательные коды, которые поразрядно обрабатываются блоками 7-1 — 7-3 сравнения кодов. На блоках 7-1 — 7-3 формируются сигналы, разрешающие прохождение на счетный вход ситчиков

3-1 — 3-3 счетных или корректирующих импульсов. Если все разряды последовательных кодов с выходов преобразователей 6-1 — 6-3 совпадают, то на выходах блоков 7-1 — 7-3 сравнения кодов поддерживается сигнал, разрешающий прохождение на счетные входы счетчиков 3-1 — 3-3 счетных импульсов и запрещающий прохождение корректирующих импульсов.

Если в каком-либо разряде кода в одном из каналов, например в канале 1-1, имеется сигнал, отличный от сигналов в двух других каналах, например, в каналах 1-2 и 1-3, что свидетельствует о сбое в счетчике 3-1, то на выходе блока 7-1 сравнения кодов канала 1-1 сформи1064475

10 руется сигнал, разрешающий прохождение корректирующих импульсов с генератора 10 на счетный вход счетчика 3-1. Далее работа устройства . аналогична работе по счетному импульсу. 5

По фронту корректирующего импульса с генератора 10 происходит изме- нение состояния в счетчике 3-1, состояния счетчиков 3-2 и 3-3 других каналов не меняется. По срезу коррек-10 тирующего импульса код иэ счетчиков

3-1 — 3-3 трех каналов переписывается в преобразователи 6-1 — 6-3 параллельного кода в последовательный.

После окончания корректирующего импульса с генератора 8 сдвиговых импульсов подается пачка импульсов.

На выходах преобразователей 6-1

6-3 формируются последовательные коды, которые поразрядно обрабатывают ся блоками 7-1 — 7-3 сравнения кодов.

Если состояния разрядов счетчика

3-1 канала 1-1 после первого корректирующего импульса отличаются от состояния разрядов счетчиков 3-2 и

3-3 каналов 1-2 и 1-3, то на выходе блока 7-1 сравнения кодов канала 1-1 поддерживается сигнал, разрешающий прохождение следующего корректирующего импульса на-счетчик 3-1. Коррек-ЗО тирующие импульсы будут поступать на счетный вход счетчика 3-1 до тех пор, пока состояния его разрядов не станут такими же, как состояния разрядов счетчиков 3-2 и 3-3 кана- . 35 лов 1-2 и 1-3. После восстановления информации в счетчике 3-1 по фронту сдвигового импуттьса, поступающего на блок 5-1 управления счетными и корректирующими импульсами, про- 40 изойдет переключение выхода блока

5-1 управления с входа корректирующих импульсов на вход счетных импульсов, и на счетчик 3-1 будут поступать счетные импульсы. 45

Восстановление информаЦии в сбившемся кайале, т.е. переключение выходов блоков 5-.1 - 5-3 управления со счетных импульсов на корректирующие, может происходить как автоматически по сигналу с выходов блоков 7-1 — 7-3 сравнения кодов, так и вручную.

Режим работы определяется потенциалом на выходе элемента 11 управления.

Блок 5-1 управления счетными и корректирующими импульсами работает следующим образом (фиг.2 и 5).Когда счетчик <3-1 функционирует исправно, выходы D-триггера 18 имеют 60 состояния Q g= О, Q. q9 = 1, где и Q 1 - прямой и инверсный выходы

D-трйггера 18. Выход Я З логическим нулем запрещает прохождение кор ректирующих импульсов на выход эле- 65 мента И-ИЛИ 13 и устанавливают выходы D-триггера 16 в состояния Q, = О, 16

Q „6 = 1 где Q 16 z Q.тб прямой версный выходы D-триггера 16. Выход

18 логической единицей разрешает прохождение счетных импульсов на выход элемента И-ИЛИ 13 и совместно с элементом 11 управляет установкой режима "Восстановление информации" °

На D-входе триггера 18 установлен логический "О" с выхода элемента И-ИЛИ-НЕ 17, и сдвиговые импульсы, поступающие на С-вход триггера

18, постоянно устанавливают его выхОды В сОстОЯниЯ Q 9 — О и Q, тд — 1 ° .

Выход „ логической "1" устанавливает выходы счетчика 14 в Сос-. тояние логического "О" и разрешает прохождение корректирующих импульсов на выход элемента И-ИЛИ-НЕ 15..

Предположим, что произошел сбой в одном из счетчиков канала, например в счетчике 3-1 канала 1-1, а элемент 11 управления автоматической или ручной установки режима

"Восстановление информации" установлен в состояние автоматической установки, т.е. с выхода элемента 11 на вход 19-3 и на вхбд элемента 17 поступает логический "О".

При сбое счетчика 3-.1 на выходе блока 7-1 сравнения кодов этого же канала устанавливается логический

"О". На выходе элемента И-ИЛИ-НЕ 17

l и соответственно на D-входе тригге- ра 18, устанавливается логическая

"1". Сдвиговые импульсы с геНератора 8, поступающие на вход 19-6 устанавливают выходы Э-триггера состояния Q те 1 H Q 8 0 °

01 логической "1" разрешает прохождение корректирующих импульсов на выход элемента И-ИЛИ 13 и далее на счетчик 3-1 канала и разрешает установку D-триггера 16 корректирующими импульсами по С-выходу.

По срезу корректирующего импульса, поступающего на С-вХод D-триггера 16 с выхода элемента И-ИЛИ-НЕ

15, выход Ц„6 установится в состояние Q = О, на выходе элемента

И-ИЛИ-НЕ 17 и íà D-входе триггера

18 поддерживается логическая "1", и выходы D-триггера 18 удерживаются

s состоянии Q< = 1 и О,.тз = О. Одновременно с этим по срезу корректирующего импульса выход блока 7-1 сравнения кодов устанавливается в состояние логической "1" ° Логический "О" с выхода Qde разрешает работу счетчика 14 по счетному входу.

Коэффициент деления счетчика 14 выбран таким, что за время счета происходит сравнение кодов. Логическая "1" с выхода ц„ разрешает прохождение импульса с выхода счет-. чика 14 на выход элемента И-ИЛИ-НЕ .15 и далее на С-вход D-триггера 16.

1064475

По срезу корректирующего импульса начинается сравнение кодов трех каналов. На время сравнения кодов выход блока 7-1 сравнения имеет состояние логической "1". Если после первого корректирующего импульса не произошло восстановление информации в сбившемся счетчике 3-1,то после сравнения кодов выход блока

7-1 сравнения кодов будет иметь состояние логического "О".

После окончания сравнения кодов с выхода счетчика .14 в сбившемся канале поступит импульс на элемент

H-ИЛИ-НЕ 15 и далее на С-вход

D-триггера 16. По срезу этого импульса выходы D-триггера 16 установятся в состояния Я д = О и. „ = 1.

Так как выход блока 7-1 сравйения кодов (вход 19-1) имеет состояние логического "О", то выходы Ю-триггера 18 удерживаются в состоянии

1 и Q<д = О и на счетный вход счетчика 34: поступит следующий корректирующий импульс.

Корректирующие импульсы будут поступать на счетный вход счетчика 3-1 сбившегося канала до тех пор, пока счетчик 3-1 не примет такое же состояние, как счетчики 3-2 и

3-3 в двух других каналах., Когда счетчик 3-1 примет такое же состояние, как счетчики 3-2 и

3-3, то после сравнения кодов вы- . ход блока 7-1 сравнения кодов будет иметь состояние логической "1".По срезу импульса, поступившего на

С-вход D -триггера 16 с выхода: счетчика 14, выход Q,<< установится в состояние 8 в — 1. На выходе элемента И-ИЛИ-НЕ 17 и на D-входе

D-триггера 18 установится логический "О". По фронту сдвигового импульса,. поступившего на С-вход

D-триггера 18, выходы D-триггера примут состояния Q 12 = 0 и Q<8 = 1.

Таким образом, блок 5-1 управления счетными и корректирующими импульса-. ми принимает исходное состояние.

Счетчик 3-1 готов к работе по счетным импульсам.

Аналогично блок управления счетными и корректирующими импульсами работает при установке режима "Восстановление информации" вручную.

После поступления импульса с выхода элемента 12 управления 11 элемент управления автоматической или ручной установки режима "Восстановление информации" установлен в положение кода, на его выходе присутствует логическая "1". На выходах соответствующей структуры И элемента

И- ИЛИ-НЕ 17 установлены логические

"1", и выход элемента 17 имеет состояние логического "0" независимо от состояния выхода соответствующе-. го блока сравнения кодов. При появТаким образом, если на блок сравнения кодов поступают три одинаковых кода или неисправен один из кодов чужого канала, то состояние

65 лении импульса на выходе элемента 12 (т.е. на входе 19-2) íà S-вход

D-триггера 18 подается логический

"О". Выход ф „8 принимает состояние

Q,18 = О, и состояние выхода эле.—

5 мейта 17 теперь определяется состоянием выхода соответствующего блока сравнения кодов.

Блок сравнения кодов работает следующим образом (фиг. 3 и 6). По .10 фронту каждого корректирующего импульса с генератора 10, поступающе .ro на. вход 31-4 и на элемент И-ИЛИ-НЕ

26 и далее на Н-вход триггера 22, выход триггера устанавливается в сос

15 тояние 0.гг= О, где Ц.22 — выход триггера 22.

По срезу этого же корректирующего импульса., поступающего на эле.мент 23 и далее на С-вход триггера

25, выход триггера устанавливается в состояние 25 1, где 25 — инверсный выход трйггера 25. Мультиплексор 28 используется в качестве мажоритарного элемента °

На входы С1...СЗ мажоритаРного элемента 28 поступают коды с-преобразователей кодов 6-1, 6-2, 6-3

-трех каналов, причем на вход СЗ поступает код с преобразователя 6-1 канала.

Предположим, что коды, поступающие на вход С1...СЗ мажоритарного элемента 28, одинаковы. Если коды состоят только из нулей, то выходы .

D-триггеров 22 и 25 не изменят свое35 го состояния. Если в коде в каком-, . либо разряде появится логическая

"1", то на выходе мажоритарного элемента 28 также появится логическая "1". Две логические "1" кода с

40 преобразователя, 6-1 и с выхода мажоритарного элемента 28, придя на входы элемента И-ИЛИ-НЕ 26, установят на выходе этого элемента, а следовательно, и на В-входе триг45 гера 22 логический "О", которыйудержит выход 02 в состоянии логического "0". Выход 4г тдкже не изменит своего состояния.

Предположим, что один иэ кодов, 5О поступающих с других каналов, на,пример код с преобразователя 6-2, отличается от кодов, поступающих с

:преобразователей 6-1 и 6-3 . Состояние выхода мажоритарного элемента

28 в этом случае определяется"кодами с канала 6-1 и кода с 6-3, т.е..код на выходе мажоритарного элемента 28 не будет отличаться от кода с 6-1. Работа блока сравнения кодов в этом случае не отличается от работы при трех одинаковых кодах.

1064475

14 выхода Q схемы сравнения кодов не меняется.

При сбое счетчика 3-1 код с преобразователя 6-1 будет отличаться от кодов с преобразователей 6-2 и

6-3 количеством логических единиц.

Предположим, что код с 6-1 отличается от кодов с 6-2 и с 6-3 в разряде, в котором в коде с 6-1 отсутствует логическая "1", а в кодах с 6-2 и с 6-3 она есть.

Состояние выхода мажоритарного элемента 28 теперь будет определяться кодами с 6-2 и с 6-3. При сравнении разряда кода, в котором код с 6-1 отличается от кодов с 6-2 и с 6-3, на выходе мажоритарного элемента 28 устанавливается логическая "1", в коде с 6-1 — логический

"0". По фронту кодового импульса с выхода мажоритарного элемента 28 на выходе элемента И-ИЛИ-НЕ 27 и на первом входе элемента И-HE 24 устанавливается логический "0". На выходе элемента НЕ 21 появляется импульс, по фронту которого выход

@2 тригГера 22 устанавливается в состояние Q = 1, и на втором вхо22 де элемента И-НЕ 24 устанавливается.логическая "1". По срезу кодового импульса на выходе элемента И-ИЛИ-НЕ 27 на первом входе эле-, мента И-НЕ 24 устанавливается логи-ческая "1". Две логические "1" на входах элемента И-HE 24 устанавливают выход этого элемента в состояние логического "0", который, действуя на S-вход триггера 25, устанавливает выход Q у в состояние Я = О, что является командой на включение режима "Восстановление информации",.

Аналогично блок сравнения кодов работает, если код с 6-1 отлича10 ется от кодов с 6-2 и с 6-3 в разряде, в котором в коде с 6-1 имеется логическая "1", а в кодах с

6-2 и с 6-3 логический "0". Установка триггера 22 в состояние Q = 1

15 происходит по фронту импульса кода с 6-1.

Контроль и восстановление информации может быть органивован либо последовательнь1м поразрядным сравнением, либо параллельным поразрядным сравнением состояний кон- тролируемых каналов. В первом случае количество связей между элементами схемы минимально, вследствие чего получается высокая аппаратурная надежность, но это положительное качество достигается эа счет снижения быстродействия схемы. Во втором случае достигается более высокое быстродействие, однако за счет увеличения количества связей между элементами схемы снижается аппаратур- ная надежность.

1064475

Фйй.2

106 4475

И

37

Фиг.Г

"-лл -л--л л-. л лл лллл л.

--Л.й и лплл. м Д.ДЛ. Л ЛД

° -л л. л лл.

ВНИИЦИ Заказ 10361/59

Тираж 936 Подписное

Филиал ППП "Патент", г.Ужгород,ул.Проектная,4

Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство Резервированное пересчетное устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к устройствам обработки данных, и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к электротехнике и может быть применено в схемах управления электроустановками в технологических линиях

@ -триггер // 1081801
Наверх