Устройство синхронизации

 

УСТРОЙСТВО СИНХРОНИЗАЦИИ, содержащее последовательно соединенные генератор тактовых импульсов и формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго блоков счетчиков, выходы которых через соответствующие первый и второй элементы задержки подключены к входам триггера, последовательно соединенные делитель и блок задержки, после- . довательно соединенные элемент И,первый счетчик, блок триггеров и выходной блок элементов И, последовательно соединенные второй счетчик и дешифратор, а также блок управления и блок фиксации, к входс1м которого подключены соответствующие выходы первого счетчика, а выходы блока фик:сации подключены к соответствующим входам выходного блока элементов И, другие входы которого объединены и подсоединены к первому входу элемента И, второй вход которого подключен к выходу генератора тактовых HMnyflbi сов, при этом соответствующие выходы первого и второго блоков счетчиков подключены к входЁ1м блока управления, выходы которого подключены к соответствуюпшм входам-формирователя входных сигналов, соответствующий выход которого подключен к входу второго счетчика, соответствующие выходы блока триггеров объединены и подключены к соответствующим входам Сброс первого и второго блока счетчиков, отличающееся тем, что, с целью повышения точности синхронизации путем устранения потерь информационных импульсов, в него введены дополнительный делитель, элемент задержки , блок защиты и блок управляемой задержки, выход которого подключен к первому входу элемента И, к первому и второму входу блока управляемой задержки подсоединены выходы триггера, а третий вход подсоединен к первому выходу блока защиты, первый , второй и третий выходы которого подключены к.соответствующим входам блока управления, к первому и второму входам блока защиты подключены другие выходил первого блока счетчиков , а третий вход подсоединен к выходу дополнительного делителя, вход которого подсоединен к выходу генератора тактовых импульсов, а выход к входу делителя, этом выходы дешифратора через элемент задержки подключены к входам блока фиксации. 00 2.Устройство ПОП.1, ОТЛИ .чающееся тем, 4to блок упраел вляемой задержки содержит два элемента И выходы которых подключены к входам триггера, выход которого является выходом блока управляемой задержки, первые входы элементов И объединены и являются третьим входом блока управляемой задержки, а вторые входы элементов И являются первым к вторым входами блока управляемой задержки . 3.Устройство по п.1, о т л и чающееся тем, что блок защиты содержит два триггера,.выходы которых через последовательно соединенные первый и вто{3ой элементы И подключены к третьему выходу блока защиты, первый вход первого триггера объединен с вторым входом второго

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (19) (11) 3(51) Н 04 L 7 04

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3545327/18-09 (22) 25.01 ° 83 (46) 07.04.84. Бюл.)) 13 (72) В.Н.Дзюба, A.Â.Äîðîâñêèõ, A.Ñ.Tàòàðèíîâ, Л.A.Óðûâñêèé и A.Á.Þð- чук (53) 621.394.66(088 ° 8) (5e) 1. Авторское свидетельство СССР

9 391750, кл. Н 04 L 7/04, 1972.

2. Авторское свидетельство СССР

9 696622, кл. Н 04 L 7/04, 1978 (прототип)., (54)(57) УСТРОЙСТВО СИНХРОНИЗАЦИИ, содержащее последовательно соединен« ные генератор тактовых импульсов и формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго блоков счетчиков, выходы которых через соответствукщие первый и второй элементы задержки подключены к входам .триггера, последовательно соединенные делитель и блок задержки, последовательно соединенные элемент И,первый счетчик, блок триггеров и выходной блок элементов И, последовательно соединенные второй счетчик и дешифратор, а также блок управления и блок Фиксации, к входам которо1о подключены соответствующие выходы первого счетчика, а выходы блока Фик- сации подключены к соответствующим входам выходного блока элементов И, другие входы которого объединены и подсоединены к первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импуль сов, при этом соответствующие выходы первого н второго .блоков счетчиков подключены к входам блока управления,. выходы которого подключены к соответствукщим входам формирователя входных сигналов, соответствующий выход которого подключен к входу второго счетчика, соответствующие выходы блока триггеров объединены и подключены к соответствующим входам "Сброс" первого и второго блока счетчиков, о т л и ч а ю щ е е с я тем, что, с целью повышения точности синхронизации путем устранения потерь информационных импульсов, в него введены дополнительный делитель, элемент задержки, блок защиты и блок управляемой задержки, выход которого подключен к первому входу элемента И, к первому и второму входу блока управляемой,задержки подсоединены выходы триггера, а третий вход подсоединен к первому выходу блока защиты, первый, второй и третий выходы которого подключены к.соответствукщим входам блока управления, к первому и второ- .Е

Ф му входам блока защиты подключены другие выходы первого блока счетчиков, а третий вход подсоединен к выходу дополнительного делителя, вход которого подсоединен к выходу генератора тактовых импульсов, а выход— к входу делителя, при этом выходы дешифратора через элемент задержки подключены к входам блока фиксации.

2, устройство по п.1, о т л и ч а ю щ е е с я тем, чТо блок управляемой задержки содержит два элемента И выходы которых подключены к входам триггера, выход которого является.вь1ходом блока управляемой задержки, первые входы элементов И объединены и являются третьим входом блока управляемой задержки, а вторые входы элементов И являются первым и вторым входами блока управляемой задержки.

3. Устррйство по п.1, о т л и ч а ю щ е е с я тем, что блок защиты содержит два триггера,.выходы которых через последовательно соединенные первый и второй элементы И подключены к третьему выходу блока защиты, первый вход первого тригге.ра объединен с вторым входом второго

1085004 элемента И и.подключен к выходу перного разряда кольцевого регистра, выход последнего разряда которого объединен с первым входом второго триггера и является первым выходом блока защиты, выход второго разряда кольце1

Изобретение относится к технике связи и может использоваться в систе мах передачи дискретной информации.

Известно устройство дискретной фазовой синхронизации, содержащее 5 последовательно соединенные опорный генератор, элемент НЕ, делитель на два, элемент И, делитель частоты на

"m и фазовый дискриминатор, выход которого подсоединен к второму входу элемента И, а к второму входу под ключен выход входного блока, первый вход которого является входом устройства, к второму входу подключен второй выход опорного генератора, к третьему входу подключен второй выход делителя на два, а второй выход входного блока подсоединен к второму входу элемента HE (1).

Однако данное устройство дискретной фазовой синхронизации имеет низ- М кую Точность синхронизации.

Наиболее близким техническим решением к изобретению является устрой стВО синхрОнизации, сОдержащее последовательно соединенные генератор тактовых импульсов и формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго блоков счетчиков, выходы которых через соответствующие первый и второй элементы задержки подключены ко входам триггера, после. довательно соединенные делитель и блок задержки, последовательно соединенные элемент И, первый счетчик, 35 блок триггеров и выходной блок элементов И, последовательно соединенные второй счетчик и дешифратор, а также блок управления и блок фиксации, к входам которого подключены со-щ ответствующие выходы первого счетчика, а выходй блока фиксации подключены к соответствующим входам выходного блока элементов И, другие входы которого объединены и подсоедине- 45 ны к первому входу элемента И,второй вход которого подключен к выходу генератора тактовых импульсов, при этом соответствующие выходы первого и второго блоков счетчиков подключены к входам блока управления, выходы которого подключены.к соответствующим вого регистра является вторым выходом блока защиты, вторые входы триггеров являются первым и вторым входами блока защиты, а вход первого разряда кольцевого регистра является третьим входом блока зашиты.

3 входам формирователя входных сигналов, соответствующий выход которого подключен ко входу второго счетчика, соответствующие выходы блока триггеров объединены и подключены к

rooòâåTñ âóþùèì входам "Сброс" первого и второго блока счетчиков, при этом к третьему входу блока управления подключены объединенные выходы блока триггеров, а выходы дешифра тора подсоединены к входам блока фиксации (2).

Однако и вестное устройство синхронизации имеет низкую точность синхронизации за счет потерь информационных импульсов, попадающих в промежуток времени между стробирующими импульсами.

Бель изобретения — по вышение точ ности синхронизации за счет устране ния потерь информационных импульсов.

Поставленная цель достигается тем, что в устройство синхронизации, содержащее последовательно .соединенные генератор тактовых импульсов и формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго блоков счетчиков, выходы которых через соответствукщие первый и второй элементы задержки подключены к входам триггера, последовательно соединенные делитель и блок задержки„ последовательно соединенные элемент И, первый счетчик, блок триггеров и выходной блок элементов И, последовательно соединенные второй счетчик и дешифратор, а также блок управления. и блок фиксации, к входам которого подключены соответствующие выходы первого счетчика, а выходы блока фиксации подключены.к соответствующим входам выходного блока элементов И, другие входы которого объединены и подсоединены к первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, при этом соответствующие выходы первого и второго блоков счетчиков подключены к входам блока управления, выходы которого подключены к соответствующим входам формирователя входных сигналов, соответствующий выход которого подключен к входу второго сче1085004

40 тчика, соответствующие выходы блока триггеров объединены и подключены к соответствующим входам "Сброс". первого и второго блока счетчиков, вве дены дополнительный делитель, элемент задержки, блок защиты и блок управляемой задержки, выход которого подключен к первому входу элемента И, к первому и второму входу блока управляемой задержки подсоединены выходы триггера, а третий вход подсоединен к первому выходу блока защиты, пер- вый, второй и третий выходы которого подключены к соответствующим входам блока управления, к первому и второму входам блбка защиты подключены другие выходы первого блока. счетчиков, а третий вход подсоединен к выходу дополнительного делителя, вход которого подсоединен к вы-. ходу генератора тактовых импульсов, а выход — к входу делителя, при этом выходы дешифратора через эле- ° мент задержки подключены к входам блока фиксации. !

При этом блок управляемой задержки содержит два элемента И, выходы которых подключены к входам триггера, выход которого является. выходом блока управляемой задержки, первые входы элементов И объединены и являются третьим входом блока управляемой задержки, а вторые входы элементов И являются первым и вторым входами блока управляемой задержки.

Кроме того, блок защиты содержит два триггера, выходы которых через последовательно соединенные первый и второй элементы И подключены к третьему выходу блока защиты, первый. вход первого триггера объединен с вторым входом второго элемента И и подключен к выходу первого разряда кольцевого регистра, выход последнего разряда которого объединен с первым входом второго триггера и является первым выходом блока защиты, выход второго разряда кольцевого ре« 45 гистра является вторым выходом блока защиты, вторые входы триггеров являются первым и вторым входами блока защиты, а вход первого разряда кольцевого регистра является третьим 50 входом блока защиты.

На чертеже представлена структурно-электрическая схема. устройства синхронизации.

Устройство синхронизации содержит генератор 1 тактовых импульсов (ГТИ), делитель 2, блок 3 задержки, формирователь 4 входного сигнала, состоящий из блока 5 элементов И, элемента

И 6, блока 7 элементов И, инвертора 860 и блока 9 элементов И, дополнительный делитель 10, первый блок 11 счет.чиков, содержащий счетчики 12 и элемент ЙЛИ 13, второй блок 14 счетчиков, содержащий счетчики 15 и эле- . 65 мент ИЛИ 16, блок 17 управления, содержащий элементы ИЛИ 18 и триггеры

19., блок 20 защиты, содержащий триггеры 21 и 22, элементы И 23 и 24 и кольцевой регистр 25, элементы 26 и

27 задержки, триггер 28, блок 29 управляемой задержки, содержащий элементы И 30 и 31 и триггер 32, элемент И 33, первый счетчик. 34, блок

35 триггеров, выходной блок 36 элементов И, блок 37 фиксации, элемент

38 задержки, дешифратор 39, второй счетчик 40.

Устройство синхронизации работает следующим образом, Если на устройство поступает импульс "Информационная единица", то он подготавливает к открытию блок 7 элементов И и элемент И б. Импульсы с ГТИ 1 через дойолнительный делитель .10 поступают на кольцевой регистр 25 блока 20 защиты. Кольцевой регистр 25 поочередно устанавливает триггеры 19 блока 17 управления в единичное состояние, открывая тем саввам блок 5 элементов И. В этом случае импульсы с ГТИ 1 с.частотой п „нфпроходят через блок 7 элементов

И на соответствующие счетчики 12 первоro блока 11 счетчиков. Входной информационный импульс независимо от его длительности обязательно совпадает либо со стробирующим импульсом (который формирует блок 5 элементов И и блок 7 элементов И), либо со стробирующим и одним или несколькими вспомогательными импульсами или только с одним или несколькими вспомогательными импульсами.

На выходе соответствующих счетчиков 12 первого блока 11 счетчиков после m-го импульса появляется импульс, который, пройдя через элемент

ИЛИ 13 и элемент 26 задержки через и тактов, устанавливает триггер 28 в "единичное" состояние, подготавливая тем самым элементы Й 30 и 31 блока 29 управляемой задержки к открытию. !

Кроме того, импульсы. ГТИ 1 с частотой п „„ через элемент И, 6 поступают на вход счетчика 40, который производит измерение длительности входного импульса.

Импульсом с последней ячейки кольцевого регистра 25 через элементы

И 30 и 31 триггер 32 устанавливается в единичное состояние, подготавливая тем самым блок 35 триггеров к открытию.

Через элемент И 33 на счетчик 34 начинают поступать импульсы с ГТИ 1.

На одном из выходов дешифратора 39, соответствующем длительности поступакщего импульса, появляется напряжение, которое через элемент 38 задержки открывает соответственно выходной блок 36 и производит останов1085004 ку счетчика 34 íà k-ом такте, соответствующем длительности поступающего импульса. На выходе выходного-блока Зб,появляется выходной импульс. Когда счетчик 34 досчитает до

k-го импульса, этот импульс устава- 3 вливает блок 35 триггеров в нулевое состояние, выходной блок 36 закрывается и выходной импульс прекращается. Длительность импульса на выходе, таким образом, равна длительности Я вхоФЬого импульса и его Фаза синхронна с фазой стробирующих импульсов, поступающих с блока 3 задержки, обеспечивающего попадание стробирующих импульсов на середину информаци- 5 онных импульсов.

В случае, если. информационный импульс совпадает с последним вспомогательным и стробирующим импульсом следующего .периода, может быть зафиксирована единица в первом и во втором периодах, у.е. будет ложное срабатывание во втором периоде.

Для устранения этого с помощью триггеров 21,22 и элементов И 23 и 24 блока 20 защиты осуществляется запрет2 записи "едИннпы" во втором периоде в триггер 28 по результатам совпадения информационного импульса и стро бирующего импульса второго периода.

Это достигается тем, что во втором периоде один иэ триггеров 19 блока 17 управления остается в "нулевом" состоянии, соответственно блок 5 элементов. Й закрыт и импульсы с РТИ 1 не поступают через блок 7 элементов

И иа один из счетчиков 12 первого блока 11 счетчиков.

Элемент 38 задержки предназначен для временного согласования работы канала измерения длительности входных импульсов и канала синхронизации входного импульса.

Технико-экономическая эффективность устройства синхронизации заключается в повьааении точности синхронизации за счет устранения потерь информационных импульсов, при этом вспомогательные импульсы осуществляют только обнаружения инФормационных импульсов, а по стробир;ущим импульсам осуществляется как обнаружение, так и синхронизация входных импульсов.

1085004

ВНИИПИ Заказ 2037/54 Тиюаж 635 Полдисное

Филиал ППП "Патент", r. Ужгород, ул.Проектная, 4

Устройство синхронизации Устройство синхронизации Устройство синхронизации Устройство синхронизации Устройство синхронизации 

 

Похожие патенты:

Изобретение относится к технике электросвязи, а именно к области передачи сигналов времени по цифровым каналам

Изобретение относится к системам многорежимной беспроводной оптической связи и к связи и/или сосуществованию связи между различными типами устройств, работающих в различных режимах внутри таких систем связи

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации

Изобретение относится к радиотехнике и может найти применение в приемниках широкополосных сигналов

Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации сообщений в системах передачи дискретной информации

Изобретение относится к приемопередатчикам, в частности к приемопередатчикам, способным преодолевать замирания

Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации сообщений в системах передачи дискретной информации

Изобретение относится к системам передачи данных в системе мобильной связи с множественным доступом с кодовым разделением (МДКР) каналов
Наверх