Логический элемент

 

ЛОПРШСКИЙ ЭЛЕМЕНТ, содержащий ключевую часть на МОП-транзисторах одного типа проводимости, первый вывод которой подключен к общей шине, и нагрузочную часть, состоящую из двух МОП-транзисторов другого типа проводимости, истоки обоих МОП-транзисторов подключены к шине питания, сток и затвор одного транзистора подключены соответственно к прямому и инверсному выходам ключевой части, а сток и затвор другого транзистора - к инверсному и прямому выход 1м ключевой части, отличающийся тем, что, с целью повышения стабильности работы элемента, в нагрузочную часть дополнительно введены два транзистора соответствующего типа проводимости , затворы которых подключены к дополнительной входной шине, исто (Л ки - к шине питания, а стоки соответственно подключены к прямому и инверсному вькодам ключевой части.

СОЮЗ СОВЕТСНИХ 3 Д

РЕСПУБЛИН (19) (И).

3150 H 03 К 19/094

0 А

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCH05hY СВИДЕ ИИЬСТВУ

tel

Ма

° ° св

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОИ ЕТЕНИй И ОТНРЫтИЙ (21) 3544439/18-21 (22) 26.01.83 (46) 23.04.84. Бюп. Ф 15 (72) А.А. Сапоженко, В.В. Алексеев, А.И. Корнилов, С.А. Ложкии и В.А. Немудров (71) МГУ им. М В. Ломоносова (53) 621.374(088.8) (56) 1. Иаьюшенко Ю.М. Микромощные цифровые интегральные схемы на осаове дололняющнх МОН-транзисторных структур. — Обзоры по электронной технике. Вып: 5(202), 1970 с.23, рис. 6.

2. Патент США В 3980897, . кл. 307-205, 1976. (54)(57) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ, содер» жащий ключевую часть на МОП-транзисторах одного типа проводимости, первый вывод которой подключен к общей шине, и нагрузочную часть, состоящую из двух МОП-транзисторов другого типа проводимости, истоки обоих МОП-транзисторов подключены к шине питания, сток и затвор одного транзистора подключены соответственно к прямому и инверсному выходам ключевой части, а сток и затвор другого транзистора - к инверсному и прямому выходам ключевой части, отличающийся тем, что, с целью повышения стабильности рабо»» ты элемента, в нагрузочную часть дополнительно введены два транзистора соответствующего типа проводимости, затворы которых подключены 9 к дополнительной входной шине, исто ки - к шине питания, а стоки соответственно подключены к прямому и С инверсному выходам ключевой части.

1088130

Изобретение относится к микроэлектронике и может быть использовано при разработке больших интегральных схем.

Известен логический КИОП-элемент, содержащий ключевую часть на транзис" торах одного типа проводимости и нагруэочную часть на транзисторах другого типа проводимости. Обе части включены последовательно между 10 шиной питания и общей шиной. Каждая иэ частей содержит одинаковое число транзисторов (1 3.

Недостаток устройства — большое число компонентов. 15

Наиболее близким по технической сущности к изобретению является логический элемент, содержащий клю.чевую часть на транзисторах одного типа проводимости, первый выход которой подключен к общей шине, и нагрузочную часть, состоящую иэ двух транзисторов другого типа роводимости, причем истоки обоих транзисторов подключены к шине питания, сток 25 и затвор одного транзистора подключены соответственно к прямомуиииверсному выходам ключевой части, а сток и затвор другого транзистора— к инверсному и прямому выходам ключевой части Г2 1.

Недостатком извеСтного устройства является нестабильность его работы.

Цель изобретения - повьппеиие стабильности работы элемента..

Для достижения поставленной цели в логический элемент, содержащий ключевую часть на МОП-транзисторах одного типа проводимости, первый вывод которой подключен к общей шине,. и нагрузочную часть, состоящую иэ двух МОП-транзисторов другого типа проводимости, истоки обоих

МОП-транзисторов подключены к шине питания, сток и затвор одного тран- 45 зистора подключены соответственно к прямому и инверсному выходам клю" чевой части, а сток и затвор другого транзистора - к инверсному и прямому выходам ключевой. части, в иагрузочную часть дополнительно ведены два транзистора соответствующего типа проводимости, затворы которых подключены к дополнительной входной пжне, истоки - к шине пита-, 55 ния, а стоки соответственно подключены к прямому и инверсному выходам ключевой части.

На чертеже представлена электрическая схема логического элемента.

Первый вывод ключевой части 1 на МОП-транзисторах одного типа проводимости подключен к общей шине 2. Нагруэочная часть состоит иэ четырех транзисторов 3-6, причем транзисторы 3 и 6 — дополнительно введенные. Транзисторы 3 — 6 другого типа проводимости, истоки этих транзисторов подключены к шине 7 питанияе

Стоки транзисторов 3 и 4 и затвор транзистора 5 подключены к пря-. мому выкоду 8 ключевой части 1. Сто-. ки транзисторов 5 и 6 и затвор транзистора 4 подключены к инверсному выходу 9 ключевой части 1. Затворы транзисторов 3 и 6 подключены к дополнительной входной шине 10.

Устройство работает следующим образом.

В момент изменения состояния транзисторов ключевой части 1 на дополнительную входную шину 10 поступает короткий импульс, открывающий транзисторы 3 и 6. Если состояние транзисторов ключевой части 1 изменяется так, что возникает проводимость между обшей шиной 2 и прямым выходом 8, а проводимость между общей шиной 2 и инверсным выкодом 9 отсутствует, то независимо от состояния транзистора 5, к концу импульса на шине 10 на выходе 9 установится высокий потенциал (логическая "1") и транзистор 4 будет закрыт. По окончании импульса на дополнительной шине 10 транзисторы 3, 4 и 6 будут закрыты, а так.как существует проводимость между общей шиной 2 и выходом 8, то на выходе 8 установится низкий потенциал (логический "О"), который, поступая на затвор транзистора 5, открывает его, и на выходе 9 поддерживается высокий потенциал (логическая "1"). Полученное состояние на выходах 8 и 9 логического элемента является устойчивым.

Аналогично элемент работает и в том случае, когда состояние транзисторов ключевой части 1 изменяется так, что возникает проводимость между общей шиной 2 и инверсным выкодом 9 .и отсутствует проводимость между общей шиной 2 и прямым выходом 8.

Введение двух дополнительных транзисторов приводит к тому, что переходный процесс в устройстве про"

Составитель Л. Петрова.

Редактор В. Зарванская Техред Т.Дубинчак Корректор Ю, Макаренко

Заказ 2688/52 Тираж 862 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

3 108813 текает стабильно и исключается возможность неопределенного состояния на выходах логическоГо элемента.

0 4

Таким образом, технико-экономический эффект заключается в повышении стабильности работы устройства.

Логический элемент Логический элемент Логический элемент 

 

Похожие патенты:

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх