Устройство для передачи и приема данных

 

1. УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДАННЫХ, содержащее блок формирования контрольного сигнала четности, который соединен со сдвиговым регистром, первый вход которого , соединен с первым входом блока контроля четности, второй вход которого соединен с первым выходом блока управления приемо-передачей, второй выход которого соединен с вторым входом сдвигового регистра, соответствую щие выходы которого соединены с соответствующими входами буферного регистра , отличающееся тем, что, с целью повышения достоверности , в него введены блок управления режимами работы, счётчик циклов, дешифратор, блок преобразования код информация , блок преобразования информация - код, три переключателя, блок управления частотой, блок формирования контрольного кода, блок входных переключателей, регистр управления и блок контроля, выход которого соединен с первым входом дешифратора , второй вход которого соединен с первым входом блока управления режимами работы, с первым входом блока управления частотой, с первым входом блока преобразования код информация , с первым входом блока преобразования информация - код и. с первым входом блока контроля, второй вход которого соединен с первым входом регистра управления,; с первым входом первого переключателя, с первым выходом блока управления режимами работы и с третьим входом депшфратора , четвертый вход которого соединен с вторым входом регистра управления и с вторым выходом блока управления режимами работы, третий выход которого соединен с третьим входом блока контроля и с пятым входом дешифратора , шестой вход которого соединен с вторым входом блока преобразования код-информация, с третьим входом регистра управления и с четвертым ВЫХОДОМ блока управления режимами работы, пятый выход которого соединен с четвертым входом регистра управления, пятый вход которого соединен с управляющим входом буферного регистра и с первым выходом дешифратора , второй, третий, четвертьй, пятьш и шестой выходы которого ) ключены к cooтвeтcтвyioщIiм входам бло00 ка управления приемо-передачей, управляющий вход которого соединен с о вторым входом блока преобразования информация - код, с выходом блока управления частотой, с первым вхо-о . дом счетчика цикла, с вторым входом блока управления режимами работы, с четвертым входом блока контроля и с седьмым входом дешифратора, восьмой вход которого соединен с третьим входом блока управления режимами работы, шестой выход которого соединен с вторым входом первого переключателя , выход которого соединен с четвертым входом блока управления

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (19) (И) 3(59 Н 04 L 25 38

4 С., ОПИСАНИЕ ИЗОБРЕТЕН

Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3388934/18-09 (22) 18.01.82 (46) 15.06.84. Бюл. Ф 22 (72) А.И.Садовникова, В.А.Меркулов, В.M.Ïîêðîâñêèé и Ф.10.Трутце (53) 621.394.6 (088.8) (56) 1. Паско. Схема сопряжения микропроцессора с телетайпом. — "Электроника", 1975, Ф 22. (54) (57) Ф . УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ

И ПРИЕМА ДАННЫХ, содержащее блок формирования контрольного сигнала четности, который соединен со сдвиговым регистром, первый вход которого соединен с первым входом блока контроля четности, второй вход которого соединен с первым выходом блока управления приемо-передачей, второй выход которого соединен с вторым входом сдвигового регистра, соответствую щие выходы которого соединены с соответствующими входами буферного регистра, отличающееся тем, что, с целью повышения достоверности, в него введены блок управления режимами работы, счетчик циклов, дешифратор, блок преобразования кодинформация, блок преобразования информация — код, три переключателя, блок управления частотой, блок фор— мирования контрольного кода, блок входных переключателей, регистр управления и блок контроля, выход которого соединен с первым входом дешифратора, второй вход которого соединен с первым входом блока управления режимами работы, с первым входом блока управления частотой, с первым входом блока преобразования код— информация, с первым входом блока преобразования информация — код и. с первым входом блока контроля, второй вход которого соединен с первым входом регистра управления, с первым входом первого переключателя, с первым выходом блока управления режимами работы и с третьим входом дешнфратора, четвертый вход которого соединен с вторым входом регистра управления и с вторым выходом блока управления режимами работы, третий выход которого соединен с третьим входом блока контроля и с пятым входом дешифратора, шестой вход которого соединен с вторым входом блока преобразования код - информация, с третьим вхо- Е

Р дом регистра управления и с четвертым:выходом блока управления режимами работы, пятый выход которого сое- С динен с четвертым входом регистра управления, пятый вход которого соединен с управляющим входом буферного регистра и с первым выходом дешифратора, второй, третий, четверть%, пятыи и шестой выходы которого под- @ ключены к соответствующим входам блока управления приемо-пер сдачей, управляющий вход которого соединен с

)аваль вторым входом блока преобразования информация — код, с выходом блока )4 ° управления частотой, с первым вхо- о дом счетчика цикла, с вторым входом блока управления режимами работы, с четвертым входом блока контроля р и с седьмым входом дешифратора, восьмой вход которого соединен с третьим входом блока управления режимами работы, шестой выход которого соединен с вторым входом первого переключателя, выход которого соединен с четвертым входом блока управления

1098 1 режимами работы, пятый вход которого соединен с выходом второго переключателя и с третьим входом блока преобразования код — информация, чет— вертый вход которого соединен с седьмым выходом дешифратора, восьмой выход которого соединен с вторым входом блока управления частотой, третий вход которого с.оединен с вторым входом счетчика цикла и с девятым выходом дешифратора,.десятый выход которого соединен с четвертым входом блока управления частотой, пятый вход которого соединен с первым выходом блока преобразования код информация, второй выход которого соединен с девятым входом дешифратора и с пятым входом блока контроля, шестой вход которого, соединен с одиннадцатым выходом дешифратора, двенадцатый выход которого соединен с шестым входом блока управления режимами работы, седьмой вход когорого соединен с десятым входом де1ш фратора, тринадцатый выход которого соединен с первым входом второго переключателя, второй вход которого соединен с седьмым выходом блока управления режимами работы, причем первый вход третьего переключателя соединен с пятым входом блока пре— образования код — информация и с выходом блока преобразования информация — код, третий вход которого соединен с дополнительным выходом сдвигового регистра, третий вход которого соединен с третьим выходом блока управления приемо — передачей, четвертый выход которого соединен с третьим входом блока контроля четности, выход которого соединен с одиннадцатым входом дешифратора и седьмым входом блока контроля, восьмой вход которого соединен с первым входом сдвигового регистра и с третьим выходом блока преобразования код — информация, шестой вход которого соединен с четырнадцатым выходом дешифратора, пятнадцатый выход которого соединен с третьим вхоцом счетчика цикла, выходы которого поцключены к соответствующим входам дешифратора, шестнадцатый выход которого соединен с управляющим входом блока формирования контрольного кода, соответствующие входы которого соединены с соответствующими выходами блока входных переключателей, соот— ветствующие входы которого соединены

С4 с выходами буферного регистра и с соответствующими входами регистра управления, управляющие выходы которого подключены к управляюшим входам блока входных переключателей, соответствующие выходы блока формирования контрольного кода подключены к соответствующим входам регистра сдвига четвертый вход которого соединен с пятым выходом блока управления при— емо-передачей, седьмой вход блока преобразования код — информация с оеди— нен с выходом третьего переключателя, второй вхоц которого соединен с семнаццатым выходом дешифратора.

2. Устройство по и. 1 о т л и ч а ю щ е е с я тем, что каждый переключатель содержит два усилителя, ключевой элемент, элемент И и эле— мент НЕ, выход которого соединен с первым входом элемента И, второй вход которого соединен с выходом первого усилителя, вход которого соединен с первым входом ключевого элемента, второй вход которого соединен с выходом второго усилителя, а управляющик вход ключевого элемента соединен с входом элемента НЕ, причем вхоц первого усилителя, вход второго усилителя и вход элемента HE являются входами переключателя, выходом которого является вьгход элемента И. <7ð0íñòÂÎ по п 1 о т л ч а ю щ е е с я тем, что блок управления частотой содержит три эле— мента НЕ, два элемента И вЂ” НЕ, элемент

ИЛИ, два элемента 2И вЂ И-НЕ, триггер, элемент И и счетчик, выходы которого подключены к соответствующим входам первого элемента 2И-ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с входом первого элемента НЕ, выход которого соединен с первым входом счетчика, второй вход которого соецинен с выходом второго элемента НЕ, вход которого соединен с первым входом триггера второй вход которого соединен с выходом элемента

И, первый вход которого соединен с выходом второго элемента И-НЕ, первый вход которого соединен с вьгходом первого элемента И-HE и с первым входом элемента ИЛИ, второй вход которого соединен с вторым входом второгс элемента И-НЕ, с выходом триггера и с первым входом второго элемента 2И-ИЛИНЕ, второй вход которого соединен с

1098104 выходом третьего элемента НЕ, вход которого соединен с третьим входом второго элемента 2И-ИЛИ-HE выход элемента ИЛИ подключен к второму входу элемента И, причем вход второго элемента НЕ, вход первого элемента

НЕ, третий вход триггера, вход треть— его элемента НЕ и четвертый вход второго: элемента 2И-ИЛИ-НЕ являются соответственно первым, вторым, третьим, четвертым и пятым входами блока управления частотой, выходом которо— го является выход второго элемента

2И-ИЛИ-НЕ.

4. Устройство по . 1, о т л и ч а ю щ е е с я тем, что блок преобразования код — информация содержит два элемента 2И-ИЛИ, восемь элементов НЕ, семь триггеров, пять элементов И, два элемента И вЂ” НЕ, шесть элементов ИЛИ, четыре элемен— та ИЛИ-НЕ, счетчик и элемент 4И-ИЛИНЕ, выход которого соединен с первым . входом счетчика, второй вход которого соединен с первым входом первого элемента И и с выходом первого элемента НЕ, вход которого соединен с первыми входами первого и второго элементов И-НЕ и с выходом первого элемента ИЛИ-НЕ, первый вход которого соединен с выходом второго элемента ИЛИ-НЕ, с первыми входами третьего и четвертого элементов

ИЛИ-НЕ и с входом второго элемента

НЕ, выход которого соединен с первым входом первого триггера, второй вход которого соединен с первым выходом второго триггера и с вторым. входом третьего элемента ИЛИ-НЕ, третий вход которого соединен с выходом первого элемента 2И-ИЛИ, с первым входом третьего триггера и с входом третьего элемента НЕ, выход которого соединен с первым входом четвертого триггера и с вторым входом четвертого элемента ИЛИ-НЕ, третий вход которого соединен с первым входом пятого триггера, с первым выходом первого триггера и с первым входом второго элемента И, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом третьего элемента И, первый вход которого соединен с первым выходом счетчика и с первым входом четвертого элемента И, второй вход которого соединен с вторым выходом счетчика, третий выход которого соединен с первым входом шестого триггера и с первым входом пятого элемента И, второй вход которого соединен с вторым выходом первого триггера и с вторым входом пятого триггера, первый выход которого соединен с четвертым входом четвертого элемента ИЛИ-HE выход которого соединен с вторым входом первого элемента ИЛИ-НЕ, с первым входом второго элемента ИЛИ и с вторым входом первого элемента И, третий вход которого соединен с выходом первого элемента И-НЕ, с вторым входом второго элемента И-НЕ, с первым и вторым входами элемента 4И-ИЛИНЕ и с входом четвертого элемента НЕ, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом пятого элемента НЕ и с третьим и четвер тым входами элемента 4И-ИЛИ-HE пятый и шестой входы которого соединены с входом пятого элемента НЕ и с первым входом четвертого элемента ИЛИ, второй вход которого соединен с выходом шестого элемента НЕ, вход которого соединен с выходом второго элемента

И-HE с седьмым и восьмым входами элемента 4И-ИЛИ-НЕ, с вторым входом первого элемента И-НЕ и с четвертым входом первого элемента И, выход которого соединен с первым входом пятого элемента ИЛИ, выход которого соединен с первым входом второго триггера второй вход которого соединен с выходом четвертого элемента И, с вторым входом второго элемента И и с третьим входом пятого триггера, второй выход которого соединен с первым входом шестого элемента ИЛИ, второй вход которого соединен с первым выходом четвертого триггера, второй выход которого соединен с первым входом второго элемента ИЛИ-НЕ и с первым входом седьмого триггера, второй вход которого соединен с вторым входом второго элемента ИЛИ-НЕ и с первым выходом третьего триггера, второй выход которого соединен с вторым входом четвертого триггера, третий вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с вторым входом третьего триггера и с выходом первого элемента ИЛИ, третий вход которого соединен с вторым входом пятого элемента ИЛИ и с вторым входом шестого триггера, выход которого соединен с вто10981 рым входом третьего элемента И, первый вход первого элемента 2И-ИЛИ соединен с выходом седьмого элемента НЕ, вход которого соединен с вторым входом первого элемента 2И-ИЛИ, выход седьмого триггера подключен к первому входу второго элемента 2И-ИЛИ, второй вход которого соединен с выходом восьмого элемента НЕ, вход которого соединен с третьим входом второго элеэлемента 2И-ИЛИ, выход пятого элемента И подключен к четвертому входу первого элемента ИЛИ, пятый вход которого соединен с выходом третьего элемента ИЛИ-НЕ, выход четвертого элемента ИЛИ соединен с третьим входом второго элемента И вЂ” НЕ, выход третьего элемента ИЛИ подключен к третьему входу первого элемента И-НЕ, выход шестого элемента ИЛИ соединен с третьим входом третьего триггера, причем вход пятого элемента НЕ, вход восьмого элемента НЕ, четвертый вход второго элемента 2И-ИЛИ, второй вход пятого элемента ИЛИ, третий, второй и четвертый входы первого элемента

2И-ИЛИ являются соответственно первым, вторым, третьим, четвертым, пятым, шестым и седьмым входами блока преобразования код — информация, пер— вым, вторым и третьим выходами которого являются соответственно выход второго элемента ИЛИ-НЕ, выход шестого триггера и выход второго элемента 2И-ИЛИ.

5. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что регистр управления содержит блок элементов И, блок элементов ИЛИ, блок элементов НЕ, первый и второй блоки элементов ИЛИ-НЕ, регистр, два элемента НЕ, элемент ИЛИ, элемент ИЛИ-НЕ, триггер и элемент И, выход которого соединен с входом регистра, выходы которого соединены с первыми входами блока элементов И, выходы которого соединены с первыми входами блока элементов ИЛИ, выходы которого соединены с первыми входами первого блока элементов ИЛИ-НЕ и с входами блока элементов НЕ, выходы которого соединены с первыми входами второго блока элементов ИЛИ-НЕ, вторые входы которого соединены с вторыми вхоцами первого блока элементов ИЛИ-НЕ и с первым входом элемента И, выход первого элемента НЕ соединен с вторыми входами блока элементов И, с

04 первым входом элемента ИЛИ-HE и с первым входом элемента ИЛИ, выход которого соединен с первым входом триггера, выход которого подключен к вторым входам блока -элементов ИЛИ, выход второго элемента HE соединен с вторым входом элемента ИЛИ-НЕ, выход которого соединен с вторым входом триггера, причем второй вход элемента ИЛИ, вход второго элемента HE первый вход элемента И, вход первого элемента НЕ, второй вход элемента И и соответствующие входы регистра являются соответственно первым,.вторым, третьим, четвертым, пятым и соответствующими входами регистра управления, управляющими выходами которого являются выходы первого и второго блоков элементов

ИЛИ-НЕ.

6. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок преобразования информация — код содержит элемент И, элемент HJIH, элемент И-НЕ и триггер, первый вход которого соединен с выходом элемента

И, первый вход которого соединен с выходом элемента И†HE входы которого соединены с соотве;ствующими входами элемента ИЛИ, выход которого соединен с вторым входом элемента И, причем второй вход триггера и входы элемента ИЛИ являются соответственно первым, вторым и третьим входами блока преобразования информация — код, выходом которого является выход триггера, 7. Устройство по и-. 1, о т л и ч ающе ес я тем, чтодешифратор содержит элемент ЗИ-ИЛИ, два элемента 4И вЂ” ИЛИ, два элемента 2И вЂ” ИЛИ, девять элементов ИЛИ, двенадцать элементов И, элемент ИЛИ-НЕ, два элемента НЕ, четыре триггера и элемент дешифрации, первый выход которого соединен с первым входом первого триггера, второй вход которого соединен с первым входом первого элемента И с первым входом второго элемента И и с первым входом второго триггера, второй вход которого соединен с выходом первого элемента ИЛИ и с первым входом третьего триггера, выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с вторым входом третьего триггера, с первым входом первого элемента 4И-ИЛИ, с

1098104 первым входом первого элемента 2И-ИЛИ с первым входом второго элемента

2И-ИЛИ, с первым входом второго элемента. 4И-ИЛИ и с первым входом второго элемента ИЛИ, второй вход которого соединен с вторым входом первого элемента 4И-ИЛИ, с вторым входом второго элемента 4И-ИЛИ, с первым входом третьего элемента ИЛИ, с первым входом четвертого элемента

И, с первым входом пятого элемента И, с первым входом шестого элемента И, с первым входом седьмого элемента И и с первым .входом восьмого элемента И, выход которого соединен с первым входом четвертого элемента ИЛИ, второй вход которого соединен с первым входом первого элемента ИЛИ и с выходом девятого элемента И, первый вход которого соединен с третьим и с четвертым входами первого элемента 4И-ИЛИ и с вторым выходом элемента дешифрации, третий выход которого соединен с первым входом элемента ЗИ-ИЛИ и с вторым и третьим входами второго элемента 2И-ИЛИ, четвертый вход которого соединен с первым входом пятого элемента ИЛИ, с вторым входом седьмого элемента 1",, с пятым и шестым входами первого элемента 4И-ИЛИ, с третьим и четвертым входами второго элемента 4И-ИЛИ, с входом первого элемента НЕ и с вторым входом элемента ЗИ-ИЛИ, третий и четвертый входы которого соединены с четвертым выходом элемента дешифрации, пятый выход которого соединен с пятым входом второго элемента 4И-ИЛИ, шестой вход которого соединен e wrzo— дом первого элемента НЕ, с пятым входом элемента ЗИ-ИЛИ и с седьмым входом первого элемента 4И-ИЛИ, восьмой вход которого соединен с седьмым входом второго элемента 4И-ИЛИ, с выходом второго элемента ИЛИ, с шестым и седьмым входами элемента

ЗИ-ИЛИ и с первым входом элемента

ИЛИ-НЕ, ° второй вход которого соеди-1 нен с вторым входом девятого элемента И с первым входом шестого элемента ИЛИ, второй вход которого соединен с первым входом десятого элемента И и с выходом элемента

ЗИ-ИЛИ, восьмой вход которого соединен с пятым входом второго элемента 2И-ИЛИ, с вторым входом пятого элемента ИЛИ, с девятым входом первого элемента 4И-ИЛИ, с восьмым входом второго элемента 4И вЂ” ИЛИ, с вторым входом третьего элемента ИЛИ, с третьим входом элемента ИЛИ-НЕ, с вторым входом пятого элемента И-HE и с вторым входом первого элемента

2И вЂ И, третий и четвертый входы которого соединены с выходом второго элемента И и с первым входом седьмого элемента ИЛИ, второй вход которого соединен с выходом восьмого элемента

ИЛИ, первый вход которого соединен с выходом седьмого элемента И, шестой выход элемента дешифрации соединен с девятым входом второго элемента

4И-ИЛИ и с десятым входом первого элемента 4И вЂ И, одиннадцатый вход которого соединен с седьмым выходом элемента де шифрации и с десятым и одиннадцатыми входами второго элемента 4И вЂ И, выход первого элемента 4И вЂ И соединен с вторым входом первого элемента ИЛИ, второй вход четвертого элемента И соединен с первым и вторым входами четвертого триггера и с первым вхадаи сдиннадцатага элемента И, второй вход которого соединен с первым выходом четвертого триггера, третий вход кото рого соединен с вторым входом десятого элемента И, третий вход которого соединен с выходом третьего элемента

ИЛИ, выход первого триггера соединен с вторым входом первого элемента И, выход которого соединен с первым входом девятого элемента ИЛИ, второй вход которого соединен с выходом двенадцатого элемента И,,первый вход которого соединен с выходом пятого элемента ИЛИ, вьгход седьмого элемента ИЛИ соединен с третьим входом девятого элемента IIЛИ, выход элемента ИЛИ-НЕ соединен с третьим входом первого триггера и с вхоцом второго элемента НЕ, выход которого соединен с вторыи входом шес.тога зле— мента И, выход второго триггера соединен с вторым вхадаи второго элемента И, причем третий вход седьмого элемента И, первый вход второго элемента И, второй вход второго элемента ИЛИ, второй вход третьего элемента И, второй вход пятого элемента

ИЛИ, первый вход шестого элемента

ИЛИ, третий вход четвертого триггера, вход первого элемента НЕ, второй вход четвертога элемента И, второй вход восьмого элемента ИЛИ и второй вход восьмого элемента И являются соответственно первым, вторым, треть10 им, четвертым, пятым, шестым, седьмым восьмым, девятым, десятым и одиннадцатым входами дешифратора, соответствующими входами которого являются входы элемента дешифрации, а выход четвертого элемента ИЛИ, выход шестого элемента ИЛИ, выход десятого элемента И, выход второго элемента 4ИИЛИ, выход восьмого элемента ИЛИ, выход первого элемента 2И-ИЛИ, выход седьмого элемента ИЛИ, выход второго элемента 2И-ИЛИ, выход элемента

ИЛИ вЂ , выход четвертого элемента

И, выход четвертого триггера„ выход второго элемента И, выход первого элемента 4И-ИЛИ, выход шестого элемента И, выход девятого элемента

ИЛИ и выход пятого элемента И являются соответственно первым, вторым, третьим, четвертым, пятым, шестым, седьмым, восьмым, девятым, десятым, одиннадцатым, двенадцатым, тринадцатым, четырнадцатым, пятнадцатым и шестнадцатым выходами дешифратора.

8..Устройство по п. f о т л и ч а ю щ е е с я тем, что, блок формирования контрольного кода содер-. жит блок элементов И, блок элементов

ИЛИ и элемент НЕ, выход которого соединен с первыми входами блока элементов И, вход элемента HE соединен с первыми входами блока элементов ИЛИ, причем вход элемента HE u вторые входы блоков элементов И и элементов ИЛИ являются соответственно управляющим и соответствующими входами блока формирования контрольного кода, выходами которого являются выходы блоков элементов И и элементов ИЛИ.

9, 7CTpQACTBO IIO EI. ) O T JI H ч а юще е.с я тем, что, блок управления режимами работы соцержит два элемента НЕ, двенадцать элементов И, три элемента ИЛИ, двенадцать триггеров и счетчик, выходы которого соединены с входами первого элемента И, выход которого; оедилен с первым входом первого триггера, второй вход которого соединен с гервым входом второго триггера и с выходом первого элемента ИЛИ, первый вход которого соединен с первым входом второго элемента ИЛИ, с первыми входами третьего, четвертого, пятого, шестого, седьмого и восьмого триггеров с первым входом второго элемеы—

) та И и с первым входом третьего элемента И, второй вход которого череэ

98 l 04 первый элемент HE соединен с вторым входом второго элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, с первым входом девятого триггера и с первым входом десятого триггера, второй вход которого соединен с вторым входом девятого триггера и с выходом пятого элемента И, первый вход которого соеди-" нен с выходом второго элемента HE вход которого соединен с первым входом шестого элемента И, второй вход которого соединен с вторым входом пятого элемента И и с первым выходом пятого триггера, второй вход которого соединен с вторым входом шестого триггера, третий вход которого соеди нен с выходом четвертого триггера, второй вход которого соединен с вторым входом третьего триггера, с первым входом одиннадцатого триггера и с выходом седьмого элемента И, первый вход которого соединен с первым выходом первого триггера и с вторым входом второго элемента ИЛИ, выход кото рого соединен с первым входом счетчика, второй вход которого соединен с выходом восьмого элемента И, первый вход которого соединен с первым выходом второго триггера, второй-выход которого соединен с первыми входами девятого, десятого и одиннадцатого элементов И, вторые входы девятого и десятого элементов И подключены к выходу двенадцатого элемента И, первый вход которого соединен с первым выходом седьмого триггера и с вторым входом восьмого триггера, первый выход которого соединен с первым входом четвертого элемента И, второй вход которого соединен с вторым входом первого элемента ИЛИ, с вто рым входом седьмого триггера и с третьим входом восьмого триггера, второй выход которого соединен с вторым входом одиннадцатого элемента И, второй выход первого триггера соединен . с вторым и с третьим входами одиннадцатого триггера, выход которого под ключен к третьему входу третьего триггера, первый и второй выходы которого подключены соответственно к третьему входу четвертого триггера и к третьему входу пятого триггера, третий вход девятого элемента И соединен с выходом десятого триггера и с третьим входом девятого тригге1098104 ра, четвертый вход которого соединен с выходом шестого элемента И и с третьим входом десятого триггера, четвертый вход которого соединен с выходом девятого триггера и с третьим входом десятого элемента И, выход третьего элемента И соединен с первым входом двенадцатого триггера, второй вход которого соединен с выходом третьего элемента ИЛИ, второй выход седьмого триггера подключен к третьему входу седьмого триггера, выход двенадцатого триггера соединен с вторым входом двенадцатого элемента И, причем второй вход седьмого элемента И, второй вход третьего элемента

И, вход второго элемента HE второй вход пятого триггера, второй вход первого элемента ИЛИ и первый вход второго элемента ИЛИ являются соответственно первым, вторым, третьим, четвертым, пятым, шестым и седьмым входами блока управления режимами работы, первым, вторым, третьим, четвертым, пятым, шестым и седьмым выходами которого являются соответственно выход десятого элемента И, выход девятого элемента И, выход одиннадцатого элемента И, первый выход первого триггера, выход шестого триггера, второй выход пятого триггера и второй выход первого триггера.

10. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что блок контроля содержит два элемента ИЛИ, два элемента И, восемь триггеров и два счетчика, выходы которых подключены соответственно к первому и второму входам первого элемента

ИЛИ, третий вход которого соединен с выходом первого триггера, первый

Изобретение относится к технике связи и может быть использовано в вычислительных системах для передачи информации по каналам связи

Известно устройство для передачи

ИнФормации, содержащее сдвиговый ре; вход которого соединен с выходом второго триггера, второй вход которого соединен с выходом восьмого триггера, первый вход которого соеди-. нен с выходом второго элемента ИЛИ, первый вход которого соединен с пер— вым выходом четвертого триггера, второй выход которого соединен с первым входом четвертого триггера, вто— рой вход которого соединен с выходом первого элемента И и с вторым входом третьего триггера, третий вход которого соединен с вторыми входами первого и второго триггеров, с первыми входами пятого, шестого и седьмого триггеров и с первым входом первого счетчика, второй вход которого соединен с вторым входом пятого триггера, выход которогс соедпнеп с вторым входом шестого триггера, выход которого соединен с четвертым входом первого элемента ИЛИ, пятый вход которого соединен с выходом седьмого триггера, второй вход которого соединен с выходом восьмого триггера, первый вход котсрсго соединен с первым входом второго элемента И, выход которого подключен к первому .входу второго счетчика, второй вход которо-го соединен с первым входом первого элемента И, второй вход восьмого триггера соединен с третьим входом четвертого триггера, причем второй вход -второго элемента И, первый вход восьмого триггера, первый вход первого счетчика, первый вход первого элемента И, второй вход первого счетчика и второй вход второго элемента

И являются соответственно первым, вторым, третьим, четвертым, пятым„ шестым, седьмым и восьмым входами блока контроля, выходом которого является выход второго счетчика. гистр, входы которого соединены с магистралью данных, а выход сдвиговогс регистра подключен к линии связи, счетчик циклов, соединенный с блокам управления, соответствующий вьг од которого соединен с соответствующим входом регистра сдвига (1).

1098

0pHGKo это усТроАсТВо отличается низкой помехозащищенностью.

Наиболее близким по технической сущности к изобретению является устройство для передачи и приема данных, содержащее блок формирования контрольного сигнала четкости, который соединен со сдвиговым регистром, первый вход которого соединен с первым входом блока контроля четности, второй вход которого соединен с первым выходом блока управления приемопередачей, второй выход которого соединен с вторым входом сдвигового регис тра, соответствующие выходы которого соединены с соответствующими входами буферного регистра.

Недостатком этого устройства является низкая достоверность передачи данных.

Цель изобретения — повышение достоверности

Цель достигается тем, что в устройство для передачи и приема данных, содержащее блок формирования контрольного сигнала четности, который соединен со сдвиговым регистром, первый вход которого соединен с первым входом блока контроля четности, второй вход которого соединен с первым выходом блока управления приемопередачей, второй выход которого соединен со вт. вым входом сдвигового регистра, соотве тствующие выходы которого соединены с соответствующими входами буферного регистра, введены З- блок управления режимами работы, счет чик циклов, дешифратор, блок преобразования код — информация, блок преобразования информация — код, три переключателя, блок управления часто-40 той, блок формирования контрольного кода, блок входных переключателей, регистр управления и блок контроля,„ выход которого соединен с первым входом дешифратора, второй вход которого соединен с первым входом блока управления режимами работы, с первым входом блока управления частотой, с первым входом блока преобразования код — информация, с первым входом блока преобразования информация — код и с первым входом блока контроля, второй вход которого соединен с первым входом регистра управления, с первым входом первого переключателя, с пер- 55 вым выходом блока управления режимами работы и с третьим входом дешифратора, четвертый вход которого

104

4 соединен с вторым входом регистра управления и с вторым выходом блока управления режимами работы, третий выход которого соединен с третьим входом блока контроля и с пятым входом дешифратора, шестой вход которого соединен с вторым входом блока преобразования код — информация, с третьим входом регистра управления и с четвертым выходом блока управления режимами работы, пятый выход которого соединен с четвертым входом регистра управления, пятый вход которого соединен с управляющим входом буферного регистра и с первым выходом дешифратора, второй, третий, четвертый, пятый и шестой выходы, которого подключены к соответствующим входам блока управления приемо-передачей, управляющий вход которого соединен с вторым входом блока преобразования информация — код, с выходом блока управления частотой, с первым входом счетчика цикла, с вторым входом блока управления режимами работы, с четвертым входом блока контроля и с седьмым входом дешифратора, восьмой вход которого соединен с третьим входом блока управления режимами работы, шестой выход которого соеди нен с вторым входом первого переключателя, выход которого соединен с четвертым входом блока управления режимами работы, пятый вход которого соединен с выходом второго переключателя и с третьим входом блока преобразования код — информация, четвертый вход которого соединен с седьмым выходом цешифратора, восьмой выход которогo соединен с вторым входом блока управления частотой, третий вход которого соединен с вторым входом счетчика цикла и с девятым выходом дешифратора, десятый выход которого соединен с четвертым входом блока управления частотой, пятый вход которого соединен с первым выходом блока преобразования код — информация, второй выход которого соединен с девятым входом дешифратора и с пятым входом блока контроля, шестой вход, которого соединен с одиннадцатым выходом дешифратора, двенадцатый выход которого соединен с шестым входом блока управления режимами работы, седьмой вход которого соединен с десятым входом дешифратора, тринадцатый выход которого соединен с первым

1098104 входом второго переключателя, второй вход которого соединен с седьмым выходом блока управления режимами работы, причем первый вход третьего переключателя соединен с пятым входом 5 блока преобразования код — информация и с выходом блока преобразования информация — код, третий вход которо— го соединен с дополнительным выходом сдвигового регистра, третий вход 10 которого соединен с третьим выходом блока управления приемо-передачей, четвертый выход которого соединен с третьим входом блока контроля четности, выход которого соединен с один в 15 надцатым входом дешифратора и с седьмым входом блока контроля, восьмой вход которого соединен с первым входом сдвигового регистра и с третьим выходом блока преобразования код — ин — 2p формация, шестой вход которого соединен с четырнадцатым выходом дешифра— тора; пятнадцатый выход которого соединен с третьим входом счетчика цикла, выходы которого подключены к 25 соответствующим входам дешифратора, шестнадцатый выход которого соединен с управляющим входом блока формирования контрольного кода, соответствующие входы которого соединены с со-gp ответствующими выходами. блока входных переключателей, соответствующие входы которого соединены с выходами буферного регистра и с соответствующими входами регистра управления, управляющие выходы которого подключены к управляющим входам блока входных переключателей, соответствующие выходы блока формирования контрольного кода подключены к соответствующим входам 4О регистра сдвига, четвертый вход которого соединен с пятым выходом блока управления приемо-передачей, седьмой вход блока преобРазования код — информация соединен с выходом третьего

45 переключателя, второй вход которого соединен с семнадцатым выходом дешифратора.

Каждый переключатель содержит два усилителя, ключевой элемент, элемент И и элемент НЕ, выход которо50 го соединен с первым входом элемента И, второй вход которого соединен с выходом первого усилителя, вход которого соединен с первым входом ключевого элемента, второй вход кото рого соединен с выходом второго усилителя, а управляющий вход ключевого элемента соединен с входом элемента НЕ, причем вход первого усилителя, вход втОрого усилителя и вход элемента НЕ, являются входами переключателя, выходом которого является выход элемента И.

Блок управления частотой содержит три элемента НЕ, два элемента И-НЕ, элемент ИЛИ. два элемента 2И-ИЛИ-НЕ, триггер, элемент И и счетчик, выход которого подключен к соответствующим входам первого элемента 2И-ИЛИ-HE выход которого соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с входом первого элемента НЕ, выход которого соединен с первым входом счетчика, второй вхоц которого соединен с выходом второго.элемента HE вход которого соединен с первым входом триггера, второй вход которого соединен с выходом элемента И, первый вход которого соединен с выходом второго элемента И-НЕ, первый вход которого соединен с выходом первого элемента

И-HE и с первым входом элемента ИЛИ, второй вход которого соединен с вторым входом второго элемента И-НЕ, с выходом триггера и с первым входом второго элемента 2Н-ИЛИ-НЕ, второй вход которого соединен с выходом третьего элемента НЕ, вход которого соединен с третьим входом второго элемента 2И-ИЛИ вЂ , выход элемента

ИЛИ подключен к второму входу элемента И, причем вход второго элемента НЕ, вход первого элемента НЕ, третий вход триггера>вход третьего элемента НЕ и четвертый вход второго элемента 2И-ИЛИ-НЕ являются со ответственно первым, вторым, третьим, четвертым .и пятым входами бпока управления частотой, выходом которого является выход второго элемента

2И-ИЛИ-НЕ.

Блок преобразования код — информация содержит два элемента 2И-ИЛИ, восемь элементов НЕ, семь триггеров, пять элементов И, два элемента И-НЕ, шесть элементов ИЛИ, четыре элемейта

ИЛИ-НЕ, счетчик и элемент 4И-ИЛИ-НЕ, выход которого соединен с первым входом счетчика, второй вход которого соединен с первым входом первого элемента И и с выходом первого элемента НЕ, вход которого соединен с первыми входами первого и второго элементов И-IIE и с выходом первого элемента ИЛИ-НЕ, первый вход которого соединен с выходом второго зле7 1098 мента ИЛИ-HE с первыми входами треть его и четвертого элементов ИЛИ-НЕ и с входом второго элемента HE выход которого соединен с первым входом первого триггера, второй вход кото-

S рого соединен с первым выходом второго триггера и с вторым входом третьего элемента ИЛИ-НЕ, третий вход которого соединен с выходом первого элемента 2И-ИЛИ, с первым входом третьего триггера и с входом третьего элемента НЕ, выход которого соединен с первым входом четвертого триггера и с вторым входом четвертого элемента

ИЛИ-НЕ третий вход которого соедиФ

15 нен с первым входом пятого триггера, с первым выходом первого триггера и с первым входом второго элемента И, выход которого соединен с первым входом первого элемента ИМИ, второй

20 вход которого соединен с выходом третьего элемента И, первый вход которого соединен с первым выходом счетчика и с первым входом четвертого элемента И, второй вход которого соединен с вторым выходом счетчика, третий выход которого соединен с первым входом шестого триггера и с первым входом пятого элемента И, второй вход которого соединен с вторым

30 выходом первого триггера и с вторым входом пятого триггера, первый выход которого соединен с четвертым входом четвертого элемента ИЛИ-НЕ, выход которого соединен с вторым входом первого элемента ИЛИ-НЕ, с первым вхо 5 дом второго элемента ИЛИ и с вторым входом первого элемента И, третий вход которого соединен с выходом первого элемента И-НЕ, с вторым входом второго элемента И-НЕ, с первым и вто40 рым входами элемента 4И-ИЛИ-НЕ и с входом четвертого элемента НЕ, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом пятого элемента HE и с третьим и четвертым входами элемента 4И-ИЛИ-НЕ„ пятый и шестой входы которого соединены с входом пятого элемента НЕ и с первым входом четвертого элемента ИЛИ, второй вход которого соединен с выходом шестого элемента НЕ, вход которого соединен с выходом второго.элемента И-НЕ, с седьмым и восьмым входами элемента 4И-ИЛИ-HF. с вторым 55 входом первого элемента И-HF. и с четвертым входом первого элемента И, выход которого соединен с первым

1О4 8 входом пятого элемента ИЛИ, выход которого соединен с первым входом второго триггера, второй вход которого соединен с выходом четвертого элемента И, с вторым входом второго элемента И и с третьим входом пятого триггера, второй выход которого соединен с первым входом шестого элемента ИЛИ, второй вход которого соединен с первым выходом четвертого триггера второй выход которого соединен с первым входом второго элемента ИЛИ-НЕ и с первым входом седьмого триггера, второй вход которого соединен с вторым входом второго элемента ИЛИ-НЕ и с первым выходом третьего триггера, второи выход которого соединен с вторым входом четвертого триггера, третий вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с вторым входом третьего триггера и с выходом первого элемента ИЛИ, третий вход которого соединен с вторым входом пятого элемента ИЛИ. и с вторым входом шестого триггера, выход которого соединен с вторым входом третьего элемента И, первый вход первого элемента 2И-ИЛИ соединен с выходом седьмого элемента НЕ, вход которого соединен с вторым входом первого элемента

2И-ИЛИ, выход седьмого триггера подключен к первому входу второго элемента 2И-ИЛИ, второй вход которого соединен с выходом восьмого элемента HE вход которого соединен с третьим входом второго элемента

2И-ИЛИ, выход пятого элемента И подключен к четвертому входу первого элемента ИЛИ, пятый вход которого соединен с выходом третьего элемента ИЛИ-НЕ, выход четвертого элемента

ИЛИ соединен с третьим входом второго элемента И-НЕ, выход третьего элемента ИЛИ подключен к третьему входу первого элемента И-НЕ, выход шестого элемента ИЛИ соединен с третьим вхо— дом третьего триггера, причем вход пятого элемента НЕ, вход восьмого элемента НЕ, четвертый вход второго элемента 2И-ИЛИ, второй вход пятого элемента ИЛИ, третий, второй и четвертый входы первого элемента 2И-ИЛИ являются соответственно первым, вторым, третьим, четвертым, пятым шестым и седьмым входами блока преобразования код — информация, первым, вторым и третьим выходами которого являются

1098104 10 соответственно выход второго элемен-. та ИЛИ-НЕ, выход шестого триггера и выход второго элемента 2И-ИЛИ.

Регистр управления содержит блок элементов И, блок элементов ИЛИ, блок

5 элементов НЕ, первый и второй блоки элементов ИЛИ-НЕ, регистр, два элемента НЕ, элемент ИЛИ, элемент ИЛИ-НЕ, триггер и элемент И, выход которого соединен с входом регистра, выходы которого соединены с первыми входами блока элементов И, выходы которого соединены с первыми входами блока эле— ментов ИЛИ, выходы которого соединены с первыми входами первого блока элемей- тов ИЛИ-НЕ и с входами блока элементов

НЕ,выходы которого соединены с первыми входами второго блока элементов ИЛИНЕ, вторые входы которого соединены с вторыми входами первого блока элементов ИЛИ вЂ” HE и с первым входом эле— га мента И, выход первого элемента НЕ соеди не и с вторыми входами блока элементов И, с первым входом элементов ИЛИ-НЕ, и с первым входом эле25 мента ИЛИ, выход которого соединен с первым входом триггера, выход которого подключен к вторым входам блока элементов ИЛИ, выход второго элемента НЕ соединен с вторым входом элемента ИЛИ-НЕ, выход которого соединенЗа с вторым входом триггера, причем второй вход элемента ИЛИ, вход второго элемента НЕ, первый вход элемента И, вход первого элемента НЕ, второй вход элемента И и соответствующие вхо-5 ды регистра являются соответственно первым, вторым, третьии, четвертым, пятым и соответствующими входами регистра управления, управляющими выходами которого являются выходы первого а и второго блоков элементов ИЛИ-НЕ.

Блок преобразования информация код содержит элемент И, элемент ИЛИ, элемент И-НЕ, и триггер, первый вход которого соединен с выходом элемен- <5 та И, первый. вход которого соединен с выходом элемента И-НЕ, входы которо" го соединены с соответствующими входами элемента ИЛИ, выход которого соеди нен с вторым входом элемента И, при->0 чем второй вход триггера и входы элемента ИЛИ являются соответственно первым, вторым и третьим входами блока преобразования информация — код, выходом которого является выход триггера.55

Дешифратор содержит элемент ЗИ-ИЛИ два элемента 4И-ИЛИ, два элемента

2И-ИЛИ, девять элементов ИЛИ, двенадцать элементов И, элемент 11ЛИ-НЕ, дна элемента HE четыре триггера и элемент дешифрации, первый выход которого соединен с первым входом первого триггера, второй вход которого соединен с первым входом первого элемента И и с первым входом второго триггера, второй вход которого соединен с выходом первого элемента IUIH к с первым входом третьего триггера, вы— ход которого соединен с первым вхо— дом третьего элемента И, второй вход которого соединен с вторым входом третьего триггера, с первым входом первого элемента 4И-ИЛИ, с первым входом первого элемента 2И-ИЛИ, с первым входом второго элемента 2И-ИЛИ, с первым входам второго элемента

4И вЂ И и с первым входом второго элемента ИЛИ, второй вход которого соединен с вторым входом первого элемента 4И-ИЛИ, с вторым входом второго элемента 4И-ИЛИ, с первым вхо дом третьего элемента ИЛИ, с первым входом четвертого элемента И, с нервым входом пятого элемента И, с первым входом шестого элемента И, с первым входом седьмого элемента И и с первым входом восьмого элемента И, выход которого соединен с первым входом четвертого элемента ИЛИ, второй вход которого соединен с первым входом первого элемента ИЛИ и с выходом девятого элемента И, первый вход которого соединен с третьим и с чет— вертым входами первого элемента

4И-1UIH и с вторым выходом элемента дешифрации, третий выход которого соединен с первым входом элемента

ЗИ-,ИЛИ и с вторым и третьим входами второго элемента 2И-ИЛИ, четвертый вход которого соединен с первым входом пятого элемента ИЛИ, с вторым входом седьмого элемента И, с пятым и шестым входами первого элемента

4И вЂ И, с третьим и четвертым входами второго элемента 4И-1Б1И, с входом первого элемента НЕ и с вторым входом элемента ЗИ-ИЛИ, третий и четвертый входы которого соединены с четвертым выходом элемента дешифрации, пятый выход которого соединен с пятым входом второго элемента 4И-ИЛИ, шестой вход которого соединен с выходом первого элемента НЕ, с пятым входом элемента ЗИ-ИЛИ и с седьмым входом первого элемента 4И-ИЛИ, восьмой вход которого соединен с седьмым входом второго элемента 4И-ИЛИ, с выходом

10981 второго элемента ИЛИ, с шестым и седьмым входами элемента ЗИ-ИЛИ и с первым входом элемента ИЛИ-НЕ, второй вход которого соединен с вторым входом девятого элемента И и с первым входом шестого элемента ИЛИ, второй вход которого соединен с первым входом десятого элемента И и с выходом элемента ЗИ-ИЛИ, восьмой вход которого соединен с пятым входом второго элемента 2И-ИЛИ, с вторым входом пятого элемента ИЛИ, с девятым входом первого элемента 4И-ИЛИ, с восьмым входом второго элемента 4И-ИЛИ, с вторым входом третьего элемента

ИЛИ, с третьим входом элемента ИЛИНЕ, с вторым входом пятого элемента

И-HE и с вторым входом первого weмента 2И-ИЛИ, третий и четвертый входы которого соединены с выходом второго элемента И и с первым входом

1 седьмого элемента ИЛИ, второй вход которого соединен с выходом восьмого элемента ИЛИ, первый вход которого соединен с выходом седьмого элемен25 та И, шестой выход элемента дешифрации соединен с девятым входом второго элемента 4И-ИЛИ и с десятым входом первого элемента 4И-ИЛИ, одиннад— цатый вход которого соединен с седьмым выходом элемента дешифрадии и с десятым и одиннадцатым входами второго элемента 4И-ИЛИ, выход первого элемента 4И-ИЛИ соединен с вторым входом первого элемента ИЛИ, второй вход четвертого элемента И 35 соединен с первым и вторым входами четвертого триггера и с первым Йходом одиннадцатого элемента И, второй вход которого соединен с первым выходом четвертого триггера, третий вход которого соединен с вторым входом десятого элемента И, третий вход которого соединен с выходом третьего элемента ИЛИ, выход первого триггера соединен с вторым входом первого элемента И, выход которого соединен с первым входом девятого элемента ИЛИ, второй вход которого соединен с выходом двенадцатого элемента И, первьй-, вход которого соединен с выходом пятого элемента ИЛИ, выход седьмого элемента ИЛИ соединен с третьим входом девятого элемента ИЛИ, выход элемента

ИЛИ-НЕ соединен с третьим входом первого триггера и с входом второго 55 элемента HE выход которого соединeí с вторым входом шестого элемента И, выход второго триггера соединен с

04 12 вторым входом второго элемента И, причем третий вход седьмого элемента

И, первый вход второго элемента И, второй вход второго элемента ИЛИ, вто рой вход третьего элемента И, второй вход пятого элемента ИЛИ, первый вход шестого элемента ИЛИ, третий вход четвертого триггера, вход первого элемента НЕ, второй вход четвертого элемента И, второй вх од вос ьмого элемента ИЛИ и второй вход восьмого элемента И являются соответственно первым, вторым, третьим четвертым пятым, шестым, седьмым, восьмым, девятым, десятым и одиннадцатым входами дешифратора, соответствующими входами которого являются входы элемен- та дешифрации, а выход четвертого элемента ИЛИ, выход шестого элемента ИЛИ, выход десятого элемента И, выход второго элемента 4И-ИЛИ„ выход восьмого элемента ИЛИ, выход первого элемента 2И-ИЛИ, выход седьмого элемента ИЛИ, выход второго элемента 2И-ИЛИ, выход элемента ИЛИ-HE выход четвертого элемента И, выход четвертого триггера, выход второго элемента И, выход первого элемента

4И-ИЛИ, выход шестого элемента И, выход девятого элемента ИЛИ и выход пятого элемента И являются соответственно первым, вторым, третьим, четвертым, пятым, шестым, седьмым, восьмым, девятым, десятым, одиннадцатым. двенадцатым, тринадцатым, четырнадцатым, пятнадцатым и шестнадцатым выходами дешифратора.

Блок формирования контрольного кода содержит блок элементов И, блок элементов ИЛИ и элемент НЕ, выход которого соединен с первыми входами блока элементов И, вход элемента НЕ соединен с первыми входами блока элементов ИЛИ, причем вход элемента НЕ и вторые входы блоков элементов И и элементов ИЛИ являются соответственно управляющим и соответствующими входами блока формирования контрольного кода, выходами которого являются выходы блоков элементов И и элементов ИЛИ.

Блок управления режимами работы содержит два элемента НЕ, двенадцать элементов И, три элемента ИЛИ, двенадцать триггеров и счетчик, выходы которого соединены с входами первого элемента И, выход которого соединен с первым входом первого триггера

1098

13 второй вход которого соединен с первым входом второго триггера и с выходом первого элемента ИЛИ, первый вход которого соединен с первым входом второго элемента ИЛИ, с первыми входами третьего, четвертого, пятого, шестого, седьмого и восьмого триггеров, с первым входом второго элемента И и с первым входом третьего элемента И, второй вход которого через первый элемент НЕ соединен с вторым входом второго элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, с первым входом девятого триггера и с первым входом десятого триггера, второй вход которого соединен с вторым входом девятого триггера и с выходом пятого элемента И, первый вход которого соединен с выходом второго элемента

НЕ, -вход которого соединен с первым входом шестого элемента И, второй вход которого соединен с вторым входом пятого элемента И и с первым выходом пятого триггера, второй вход которого соединен с вторым входом шестого триггера, третий вход которого соединен с выходом четвертого триггера, второй вход которого соединен с вторым входом третьего триггера, с первым входом одиннадцатого триггера и с выходом седьмого элемента И, первый вход которого соединен с первым выходом первого триггера и с вто- 5 рым входом второго элемента ИЛИ, выход которого соединен с первым входом счетчика, второй вход которого соединен с выходом восьмого элемента

И, первый вход которого соединен с первым выходом второго триггера, второй выход которого соединен с первыми входами девятого, десятого и одиннадцатого элементов И, вторые входы девятого и десятого элементов 4>

И подключены к выходу двенадцатого элемента И, первый. вход которого соединен с первым выходом седьмого триггера и с вторым входом восьмого триггера, первый выход которого сое- 5О динен с первым входом четвертого элемента И, второй вход которого соединен с вторым входом первого элемен та ИЛИ, с вторым входом седьмого триггера и с третьим входом восьмого триггера, второй выход которого соединен с вторым входом одиннадцатого элемента И, второй выход первого

104

14 триггера соединен с вторым и с третьим входами одиннадцатого триггера, выход которого подключен к третьему входу третьего триггера, первый и второй выходы которого подключены соответственно к третьему входу четвертого триггера и к третьему входу пятого триггера, третий вход девятого элемента И соединен с вы ходом десятого триггера и с третьим входом девятого триггера, четвертый вход которого соединен с выходом шестого элемента И и с третьим входом десятого триггера, четвертый вход которого соединен с выходом девятого триггера и с третьим входом десятого элемента И, выход третьего элемента И соединен с первым входом двенадцатого триггера, второй вход которого соединен с выходом третьего элемента ИЛИ, второй выход седьмого триггера подключен к третьему входу седьмого триггера выход двенадцатого триггера соединен с вторым входом двенадцатого элемента И, причем второй вход седьмого элемента И, второй вход третьего элемен— та И, вход второго элемента НЕ, второй вход пятого триггера, второй вход первого элемента ИЛИ и первый вход второго элемента ИЛИ являются соответственно первым, вторым, третьим, четвертым, пятым, шестыми седьмым, входами блока управления режимами . работы, первым, вторым, третьим, четвертым, пятым, шестым и седьмым выходами которого являются соответственно выход десятого элемента И,выход девятого элемента И, выход одиннад" цатого элемента И, первый выход пер:вого триггера, выход шестого триггера, второй выход пятого триггера и

;второй выхоц первого триггера.

Блок контроля содержит два элемента ИЛИ, два элемента И, -восемь триггеров и два счетчика, выходы которых подключены соответственно к первому и второму входам первого элемента

ИЛИ, третий вход которого соединен с выходом первого триггера, первый вход которого соединен с выходом второго триггера, второй вход которого соединен с выходом восьмого триггера, первый вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с первым выходом четвертого триггера, второй выход которого соединен с первым входом четвертого триггера, второй

1098104 16 передачей, блок 6 управления режимами работы, счетчик 7 циклов, дешифратор 8, блок 9 преобразования код информация, блок 10 преобразования информация — код, переключатели 11

13, блок 14 и управления частотой, блок 15 формирования контрольного кода,, блок 16 входных переключателей, регистр 17 управления, блок 18 конт1О Р ОЛЯ, Переключатель содержит усилители

19 и 20 ключевой элемент 21, элемент

И 22„элемент НЕ 23. Блок управления частотой содержит элементы HE 24-26, элементы И-НЕ 27 и 28, элемент ИЛИ

29, элементы 2И-ИЛИ-НЕ 30 и 31, триггер 32, элемент И 33, счетчик 34.

Блок преобразования код — информация содержит элементы 2И-ИЛИ 35 и 36, элементы HE 37-44, триггеры о 45-51, элементы И 52-56, элементы

И-НЕ 57 и 58, элементы ИЛИ 59-64, элементы ИЛИ-НЕ 65-68, счетчик 69, элемент 4И-IUiH-HE 70.

Регистр управления содержит блок

71 элементов И, блок 72 элементов ИЛИ, о блок 73 элементов НЕ, блоки 74, 75 элементов ИЛИ-НЕ, регистр 76, элементы НЕ 77 и 78, элемент ИЛИ 79, элемент ИЛИ-НЕ 80, триггер 81, элемент И 82.

Блок преобразования информация код содержит элемент И 83, элемент

ИЛИ 84, элемент И-НЕ 85, триггер 86.

Дешифратор содержит элемент 3И-ИЛИ

87, элементы 4È-ИЛИ 88 и 89, элеь, менты 2И-ИЛИ 90 и 91, элементы ИЛИ

92 — 100, элементы И 101-112, эле— мент ИЛИ-НЕ 113, элементы НЕ 114 и

115, триггеры 116-119 элементы дешифрации 1 20.

Блое формирования контрольного кода содержит блок 121 элементов И, блок 122 элементов ИЛИ, элемент НЕ123. вход которого соединен с выходом первого элемента И и с вторым входом третьего триггера, третий вход которого соединен с вторыми входами первого и второго триггеров, с первыми входами пятого, шестого и седьмого триг геров и с первым входом первого счет чика, втор ой вход которого с оединен с вторым входом пятого триггера„ выход которого соединен с вторым входом шестого триггера, выход которого соединен с четвертым входом первого элемента ИЛИ, пятый вход которого соединен с выходом седьмого триггера, второй вход которого соеди нен с выходом восьмого триггера, первый вход которого соединен с первым входом второго элемента И, выход которого подключен к первому входу второго счетчика, второй вхоц которого соединен с первым входом первог элемента И, второй вход восьмого триггера соединен с третьим входом четвертого триггера, причем второй вход второго элемента И, первый вход восьмого триггера, первый вход первого счетчика, первый вход первог элемента И, второй вхоц первого счет чика и второй вход второго элемента

И являются соответственно первым, вторым, третьим, четвертым, пятым, шестым, седьмым и восьмым входами блока контроля, выходом . которого является выход второго счетчика.

На фиг. 1 изображена структурная электрическая схема предложенного устройства; на фиг. 2 — переключател на фиг. 3 — блок управления частотой на фиг. 4 — блок преобразования код информация, на фиг. 5 — регистр управления; на фиг. 6 — блок преобразо вания информация — ; на фиг. 7 дешифратор, на фиг. 8 — блок форми:— рования контрольного кода; на фиг.9 блок управления режимами работы; на

45 фиг. 10 — блок контроля, на фиг. 11 блок контроля четности; на фиг. 12 блок управления приемо-пер едач ей, на фиг. 13 — сдвиговый регистр; на фиг. 14 — блок входных переключате-. лей; па фиг. 15 — блок формирования

50 контрольного сигнала четности.

Предложенное устройство для передачи и приема данных содержит сцвиговый регистр 1, блок 2 формирования 55 контрольного сигнала четности, буферный регистр 3, блок 4 контроля ,четности, блок 5 управления приемоБлок управления режимами работы содержит элементы НЕ 124 и 125 элементы И 126-137, элементы ИЛИ 138

140, триггеры 141-152, счетчик 153., Блок контроля содержит элементы

ИЛИ 154 и 155, элементы И 156 и 157 триггеры 158-165, счетчики 166 и 167.

Блок контроля четности содержит триггеры 168 и 169, элемент И 170.

Блок управления приемо-передачей содержит триггеры 171 — 173, элементы

НЕ 174 и 175, элементы И 176 и 177, элементы ИЛИ 178-180, элемент 2И-ИЛИ 181..

1098104

Сдвиговый регистр содержит регистр 182, элемент ИЛИ 183, элемент, 2И-ИЛИ 184, элемент И 185, элемент

НЕ 186.

Блок входных переключателей соS держит переключающие элементы 187 и 188.

Блок формирования контрольного сигнала четности содержит триггеры

189 и 190. 10

Устройство работает следующим образом.

После включения питания на устройство поступает сигнал начальной установки. По этому сигналу в блоке б управления режимами работы (фиг.9) устанавливаются в единичное состояние триггеры 146, 143 и 150, формируя рабочий режим, устанавливают в "0" триггер 147, формируя признак 2д» работы с внутренней синхронизацией, триггер 144, формируя признак работы с полноразрядным словом, и триггер 15 1, сбрасывая режим контроля.

Также по сигналу начальной установ- 25 ки через элемент ИЛИ 138 устанавливаются в "0" триггеры 141 и 142, сбрасывая режим загрузки, через элемент ИЛИ 139 сбрасывается счетчик 153

Если сигнал "Признак старшего" поступает на устройство уровнем "1", то в момент появления сигнала начальная установка срабатывает элемент И 131, устанавливая в "1" триг35 гер 152, определяя рабочее состояние устройства. Если сигнал "Признак старшего" поступает на устройство уровнем 0, то при появлении сигнала"Начальная установка"триггер 152 по цепочке элемент НЕ 124, элемент И

132, элемент ИЛИ 140 устанавливается в "О", определяя нерабочее состоя.ние устройства.

Триггер 142 устанавливаясь в "0" 45 перебрасывает триггер 145 в " 1", а триггер 147, устанавливаясь в "0" при наличии ("1" состояние) признака

"Прием/передача" на входе устройства приемо-передачи информации через 50 элемент И 130, перебрасывает в "0" триггер 148 и в "1" триггер 149, определяя режим передачи. Если признак приема/передачи поступает уровнем "0" то по цепи элемент НЕ 125, элемент И у

129, триггеры 148 и 149 устанавливаются соответственно в " 1" и в "0" определяя режим приема.

Таким образом, в результате выполнения начальной установки устройство устанавливается в режим работы с внешней синхронизацией, с полноразрядными словами. При этом в зависимости от уровней сигналов Прием/ передача" и Признак старшего устанавливается режим либо приема, либо передачи, либо рабочее, либо нерабочее состояние устройства.

Одновременно по сигналу "Начальная установка" в дешифраторе 8 (фиг.7), на выходе элемента ИЛИ 100 формируется сигнал "Сброс" в блок 5 управления приемо-передачей, на выходе элемента ИЛИ 99 формируется сигнал

"Сброс" блока 9 преобразования код информация (фиг. 4) и на выходе эле мента ИЛИ 97 формируется сигнал

"Сброс счетчика".

По сигналу "Сброс в блоке 5 управления приемо-передачей (фиг. 12) устанавливается в "О" триггер 173 и формируются сигналы на выходах элементов ИЛИ 178 и 179 сбрасывающие соответственно триггеры 17 1 и 172.

Уровень "1" с инверсного выхода триггера 172 поступает на блок 4 контроля четности (фиг. 11) разрешая прохождение тактовых импульсов из блока 14 управления частотой через элемепт И 170 Hà входы установки в "0" триггеров 168 и 169.

Сигнал "Сброс" устанавливает в "0" триггер 5 1 в блоке 9 преобразователя код-информация (фиг. 4), а через элементы ИЛИ 62-64, б l — триггеры 48

46, 45.

Устанавливаясь в "О" триггеры 46 и 45 по цепочке элемент ИЛИ-НЕ 67, 68 формируют на выходе последнего уровень 011, который на элементах

И-НЕ 58, 57, 4И-ИЛИ вЂ  70, блокирует прохождение тактовой частоты на счетчик 69. В свою очередь уровень "1" с выхода элемента НЕ 42 устанавливает счетчик 69 в "0".

Уровень "1" с инверсного выхода триггера 48 устанавливает в "О " триггер 49, с инверсного выхода которого уровень "1" устанавливает в "0" триггер 50. Таким образом, весь блок 9 преобразования код — информация устанавливается в исходное состояние. Сигнал уровнем О с выхода триггера 5 1 поступает в дешифратор

8 (фиг. 7) и блок 18 контроля (фиг.

i 098104

1C), устанавливая в "О" триггеры 116 и 158 соответственно.

По сигналу "Сброс счетчика" устанавливается в "0" счетчик 7 циклов, по которому элемент дешифрации 120 (фиг. 7) формирует .сигнал "1", поступающий на триггер 119 и устанавливающий его в О 1 по заднему фронту тактовой частоты. Вследствие того, что на остальных выходах элемента дешиф- 1g рации 120 присутствуют уровни "0" на выходе элемента 4И-ИЛИ 89 вырабатывается сигнал "0", п тупающ Й через элемент ИЛИ 95 на триггеры 117 и

118, которые по заднему фронту тактовой частоты устанавливаются в "0", На этом заканчивается этап начальной установки устройства, за ним следует выполнить этап загрузки, на котором устанавливается режим, в кото- о ром будет работать устройство. Существует четыре основных режима работы: с внешней синхронизацией с полноразрядными словами; с внешней синхронизацией с укороченными словами; с внутренней синхронизацией с полноразрядными словами; с внутренней синхронизацией с укороченными словами °

При работе устройства с внешней синхронизацией циклы передачи и приема информации задаются извне признаком "Прием-передача".

При внутренней синхронизации циклы передачи и приема следуют поочередно один за другим. Цикл передачи

35 или приема, с которого начинается работа устройства, устанавливается по сигналу начальной установки и определяется признаком "Прием-переда40 ча".

При работе с полноразрядными словами устройство принимает и передает 32 бита информации.

В случае если устройство работает с укороченными словами, то оно передает 11 разрядов информации и ,принимает (32- N } разрядов инфор мации. При этом количество передаваемых разрядов информации и их нахождение в слове задается на этапе загрузки.

Загрузочное слово, поступающее на устройство для приема и передачи данных содержит 34 разряда. Первый разряд определяет режим синхронизации работы устройства: "1" — внутренняя синхронизация; "0" — внешняя синхронизация. Второй разряд определяет формат передаваемого слова:

"0 — полноразрядное слово; 11 укороченное слово.

Разряды 3-34 включительно определяют передаваемые ("1 ) или принимаемые ("О") разряды при работе с укороченными словами. Для включения режима загрузки необходимо подать сигнал "Загрузка".При этом устанавливается в "1" триггер 141 в блоке

6 управления режимами работы (фиг.9}, блокируя на элементах И 135 — 137 прохождение признаков Передача Прием, Контроль . Одновременно в дешифраторе 8 признак рабочего режима на выходе элемента ИЛИ 92 устанавливается в О и ка выходе элемента ИЛИ-НЕ 113 формируется (уров нем 1") признак нерабочего состояния устройства. По заднему фронту импульса тактовой частоты триггер

119 устанавливается в "О", разрешая прохождение тактовой частоты по цепи элемент И 102„ элемент ИЛИ

97 на сброс счетчика 7 циклов. Так же признак нерабочего состояния эапрещает работу счетчика, в блоке 14 управления частотой устанавливает в "О" триггер 3 2.

В блоке 6 управления режимами работы сигнал с прямого выхода триггера 14 1 разрешает прохождение тактовой частоты через элемент И 126 на вход счетчика 153.

После прохождения трех импульсов тактовой частоты срабатывает элемент И 127, устанавливая в "1", триггер 142, формирующий признак режима загрузки. Таким образом счетчик 153 осуществляет задержку формирования признака режима загрузки на три периода тактовой частоты по отношению к сигналу Загрузка, поступающему извне, что необходимо для установки счетчика 7 циклов в "0", если в момент подачи сигнала "Загрузка" устройство находилось в рабочем состоянии. По сигналу с блока 6 управления режимами работы в дешифраторе 8 на выходе элемента ИЛИ 93 формирует— ся сигнал, поступающий в блок 5 управления приемо †передач (фиг. 12) и устанавливающий в "1" триггер 171.

Сигнал с выхода триггера 171 разрешает прохождение тактовых импульсов с блока 14 управления частотой через элемент И 176 и далее через элемент

2И-ИЛИ 181 на сдвиговый регистр 1.

21 1098

Так же по сигналу загрузка в дешифраторе 8 сбрасывается признак нерабочего состояния устройства, разрешая тем самым работу счетчика 7 циклов и триггера 32 в блоке 14 управления частотой, в режиме Загрузка сигнал (уровнем 0 ) с инверсного выхода триггера 142 поступает на магистральный переключатель 13, запрещая прохождение информации из устройства че-1и рез ключевой элемент 21, и через элемент HE 23, разрешая прохождение информации от внешнего устройства через усилитель 19 и элемент И 22.

Кроме того, сигнал "Загрузка" раз-15 решает прохождение информации, поступающей с магистрального переключателя 13, через элемент 2И-H!IH 36 блоки 9 преобразования код — информация на сдвиговый регистр 1, разре- Zp шает прохождение информации через элемент И 82 регистра 17 управления (фиг. 5) и формирует на выходе блока

74 элементов ИЛИ-НЕ и блока 75 элементов ИЛИ-HE (уровнем "0") сигналы управления блоком 76 входных переключателей, запрещая тем самым прохождение информации через переключающие элементы 187 и 188.

Уровень "0" с инверсного выхода триггера 142 поступает также на триггер 145, разрешая его установку "0".

Уровень "1" с прямого выхода триг— гера 142 поступает на элемент И 128, разрешая прохождение через него так- 35 товой частоты иэ блока 14 управления частотой, и через элемент И 134 на сброс счетчика 153. По заднему фронту тактовой частоты триггер 145 устанавливается в "0". Кроме того, 40 тактовая частота, пройдя через элемент И 128, поступает на выход устройства для синхронизации подачи входной информации. Смена. разрядов входной информации происходит по зад-4> нему фронту тактовой частоты. По переднему фронту второго ймпульса тактовой частоты устанавливается в "0" триггер 146. По положительному перепаду, возникающему на инверсном выходе триггера 146, осуществляется запись первого разряда информации, поступающей с переключателя 13 .на триггер 147, если устройство работает в режиме с внешней синхронизацией,55 то триггер 147 устанавливается в

"0", .разрешая работу элементов и И t30 и И 129 и формируя сигнал уров104 22 нем "0" разрешающий прохождение признака "Прием-передачан через переключатель 12. Если устройство работает в режиме Передача признак, Прием-передача" поступает уровнем

"1", устанавливая через элемент

И 130 триггер 148 в "0", а триггер 149 в " 1", определяя режим . "Передача". Если признак "Прием-передача" поступает уровнем 0, то по цепи элемент НЕ 125, И !29 триггер

148 устанавливается в " 1", а триггер 149 в "0", определяя режим "Прием".

При работе устройства с внутренней синхронизацией триггер 147 устанавливается в "1", запрещая работу элементов И 130 и И 129, и формирует сигнал "1", разрешающий прохождение признака режима работы иэ устройства через магистральный переключатель

12 на внешние устройства. Вследствие того, что работа элементов И 130 и

И 129 запрещена, триггеры 148 и

149 начинают работать в режиме коль цевого регистра, переписывая друг в друга "1", записанную в один из них на этапе начальной установки.

При этом устройство работает nooseредно в режиме приема и передачи.

По третьему тактовому импульсу осуществляется запись "0" в триггер 143 и аналогично описанному запись второго разряда информации в триггер

144. При этом в случае работы с полноразрядными словами в триггер 144 записывается 0", формируя уровнем

"1" сигнал на регистр 17 управления.

Сигнал через элемент НЕ 77 запрещает работу блока 71 элементов И блоки,руя прохождение через нее информации

:с регистра 76, и разрешает работу элементов ИЛИ-НЕ 80 и ИЛИ 79, позволяя в зависимости от режима приема или передачи устанавливать триггер

81 в "1" или "0".

При работе с укороченным словом триггер 144 устанавливается в "1", формируя сигнал управления уровнем

"О". По этому сигналу через элемент

НЕ 77 разрешается работа блока 71 элементов И и через элемент ИЛИ 79 устанавливается в "О" триггер 81.

Кроме того информация, поступающая с магистрального переключателя 13, через элемент 2И-ИЛИ 36 блока 9 преобразования код — информация поступает на сдвиговый регистр 1, работающей в режиме последовательной

1098104

23 записи информации, поступающей на первый вход сдвигового регистра 1, Одновременно импульсы тактовой частоты поступают на счетчик 7 циклов.

По заднему фронту тридцать четвертого импульса тактовой частоты в сдвиговый регистр 1 записывается последний разряд информации, поступающей при загрузке. Вследствие того, что регистр содержит 32 разряда, в нем остаются записанйыми последние

32 разряда информации, поступающей на устройство. По переднему фронту тридцать пятого импульса та.ктовой частоты счетчик 7 циклов устанавлива--15 ется в состояние "35", по которому элементом дешифрации 120 формируется

hh lh на четвертом выходе уровень

В результате по цепи элемент И 101, элемент ИЛИ 98 формируется сигнал

"Запись в буфер ный регистр", по которому информация из сдвигового регистра 1 переписывается в буферный регистр 3. Так же по сигналу ">апись в. буферный регистр" срабатывает эле-, мент И 8? в регистре )7 управления, в результате чего информация, содержашаяся в буферном регистре 3 записывается в регистр 76.

Кроме того, уровень "1" с выхода элемента И 101 через элемент ИЛИ 9э разрешает установку триггера 117 в

"1". По заднему фронту тактовой частоты >- триггер 117 устанаk>Jlkk вается в "1", а по следующсму им.пульсу тактовой частоты срабатывает

35 элемент И 111, формируя импульс .сброса БУ в блок 16 управления режимами работы. Сигнал "Сброс БУ" через элемент ИЛИ 138 устанавливает в "0"

40 триггеры 141 и 142 заканчивая тем самым режим загрузки, разрешая работу элементов И 135, 136, 137, определяющих рабочее состояпие (передача или прием) устройства или состояние

Д5 контроля, и запрещая Прохождение тактовой частоты через элемент И 128.

Сигнал с второго вьгхода триггера 142 устанавливает в "1" триггер 145 и разрешает прохождение сигнала "Выход разрешения через усилитель 20 и клюht .50 чевой элемент 21 переключателя 13 на следующее устройство для приема и передачи данных. Сигнал "Сброс БУ" пРойдЯ чеРез элемент ИЛИ 99, формирует сигнал "Сброс преобразователя код — информация", который формирует на выходе элемента ИЛИ 97 сигнал

"Сброс счетчика".

На этом заканчивается этап загрузки, в результате которого в устрой" стве устанавливается один из возможных режимов работы.

Рассмотрим работу "старшего" устройства в режиме передачи укороченного слова с внутренней синхронизацией.

Первоначально триггер 152 (фиг. 9) блока 6 управления режимами работы находится в "0", определяя нерабочее состояние устройства для передачи и приема. При этом триггеры 147, 144, 150 и 149 находятся в состоя" нии "1", определяя тем самым режим передачи укороченного слова с внутренней синхронизацией, в момент прихода сигнала "Разрешение" триггер 15? устанавливается в "1". При этом срабатывают элементы И 134 и 135, формирующие сигнал "Передача" по которому в дешифраторе 8 (фиг.7) по цепи элемент ИЛИ 92, элемент ИЛИНЕ 113 сбрасывается признак нерабочего состояния, разрешая работу счетчика 7 циклов и триггера 32 в блоке 14 управления частотой

-(фиг. 3) . Кроме того, по сигналу

"Передача" в дешифраторе 8 (фиг.7) срабатывают триггер i l8 и элемент

И 108, формируя сигнал управления, разрешая прохождение информации из устройства через усилитель 20 и магистральный ключевой элемент 21 на внешнее устройства.

В результате того, что в момент сброса сигнала "Нерабочее состояние" триггер 32 находится в состоянии "1" формируя на выходе элемент 2И-ИЛИ-НЕ

30 уровень "1", счетчик 7 циклов отсчитывает первый импульс, по которому элемент дешифрации 120 вырабатывает сигнал, возбуждающий элемент

2N-ИЛИ 90 при наличии признаков

"Старший" и "Передача", формируя сигнал управления блоком 14 управления частотой. Сигнал "1" в блоке

14 управления частотой (фиг. 3) через элемент НЕ 24 разрешает работу счетчика 34„ а также устанавливает уровень 0" на выходе элемента

И-НЕ 27

Уровень "0" с выхода элемента

И-НЕ 27 поступает на элементы ИЛИ 29, И-HE 28, И 33, запрещая работу триггера 32 в счетном режиме. Тактовые импульсы частоты через элемент НЕ 25 поступают на вход счетчика 34. После

10981 прохождения трех тактовых импульсов на выходе счетчика 34 формируются сигналы, в результате чего срабатывает первое "И" элемента 2И-ИЛИ-НЕ 30, формируя на выходе элемента И-НЕ 27 уровень

В момент прихода импульса тактовой частоты триггер 32 устанавливается в "0" формируя тактовую частоту для блока преобразования информация код. В момент окончания четвертого тактового импульса счетчик 34 устанавливается в "4", в результате чего сбрасываются сигналы иа его выходах.

На выходе элемента 2И-ИЛИ-НЕ 31 снои и

15 ва формируется сигнал 1, устанавливающий на выходе элемента И-НЕ 27 уровень "0", запрещающий работу триггера 32 в счетном режиме.

После прохождения шестого импульса тактовой частоты устанавливается уровнем "1" сигнал, в результате чего срабатывает второе "И" элемента

2И-ИЛИ-НЕ 31 устанавливая на выходе уровень 0", разрешающий работу триггера 32 в счетном режиме. В момент прихода седьмого импульса тактовой частоты триггер 32 устанавливается в единичное состояние, таким образом, на его выходе формируется один пе30 риод частоты, необходимый для передачи. синхроимпульса. В режиме "Передача" уровень "1" с элемента НЕ 26 разрешает прохождение импульсов с выхода триггера 32 через элемент 2И-ИЛИ-НЕ 30

По заданному фронту импульса, сформированного на выходе элемента 2ИИЛИ-НЕ 30, счетчик 7 циклов устанавливается в состояние "2", по которому элементом дешифрации 120 формируется сигнал на его четвертом выходе. В результате сигнал на выходе элемента

2И-ИЛИ 90 устанавливается в "0", устанавливая уровень "1" на выходе элемента И-HE 27, поддерживая работу триггера 32 в счетном режиме, вы- 4 рабатывая на выходе последовательность тактовых импульсов °

Пока счетчик 7 циклов находился в состоянии "1", тактовые импульсы на сдвиговый регистр 1 не поступали, так как триггер 171 находился в состоянии "0" и блокировал прохождение тактовых импульсов через элемент И

l76. При этом на выходе регистра 182 присутствовал уровень " 1", записанной в 33 разряде регистра 182. Вследствие того, что сигнал "Контрольный разряд" на выходе элемента 4И-ИЛИ 88

04 26 в дешифраторе 8 (фиг. 7) отсутствует сигнал из блока 5 управления приемопередачей поступает на сдвиговый регистр 1 уровнем "0" и через элемент НЕ 186 (фиг. 13) уровнем "1" поступает на элемент 2И-ИЛИ 184, разрешая прохождение информации с выхода регистра 182 через элемент

2И-ИЛИ 184 на блок 10 преобразования информация — код.

В блоке 10 преобразования информация — код (фиг. 6) на элементах И-НЕ

85 ИЛИ 84, И 83 реализована функция сложения по модулю 2 информации, поступающей из сдвигового регистра с тактовой частотой. Полученные сигналы по заднему фронту тактовой частоты записываются в триггер 86.

На выходе триггера 86 получается фазоманипулированный код передаваемой информации, при котором "1" передается отрицательным перепадом, а "0" — положительным. Так как по первому импульсу блок 14 управления частотой выполняет деление поступающей на пего тактовой частоты на б, на выходе блока 10 преобразования информация — код формируется синхроимпульс, представляющий собой "1" в фазоманипулированном коде и имеющий длительность в три раза большую чем информационные сигналы. Информация с выхода блока 10 преобразования информации — код через магистральный переключатель 11 поступает на внешние устройства.

По сигналу с четвертого выхода элемента дешифрации 120 (фиг. 7) срабатывает элемент ЗИ-ИЛИ 87, формируя на своем выходе сигнал уровнем который через элемент ИЛИ 93 поступает на триггер. 171 в блоке 5 управления приемо-передачей (фиг.12), устанавливая его в "1". При этом уровень "1" с выхода триггера 171 разрешает прохождение тактовых импульсов по цепочке элементы И 176, 2И-ИЛИ 181 на сдвиговый регистр. 1.

В регистра 182 начинает последовательно выдаваться информация, поступающая на блок 10 преобразования информация — код и на блок 2 формирования контрольного сигнала четности.

В блоке 2 формирования контрольного сигнала четности информация поступает на соответствующие входы триггера

189, на тактовый вход которого поступают тактовые импульсы с выхода элемента И 185. В случае, если в мо27 1098 мент прихода заднего фронта тактового импульса на соответствующие входы триггера 189 подается уровень "1", то триггер меняет свое состояние, если "0" то он остается в прежнем состоянии

После того как счетчик установится в состояние "34", на седьмом выходе элемента дешифрации 120 (фиг. 7) появляется сигнал уровнем "1", в ре11 11 з ул ьтат е чего сра батыва ет третье И элемента 4И-ИЛИ 8 8, вырабатывая сигнал, по которому в блоке 5 управления приемо-передачей (фиг . 1 2 ) уст ана влива ет в " 1 " триггер 1 7 3 и через t 5 элемент ИЛИ 1 8 0 поддерживает на

его выходе уровень " 1 ", разрешающая пр охожде ние тактовых импульсов через элемент 2И-ИЛИ 1 8 1 ° С второго выхода блока 5 управления приемо-передаче и сигнал разрешает прохождение импульса тактовой частоты через элемент ИЛИ

1 8 3 сдви г ов ог о регистра 1 (фи г . 1 3 ) на первый разряд группы с оотв етствующих входов блока 2 формирования контрольного сигнала четкости . При этом в триггер 1 90 (фи г . 1 5 ) переписывается информация и з триггера

1 8 9, рав ная " 1 ", если число переданных " 1 " информационного слова было нечетное и "О ", если число переда нных " i " было четное, а триггер

1 8 9 обнуляется, кроме того, сигнал с второго выхода блока 5 управления приемо-передачей разрешает пр охожд ение информации с выхода триггера

1 9 О через элемент ИЛИ 1 8 3 сдви гов ог о р егис тра 1 (фиг . 1 3 ) и через элемент HE

1 86 запрещает прохождение информации с выхода регистра 1 8 2, таким образом, информационное слово по передаче 3 3 дополняется разрядом контроля по ч етности, После прохождения контрольного разряда счетчик 7 циклов ус та навливается в состояние 35,по которому приз- 4> нак контрольного разряда устанавливается в "0". При этом на выходе элемента ИЛИ 180 (фиг. 12) устанавливается уровень "0"„ запрещающий прохождение тактовой частоты через пер- о вое И элемента 2И-ИЛИ 181 (фиг. 13) и формирующий признак параллельной записи в регистре 182. Уровень "О" с выхода элемента ИЛИ 180 (фиг. 12), пройдя .через элемент HE 175, разре- 55 шая работу второго "И" элемента

2И-ИЛИ 181 и через элемент ИЛИ f79, устанавливает в "0" триггер 171, блокируя пр охождение такт овон частоты через элемент И 176.

По состоянию счетчика "35" в дешифраторе 8 устанавливается уровень

"1" на третьем выходе элемента дешифрации f20 (фиг. 7), по которому срабатывает третье "И" элемента

4И-ИЛИ 89, формируя через переключатель 13 сигнал, разрешающий работу следующему устройству. Кроме того, сигнал "1" с выхода элемента 4И-ИЛИ

89 через элемент ИЛИ 95 (фиг. 7) поступает на второй вход триггера 118 и на первый вход триггера 117. Уровень "0" с выхода триггера 118 запрещает работу элемента И 108, устанавливая на его выходе уровнем "О" сигнал управления переключателем 11, в результате чего запрещается работа магистрального ключевого элемента 21.

По заднему фронту тактовой часто— ты триггер 117 устанавливается в состояние Р 1, разрешая работу элемента И 111. Следующий импульс тактовой частоты, пройдя через элемент И ,111, поступает на элемент 2И-ИЛИ 91,, на выходе которого формируется импульс записи сдвигового регистра 1.

Сигнал с выхода элемента И 111 через элемент ИЛИ 99 формирует сигнал сброса блока 9 преобразования код-информация, устанавливающий

его в начальное состояние.

Кроме того, сигнал сброса через элемент ИЛИ 97 поступает на сброс счетчика ? циклов, устанавливая его в "О". При этом сбрасывается в "О" сигнал на выходе элемента 4И-ИЛИ 89.

Сигнал записи в сдвиговый регистр

1 поступает в блок 5 управления приемо-передачей (фиг. 12) и, пройдя через элемент 2И-ИЛИ 181, поступает на регистр 182 (фиг. 13), осуществляя параллельную запись информации, поступающей из блока 15 формирования контрольного кода. В результате того, что отсутствует режим

"Контроль" на блок 15 формирования контрольного кода (фиг, 8) поступает управляющий сигнал уровнем "1", устанавливающий на выходах блока 122 элементов ИЛИ уровень "1", à íà выходах блока 121 элементов И вЂ” уровень

"0". В результате в регистр 182 записывается контрольный код вида

0101...01. По заднему фронту тактового импульса триггер 117 (фиг. 7) устанавливается в "0", запрещая рабо29 1098 ту элемента И 111. По. заднему фронту сигнала с двенадцатого выхода дешиф- ратора 8 в блоке 6 управления режимами работы 1 (фиг. 9) триггер

150 устанавливается в "0", а триггер

151 — в "1" определяя режим контроля.

В режиме контроля устройство для передачи и приема осуществляет передачу контрольного кода, записан- f0 ного в регистр 182, через блок 10 преобразования информации — код, в блок 9 преобразования код — информация и сравнивает полученный результат с контрольным кодом. Передача информации осуществляется так же, как при передаче информации старшим устройством эа исключением того, что контрольная информация не выдается из устройства, так как в переключателе 11 ключевой элемент 21 находится в закрытом состоянии.Информация с выхода блока 10 преобразования информация — код поступает в блок 9 преобразования код — ин25 формация и вследствие того, что сигнал на выходе элемента И 105 в отсутствие режима приема равен 0, пройдя через второе И элемента 2И-ИЛИ 35, преобразуется из фаэоманипулирован30 ного в рядовой код и далее поступает на сдвиговый регистр 1, блок 4 контроля четности и блок 18 контроля.

Прием информации начинается с расшифровки синхроимпульса. По переднему фронту импульса устанавливается в "1" триггер 46 (фиг. 4), на информационный вход которого через элемент ИЛИ 63 подается уровень "1" с первого выхода триггера 45. При этом уровень "0" с выхода триггера

46 запрещает установку в "1" триггера 45 по заднему фронту входного импульса. Уровень "1" с первого выхода триггера 46 по цепочке элемент

ИЛИ-НЕ 67, 68, элемент НЕ 42 поступает уровнем "О" на второй вход установки в "0" счетчика 69, разрешая тем самым его работу.

По сигналу с выхода элемента ИЛИНЕ 68 срабатывают элементы И-НЕ 58, 57, разрешая работу схемы парафазной привязки, состоящий из элементов

4И-ИЛИ-НЕ 70, И-НЕ 58, 57, ИЛИ 60, 59, НЕ 40,39, 38. Схема работает следующим образом. В отсутствие 55 сигнала разрешения на выходах элементов И-НЕ 58, 57 устанавливается уровень "1", в результате чего сра104 30 батывает первое "И" элемента 4И-ИЛИНЕ 70, устанавливая на выходе уровень "0". Если в момент прихода сигнала разрешения (фиг. 4) на первом входе блока 9 преобразование код информация импульс отсутствует, то срабатывает элемент И-HE 58, так как по цепочке HE 40, ИЛИ 60 на него подается "1". Уровень "0" с выхода элемента И-НЕ 58 запрещает работу элемента И-HE 57 и по цепи элемент НЕ

39, элемент ИЛИ 60 поддерживает в

" 1" сигнал на выходе элемента 60.

Уровень "i" с выхода элемента И-HE 57 разрешает прохождение через элемент

4И-ИЛИ-НЕ 70 тактовой частоте. В результате на выходе последнего формируется последовательность тактовых импульсol3 частоты. Если I3 момент прихода сигнала с выхода элемента

ИЛИ-HE 68 присутствует импульс тактовой частоты, то срабатывает элемент И-НЕ 58, так как через элемент

ИЛИ 60 на него подается уровень"1".

Уровень "0" с выхода элемента И.-НЕ

58 запрещает работу элемента И-НЕ

57 и по цепочке элемент НЕ 38, элемент ИЛИ 59.поддерживает уровень "1" на выходе. Уровень "1" с выхода элемента И-НЕ 58 разрешает прохождение через элемент 4И-ИЛИ-НЕ 70 тактовой чистоты в результате чего на выходе

его формируется последовательность тактовых импульсов.

Таким образом, данная схема обес-1 печивает нестабильность привязки сигнала разрешения к тактовой частоте.

При контроле в момент подачи сиг-! нала разрешения импульс на тактовом входе блока 9 преобразования код нформация отсутствует, на выходе элемента 70 всегда формируется после довательность тактовых импульсов.Тактовые импульсы поступают на счетчик

69 (фиг. 4). После прохождения трех импульсов тактовой частоты появляются сигналы на первом и втором выходах счетчика 69, в результате чего срабатывает элемент И 53,. устанавливая в "1" триггер 48.

Также по сигналу с выхода элемента И 53 срабатывает элемент И

5S, устанавливая через элемент ИЛИ

64 триггер 46 в "0". При этом сбрасывается сигнал разрешения на парафазную привязку и устанавливается в "О" счетчик 69 ° Таким образом, проводится анализ приема первого полупериода синхроимпульса, равного

1098 104

3 - -, где Т = 1 мкс. Блок 9 преоб

2 раэования код — информация готов к . приему следующего перепада входной информации. В момент прихода отрицательного перепада через элемент НЕ

42 (фиг. 4) устанавливается в "1" триггер 45. При этом, как указано, формируется сигнал разрешения на элементы И-HE 57-58 и разрешается 1р работа счетчика 69. В момент появления "О" на выходе элемента ИЛИ вЂ 

67 формируется положительный фронт на выходе элемента HE 41, по которому триггер 49 устанавливается в "1" 1 запрещая работу элемента И 55 и разрешая работу элемента И 56.

После прохождения трех импульсов тактовой частоты, как указано формируется сигнал на выходе элемента И 20

53, по которому устанавливается в

"1" триггер 50. По четвертому тактовому импульсу появляется единичный сигнал на третьем выходе счетчика

69, по которому устанавливается в

" 1" триггер 5 1, формируя признак расшифровки синхроимпульса и срабатывает элемент И 56, устанавливая по цепочке элемент ИЛИ 64, ИЛИ б 1, триггер 45 в "О" °

ЗО

Признак расшифровки синхроимпульса уровнем 1 с выхода триггера

51 разрешает работу элемента И 54, и, кроме того, поступая в дешифратор 8 и в блок 18 контроля, разреша- 35 ет работу триггеров 116 и 158.Пос— ле расшифровки синхроимпульса начинается преобразование поступающего кода в информацию. В зависимости от приходящего фронта устанавливает- 40 ся в "1" либо триггер 46, либо триггер 45. Сброс триггеров 45 и 46 происходит по второму тактовому импульсу сигналом, формируемым на выходе элемента И 54. При преобразовании входного кода в информацию положительный перепад соответствует "О", отрицательный — "1". В соответствии с этими сигналами с выходом триггеров 45 или 46 триггер 47 устанавли-50 вается в Он или "1 . Информация с выхода триггера 47 поступает на первое "И" элемента 2И-ИЛИ 36, на другой вход которого поступает разрешающий уровень с выхода эле- 55 мента НЕ 43, на вход которого поступает уровнем "О". признак режима загрузки.

Информация с выхода

2И-ИЛИ Зб поступает на сдвигового регистра 1, контроля четности и на элемента первый вход на блок 4 блок 18 контроля .

По второму импульсу тактовой час тоты с блока14 управления частотой счетчик 7 циклов устанавливается в состояние "2". При этом в дешифраторе 8 (фиг. 7) появляется сигнал на четвертом выходе элемента дешифрации

120, по которому на цепочке элементов

ЗИ-ИЛИ 87, И 103 формируется сигнал на третьем выходе дешифратора 8, устанавливающий в "1" триггер 172 в блоке 5 управления приемо-передачей (фиг. 12) . Ha его инверсном выхопе формируется уровнем О сигнал уп— равления на блок 4 контроля четности, который запрещает работу элемента

И 170 (фиг. 11), блокируя прохождение сигналов на входы установки в "0" триггеров 168 и 169. Если принятая информация равна 1, то триггер 168 работает в счетном режиме и по импульсу тактовой частоты F изменяет свое состояние. Таким образом, поскольку в информационной последова— тельности вместе с разрядом контроля по четности количество "1" всегда четное в случае правильного приема всей информации, на выходе триггера

168 устанавливается "О".

Момент расшифровки синхроимпульса совпадает с задним фронтом импульса тактовой частоты. Первый разряд принимаемой информации равный О поступает в блоке 18 контроля на элемент

ИЛИ l54 (фиг. 10), на второй вход которого поступает уровень "О с выхода триггера 158, В результате на выходе элемента ИЛИ 154 устанавливается О . В момент прихода переднего фронта импульса тактовой частоты устанавливается в "1" триггер 116 (фиг. 7), разрешая прохождение тактовых импульсов частоты через элемент И 156 (фиг. 10) в блоке 18 контроля. Уровень "0" с выхода элемента ИЛИ 154 записывается в триггер

16 1. По заднему фронту тактового импульса частоты триггер 158 изменяет свое состояние и устанавливается в

" 1". К моменту прихода переднего фронта следующего тактового импульса с блока 9 преобразования код — информация в блок 18 контроля поступает второй разряд контрольного кода рав33

1098

HblH 1. При этом íà выходе элемента

ИЛИ 154 опять установится "0",который по переднему фронту тактового им— пульса запишется в триггер 161.

Таким образом, если вся принятая информация является правильной, в триггер 16 1 всегда записывается

"0". Если принятая информация в каком-либо разряде отличается от контрольного кода, то при сравнении 1!! этих разрядов на выходе элемента ИЛИ

154 установится уровень " !", которая по переднему фронту следующего так— тового импульса частоты F запишется в триггер 16 1. При этом "1" с вы- 15 хода триггера 161 установит в "1" триггер 163, формирующий признак несопадения разрядов принятого и контрольного слова. После прохождения 34 импульсов тактовой частоты 2б счетчик 7 циклов устанавливается в состояние "34", в результате чего появляется сигнал на седьмом выходе элемента дешифрации 120. На выходе элемента 4И-ИЛИ 88 формируется приз- 25 нак контрольного разряда, по которому в блоке 5 управления приемо-передачей в момент прихода тактового импульса частоты с выхода элемента

НЕ 174 по цепочке элемент И 177, эле-Зо мент ИЛИ 179 устанавливается в "0" триггер 172. Формируется сигнал управления на блок 4 контроля четности, по которому информация из триггера 168 переписывается в триггер

169. Если количество "1" было четным, то в триггер 169 записывается "1".

Уровень "1" с выхода триггера 169 поступает в блок 4 контроля, устанавливая в "0" триггер 160.

После прохождения тридцать пятого импульса тактовой частоты счетчик 7 циклов устанавливается в состояние

"35". При этом появляется единичный сигнал на втором выходе элемен- 4 та дешифрации 120, по которому срабатывает элемент 4И-ИЛИ 89 и формируются сигналы "Сброс BY", "Сброс блока 9 преобразования код — информация", "Сброс счетчика" и "Запись 50 в регистр". По сигналу Запись в регистр" происходит параллельная запись в регистр 182 информации, поступающей из блока 15 формирования контрольного кода. Так как в режиме Контроль сигнал управления блоком 15 формирования контрольного кода равен О, то разрешается работа блока 122 эле104 34 ментов HJIH и блока 121 элементов И (фиг. 8), на группе выходов которых формируется код, поступающий из блока

16 входных переключателей. Поскольку в режиме работы с укороченным .кодом сигнал с пятого выхода блока 6 управления режималы работы поступает уровнем "0" в регистр 17 управления, то на выходе элемента НЕ 77 (фиг. 5) устанавливается единичный уровень, разрешающий работу блока 71 элементов И и через элементы IUIH-HE 80, ИЛИ 79, устанавливающий триггер 8! юю в 0 . В результате код, записанный в режиме загрузки в регистр 76, появляется на выходах блока 72 элементов ИЛИ. На выходах элементов

ИЛИ-HE блока 74 элементов ИЛИ-НЕ и блока 75 соответствующих разрядам регистра 76, в которых записаны

"1", устанавливаются уровни "0"

tt и 1 соответственно, а на выходах элементов ИЛИ-НЕ блока 74 элементов

ИЛИ-НЕ и блока 75 элементов ИЛИ-НЕ, соответствующих разрядам регистра 76, в которых записан 01, устанавливают ся соответственно уровни " 1 и "0" !

Уровни "0" и "1" на выходах блока

74 элементов ИЛИ-НЕ, блока 75 соответственно, поступая в блок 16 входных переключателей, разрешают работу переключающих элементов 187 и запре щают работу переключающих элементов

188, переключая работу данного разряда в режим "Вход". Если на выходах блоков 74 и 75 элементов ИЛИ-НЕ и устанавливаются соответственно" 1" и "0", то разрешается работа переключающих элементов 188 и запрещается работа переключающих элементов

187, устанавливая данный разряд на работу в режиме Выход

По сигналу "Сброс БУ" в блоке 6 управления режимами работы (фиг. 9) срабатывает элемент И 133, устанавливая на выходе уровень "1, осуществляющий перепись "1" их триггера

148 в триггер 149 и перепись "0" из триггера 149 в триггер 148, устанавливая режим "Прием", и через элемент ИЛИ 140 осуществляющий сброс триггера 152, устанавливая устройство в нерабочее состояние.По заднему фронту сигнала "Сброс БУ" триггера 150 и 151 устанавливаются соответственно в "!" и в "0", задавая рабочий режим и сбрасывая режим контроля.

35 10981

В момент сбросà режима Контроль в блоке i8 контроля (фиг. 10) осуществляется запись информации из триггера 163 в триггер 164 и из триггера

160 в триггер 162. Если при контроле

5 не сравнился один из разрядов контрольного кода, то в триггер 164 за- писывается "1" и на его выходе устанавливается единичный уровень, который через элемент ИЛИ 155 устанавливает сигнал 1 Отказ".

Также в случае, если информация не сравнилась на четнасть, то в триггер 162 записывается "1", которая через элемент ИЛИ 155 также устанавливает сигнал "Отказ". Далее устройство ожидает прихода сигнала Разрешение от предыдущего устройства для передачи и приема. После прихода сигнала "Разрешение" триггер 152 (фиг. 9) устанавливается в "1", определяя рабочее состояние устройства.

При. этом по цепи элемент И 134 и 136 формируется признак 1Прием". Па этому признаку в дешифраторе 8 (фиг. 7) срабатывает элемент ИЛИ 94, разрешая работу элемента И 103, а по цепи элемент ИЛИ 92, элемент

ИЛИ вЂ  113, элемент НЕ 115 элемент

И 105 формируются сигналы управления в блок 9 преобразования кад — инфар30 мация (фиг. 4), разрешая прохо>кдение информации с переключателя 11 через элемент 2И-ИЛИ 35.

Работа. старшего устройства в режиме приема начинается с расшифровки синхроимпупьса. Расшифровка синхраимпупьса осуществляется так же, как и в режиме Контроль". Если после начала расшифровки синхроимпульса отрицательный перепад приходит да окончания первого этапа расшифровки т.е. триггер 48 находится в "0" то осуществляется сброс триггера 46 по цепочке элемент ИЛИ-HE 65, элемент ИЛИ 64, в результате чего сбрасывается счетчик 69.

Если после окончания первого этапа расгпифровки синхроимпульса {триггер 48 в состоянии "1") и после прихода атрицательнага перепада положительный перепад приходит до окончания второго этапа расшифровки синхроимпульса, на выходе элемен-та ИЛИ-HE 66 формируется единичный сигнал, который через элемент ИЛИ- 55

НЕ 68 устанавливает "0" на элементы 58, 57 и сбрасывает счетчик 69, а через элемент ИЛИ 61 сбрасывает

04 36 триггер 45. Одновременно срабатывает элемент И 52, сбрасывая через элемент ИЛИ 62 триггер 48, уровень с второго выхода которого устанавливает в "0" триггер 49, запрещая тем самым рабату элемента ИЛИ-НЕ 66.

После расшифровки синхроимпульса в дешифратаре 8 {фиг. 7) срабатывает элемент И 110, формируя сигнал управления на блок 14 управления частотой, а па цепочке элементы И 109

107, ИЛИ 97 формируется сигнал сброса счетчика 7 циклов.

Па сигналу управления в блоке 14 управления частотой (фиг. 3) запрешается прохождение тактовых импульсов частотой с выхода триггера

32 через элемент 2И-ИЛИ-НЕ 30 и разрешается прохождение .тактовых импульсов, формирующихся на выходе элемента ИЛИ-НЕ 67 (фиг. 4), через элемент 2И-ИЛИ-НЕ 30.

В момент прихода первого информационного перепада на выходе элемента ИЛИ-HE 67 формируется импульс, который, проходя чер е з элемент

2И-ИЛИ-НЕ 30, вырабатывает сигнал, устанавливающий в дешифраторе 8 (фиг. 7} в "1" триггер 116, запрещая работу элемента И 109. Па заднему фронту тактового импульса счетчик 7 циклов устанавливается в "1", при этом появляется сигнал на втором выходе элемента дешифрации 120, в результате формируется единичный сигнал на выходе элемента ЗИ вЂ” ИЛИ 87, па которому срабатывают элементы

ИЛИ 93 и И 103, формируя сигналы управления на блок 5 управления приема-передачей, по которым устанавливаются в "1" триггеры 171 и 172, разрешая прохождение тактовых импульсов на сдвиговый регистр 1 и на блок

4 контроля четности. По тактовым импульсам, поступающим на сдвиговый регистр 1, информация с третьего выхода блока 10 преобразования информация-код последогзательно записывается в регистр

182 (фиг.13) . После прохождения 32 импульсов тактовой частоты счетчик

7 циклов устанавливается в состояние

"32", вырабатывая уровень " 1" на пятом выходе элемента дешифрации 120 (фиг.7), формируюший на выходе элемента 4И-ИЛИ 88 признак контрольного разряда, по которому сбрасывается триггер 172 в блоке 5 управления приема-передачей (фиг.12) . В блоке 4 контроля четности информация с инРабота "младшего" устройства отличается от работы "старшего" тем, что н передаваемой и принимаемой младшими устройствами информации отсутствует синхроимпульс. При этом н режиме нПередача в младшем устройстве на элементе 2И-ИЛИ 90 (фиг. ?) блокируется формирование сигнала управления на блок 14 управления частотой. В момент прихода сигнала разрешения от предыдущего устройстна для приема и передачи данных устанавливается рабочее состояние и ре- . жим передачи. На счетчик 7 циклов поступает первый импульс и переводит счетчик в "1". Формируется сигнал на третьим выходе элемента дешифрации 120 (фиг. 7), по которому по цепочке ЗИ вЂ И 87, ИЛИ 93 устанавливается в "1" триггер 171 в блоке

5 управления приемо-передачей (фиг.12) разрешая прохождение тактовой частоты через элементы И 176, 2И-ИЛИ 18 1

3? 10981 версного выхода триггера 168 переписывается в триггер 169. Если информация принята без ошибок, т.е. триггер

168 блока 4 контроля четности (фиг.11) остался в состоянии 0 то триггер

Ф

169 устанавливается в "1", возбуждая элемент И- 106 в дешифраторе 8 (фиг.7) формирующий сигнал записи в буферный регистр 3. По этому сигналу информация из сдвигового регистра 1 переписывается в буферный регистр 3 и далее через блок 16 входных переключателей выдается на выход. Также по сигналу с выхода триггера 160 блока 4 контроля четности устанавливается в 0" счетчик 166 в блоке 18 контроля. После окончания тридцать второго тактового импульса происходит сброс триггеров 168 и 169 в блоке 4 контроля четности (фиг. 11). По тридцать третьz0 ему импульсу тактовой частоты формируется сигнал на шестом выходе элемента дешифрации 120 (фиг. 7), устанавливая на выходе элемента 4И-ИЛИ

89 уровень.-"1". формирующий сигнал разрешения следующему устройству для приема и передачи данных, а затем устройство переходит в режим контроля.

Если информация принята с ошибкой, т.е. триггер 168 блока 4 контроля

30 четности (фиг. 11) установился в то в момент появления признака "Контроль" содержимое счетчика 166 в блоке 18 контроля (фиг. 10) увеличивается на "1". Если подряд в 8 циклах приема информация принимается с ошибкой, то на выходе счетчика 166 устанавливается уровень " !, который через элемент ИЛИ 155 формирует сигнал "Отказ". 40

Если при приеме информации син-. хроимпульс не расшифровался до момента установки признака "Контроль" то "i" из триггера 159 переписывается в триггер 165, формируя на выходе элемента ИЛИ !55 сигнал "Отказ". Если в цикле приема входная информация перестает поступать на устройство, то перестают вырабатываться импульсы тактовой частоты на 50 выходе элемента ИЛИ-НЕ 67 (фиг. 4) и по сигналам тактовой частоты, поступающим через элемент И 157 на счетчик 167, содержимое счетчика начинает .увеличиваться, и в момент 55 переполнения счетчика формируется сигнал "Отказ". Одновременно на выходе блока 18 контроля устанавли04 38 вается сигнал, по которому и дешифраторе 8 (фиг. 7) срабатывает элемент И 112, формируя через элемент И 108 сигнал начальной установки устройства.

При работе старшего устройства в режиме с внутренней синхронизацией с полноразрядными словами в режиме передачи признак Передача" через элемент ИЛИ 79 устанавливает н "0" триггер 81. На выходах блока 72 элементов ИЛИ устанавливаются уровни

"0", формируя на выходах блока 74 элементов ИЛИ-НЕ уровень "1", а на выходах блока 75 элементов ИЛИ-НЕ уровень 0", разрешая прохождение информации через переключающие элементы 187 н устройство для приема и передачи данных.

Если устройство работает н режиме

"Прием", то признак Прием поступает через элемент НЕ 78 уровнем "0" на элемент ИЛИ-НЕ 80, формируя на его выходе уровень "1", устанавливающий триггер 8 1 в состояние "1".

На выходах блока 72 элементов ИЛИ устанавливаются уровни "1", формирующие на выходах блока 74 элементов ИЛИ-НЕ уровень "0", а на выходах блока 75 элементов ИЛИ-НЕ уровень "1", разрешая выдачу принятой информации из устройства для приема и передачи данных через переключающие элементы 188 на внешние устройства, 1098104

39

40 иа регистр 182 (фиг. 13) . Информация в регистре 182 сдвигается на 1 разряд, в результате чего на выходе регистра появляется первый разряд передаваемой информации. Далее переда- ча информации осуществляется так же, как и в старшем устройстве, за исключением того, что признак контроль.— ного разряда на выходе элемента

4И-ИЛИ 88 (фиг. /) и сигнал разрешения для следующего устройства на выходе элемента 4И-ИЛИ 89 формируются соответственно на33 и 34 тактах тактовой частоты

Таким образом повышается достоверность устройства.

1098104

1098 104

1098104

I 098104 ,Г

) 1р

1

)@

И (21

30981 04

1098104

1098104

ВщщПЦ Заказ 4223/45 Тираж 635 Подписное филиал ППП "Патент", г.Ужгород, уп.Проектная, 4

Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных Устройство для передачи и приема данных 

 

Похожие патенты:

Изобретение относится к способам кодирования двоичной информации с помощью времяимпульсных кодов, а также к способам декодирования информации, закодированной такими времяимпульсными кодами

Изобретение относится к электро- и радиосвязи и может использоваться в проводных, радио- и радиорелейных и метеорных линиях связи с обратным и без обратного канала

Изобретение относится к электро- и радиосвязи и может использоваться в проводных, радио-, радиорелейных и космических системах связи

Изобретение относится к электро- и радиосвязи и может использоваться для передачи многоканальных и одноканальных сообщений в стартстопном и непрерывном режимах по радио-, радиорелейным, оптическим и космическим линиям связи

Изобретение относится к электро- и радиосвязи и может использоваться для передачи многоканальных и одноканальных сообщений в стартстопном и непрерывном режимах по радио-, радиорелейным, оптическим и космическим линиям связи

Изобретение относится к электро- и радиосвязи и может быть использовано в проводных, радио-, радиорелейных и метеорных линиях связи с обратным или без обратного канала

Изобретение относится к области электро- и радиосвязи и может быть использовано в проводных, радио-, радиорелейных и метеорных линиях связи

Изобретение относится к электро- и радиосвязи и может использоваться в проводных, радио-, радиорелейных и метеорных линиях связи

Изобретение относится к электросвязи и может использоваться в проводных, радио-, радиорелейных и космических системах связи
Наверх