Многопостовое устройство для контроля параметров электронных схем

 

1. МНОГОПОСТОВОЕ УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРАМЕТРОВ ЭЛЕКТРОННЫХ СХЕМ, содержащее блок источников сигналов воздействий и измерительный блок, подключенные выходами и входа-ми к соответствующим 1л-парам горизонтальных шин измерительно-матричного коммутатора, рабочие посты, содержащие элементы коммутации, каждая из k-nap вертикальных тин измерительноматричного коммутатора соединена через соответствующие элементы коммутации каждого из рабочих постов с клеммами для подключения выводов контролируемых электронных схем, управляющие входы измерительного матричного коммутатора подключены к выходам соответствующих регистров, управляюЕ(не входы блока источников сигналов Бездействий и измерительного блока соединены с соответствующими первой и второй группами первых выходов блока управления, первый и второй входы которого соединены соответственно с выходами Годен и Брак измерительного блока и с первым и вторьм входами формирователей готовности, третья группа первых выходов блока управления соединена с соответствующими входами ьЙБЛИнП регистров , второй выход - с третьим входом первого формирователя готовности , третий выход - с четвертыми входами формирователей готовности, четвертый выход - с пятыми входами формирователей готовности, третий вход - с третьими выходами формирователей готовности, четвертый вход с четвертыми выходами формирователей готовности, второй выход каждого i-го формирователя готовности соединен с третьим входом 1+1-го формирователя готовности, отличающееся тем, что, с целью расширения области применения, повышения надежности устройства, в него введены К первых элементов ИЛИ, (Л а в каждый рабочий пост введены К первых элементов И, входы каждого из К первых элементов ИЛИ соединены с выходами соответствующих регистров , их выходы - с первыми входами первых элементов И данного рабочего поста, выходы которых соединены с входами соответствующих элементов 00 коммутаций, а вторые входы - с персо вым выходом формирователя готовнос ти данного поста. 2. Устройство по п.1, о т л и 4 чающееся тем, что блок управления содержит генератор тактовых импульсов, соединенный выходом с четвертым выходом блока и с первьми входами второго и третьего элементов И, второй вход второго элемента И соединен с выходом первого триггера, первый вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен через первый формирователь импульсов с третьим входом бдока, второй выход и четвер

1108374 тый вход которого соединены соответственно с выходом и вторым входом третьего элемента И, первый и второй входы — с одноименными входами третьего эпемента ИЛИ, соединенного выходом через первый элемент задержки с первым входом четвертого элемента И, непосредственно — с первым входом вычитающего счетчика, выход которого соединен через дешифратор нуля с вторым входом четвертого элемента И, соединенного выходом с вторым входом второго элемента ИЛИ, вход второго формирователя импульсов соединен с выходом дешифратора нуля, а выход — с третьим выходом блока и с первым входом счетчика адреса, соединенного вторым входом через второй элемент задержки с выходом второго элемента И и с первым входом блока памяти, соединенного вторым входом с выходом фотосчитывающего блока, третьим входом — с выходом счетчика адреса, соединенного третьим входом с выходом клавишного переключателя, первый выход блока памяти соединен с первым входом дешифратора адреса, соединенного первым выходом с вторым входом первого триггера, вторые выходы блока памяти соединены с соответствующими первыми входами первого, второго, третьего и четвертого блоков элементов И, первый выход первого блока элементов И соединен с вторым входом вычитающего счетчика, второй выход — с первым входом.дешифратора адреса, второй и третий входы которого соединены с первыми выходами соответственно второго и третьего блоков элементов

И, вторым выходом — с вторым входом четвертого блока элементов И, первые выходы четвертого блока элементов И соединены с первой группой первых выходов блока, вторые выходы третьего и второго блоков элементов И соединены соответственно с

Изобретение относится к измерительной технике и предназначено для ис и Ол ьз Ова ни я в сис Г pMB?: KoHTpo— второй и третьей группами выходов блока .

3. Устройство по п.1, о т л и ч а ю щ е е с я тем, что формирователь готовности сод ржит индикатор брака, соединенный зходом с первым выходом второго триггера и с первым входом четвертого элемента ИЛИ, соединенного вторым входом с первым входом второго триггера, с первым входом третьего триггера и через третий формирователь импульсов с третьим входом формирователя, вход индикатора годности соединен с выходом четвертого триггера, соединенного первым входом с выходом пятого элемента И, вторым входом с выходом четвертого элемента ИЛИ, второй вход второго триггера соединен с выходом шесто.-о элемента И, соединенного первым входом с вторым входом фо >мирователя, вторым входом — с первым выходом третьего триггера, с вторым выходом формирователя, с первым входом пятого элемента И и с первым входом элемента И-НЕ, второй выход третье: о триггера через первый диод соединен с четвертым выходом формирователя, первый вход которого соединен с вторым входом пятого элемента И, третий вход которого соединен с в..орым выходом второго триггера, в"орой вход третьего триггера соединен с выходом седьмого элемента И, первый вход которого соединен с пятым входом формирователя, второй вход — с первым выходом пятого триггера, соединенного первым входом с четвертым входом формирователя, вторым входом через замыкающую кнопку — с шиной питания устройства, вторым выходом — с вторым входом элемента И-НЕ, соединенного выходом через второй диод с третьим выходом формирователя, через инвертор — с первым выходом формирователя. ля электрических параметров электронных схем, в частности интегральных микросхем.

1108374

Известно многопостовое устройство для контроля параметров электронных схем, содержащее блок управления, рабочие посты с коммутаторами для подключения контролируемых схем, коммутатор выводов схемы, к горизонтальным шинам коммутатора выводов (измерительного коммутатора) схемы подключены блоки программных источникон и измерительный блок, а к вертикальным шинам — входы коммутаторов рабочих постов, к выходам последних подключены выводы контролируемых схем 513.

В данном устройстве по заданной блоком управления программе блоки программных источников и измерительный блок через выбранные вертикальные шины коммутатора выводов и коммутатор рабочего поста подключаются к выводам контролируемой схемы, затем блоки программных источников и измерительный блок последовательно формируют тестовые условия, т.е. сигналы воздействия и режим измерения параметров контролируемой схемы.

Однако с вертикальными шинами соединяются все выводы контролируемой схемы независимо от использования их по схеме измерения в данном тесте.

А так как линия связи рабочего поста с коммутатором выводов имеет распределенные емкости относительно корпуса устройства, то в тесте происходит заряд емкости СН невыбранных выводов контролируемой схемы. Между тестами заряд емкостей CH изменяется незначительно, и поэтому переключение коммутатора выводов происходит под током, так как коммутационные элементы выполнены часто на механических контактах (например, герконах типа КЭМ 1A) то это вызывает их повышенный износ.

Если контролю подлежит микросхема с входными сигналами с нормированной длительностью фронта (среза), например многоразрядные счетчики, то из-за наличия емкости СН происходит завал фронта выходного импульса триггера первого разряда и триггер второго разряда переключаться не будет. Таким образом, данный класс микросхем на известном устройстве контролироваться не может, что сужает область его применения.

Наиболее близким техническим решением к предлагаемому является многопостовое устройство для контроля параметров эл ектр онных с хем, с одержащее блок источников сигналов воздействий и измерительный блок, подключенный к соответствующим и-парам

5 горизонтальных шин измерительно-матричного коммутатора, рабочие посты, содержащие элементы коммутации, каждая из K-пар вертикальных шин измерительно-матричного коммутатора

10 соединена через соответствующие эле l5

25

55 менты коммутации каждого из рабочих постов с клеммами для подключения выводов контролируемых электронных сЙем, управляющие входы измерительного матричного коммутатора подключены к выходам соответствующих регистров, управляющие входы блока источников сигналов воздействий и измерительного блока соединены с соответствующими первой и второй группами первых выходов блока управления,. первый и второй входы которого соединены соответственно с выходами "

"Годен" и "Брак" измерительного блока и с первым и вторым входом формирователей готовности, третья группа первых выходов блока управления соединена с соответствующими входами регистров, второй выход — с третьим входом первого формирователя готовности, третий выход — с четвертыми входами формирователей готовности, четвертый выход — с пятыми входами формирователей готовности, третий вход — с третьими выходами формирователей готовности, четвертый вход с четвертыми выходами формирователей готовности, .второй выход каждого

i — го формирователя готовности соединен с третьим входом каждого i+1-го формирователя готовности (2).

Известное устройство имеет шесть рабочих постов, причем последний пост удален от измерительного коммутатора на расстояние более 0 м. При этом величина емкости CH достигает

5-6 тыс.пФ. В устройстве все выводы контролируемой схемы подключаются к вертикальным шинам измерительного коммутатора также независимо от состояния последнего и переключение его коммутационных элементов производится под током разряда емкости СН, на который, кроме того, происходит завал фронтов. Поэтому известное многопостовое устройство контроля параметров электронных схем используется преимущественно для проверки

3 1108 схем с комбинационной логикой (схемы типа И-НЕ, ИЛИ-НЕ и т.п.) с ненормированными переходными процессами. Для контроля микросхем, требующих для переключения нормированных

3 по времени входных сигналов (например, многоразрядных счетчиков, регистров сдвига и т.п.), указанное устройство не подходит.

Таким образом, недостатками известного многопостового устройства контроля параметров электронных схем являются ограниченность области применения и низкая надежность.

Цель изобретения — расширение

15 области применения устройства и повышение его надежности.

Поставленная цель достигается тем, что в многопастовое устройство для контроля параметров электронных схем, содержащее блок источников сигналов воздействий и измерительный блок, подключенные выхо ами и входами к соответствующим и -парам горизантальных шин измерительно-матричного коммутатора, рабочие посты, содержа— щие элементы коммутации, каждая из

lc-пар вертикальных шин измерительноматричного коммутатора соединена через соответствующие элементы комму— тации каждого из рабочих постов с клеммами для подключения выводов контролируемых электронных схем, управляющие входы измерительного матричного коммутатора подключены к выходам соответствующих регистров, управляющие входы блока источников сигналов воздействий и измерительного блока соединены с соответствующими первой и второй группами первых

40 выходов блока управления, первый и второй входы которого соединены соответств енно с выходами Годен и

"Брак" измерительного блока и с пер— вым и вторым входами формирователей

45 готовности, третья группа первых выходов блока управления соединена с соответствующими входами регистров, второй выход — с третьим входам первого формирователя готовности, третий выход — с четвертыми входами формирователей готовности, четвертый выход — с пятыми входами формирователей готовности, третий вход — с третьими выходами формирователей с<; готовности, четвертый вход — с четвертыми выходами формирователей готовности, второй выход каждого i-ãî формирователя готовности соединен

374 с тРетьим входом 1+1-го формирователя Fo ToBHoc TH введены К первых элементов ИЛР, а в каждый рабочий пост введены К первых элементов И, входы каждого из К первых элементов ИЛИ соединены с выходами соответствующих регистров, их выходы — с первыми входами первых элементов И данного рабочего поста

Ф выходы которых соединены с входами соответствующих элементов коммутаций, а вторые входы — с первым выходом формирователя готовности данного поста.

При этом блок управления содержит генератор тактовых импульсов, соединенный выходом с четвертым выходом блока и с первыми входами второго и третьего элементов И, второй вход второго элемента И соединен с выхо— дом первого триггер,ь, первый вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен через первяй формирователь импульсов с третьим входом блока, второй выход и четвертый вход кото— рого соединены соответственно с выходом и вторым входом третьего элемента И, первый и второй входы — с одноименными входами третьего элемента ИЛИ, соединенного выходом через первый элемент задержки с первым входом четвертого элемента И„ непосредственно — с первым входом вычитающего счетчика, выход которого соединен через дешифратор нуля с вторым входом четвертого элемента

И, соединенного выходом с вторым входом второго элемента ИЛИ, вход второго формироватепя импульсов соединен с выходом дешифратора нуля, а выход — с третьим выходом блока и с первым входом счетчика адреса, соединенного вторым входом через второй элемент задержки с выходом второго элемента И я с первым входом блока памяти, соединенного втоРым входом с выходом фатосчитывающего блока, третьим входом — с выходом счетчика адре"а, соединенного третьим входом с выходом клавишного переключателя, первый выход блока памяти соединен с первым входом дешифратора адреса, соединенного первым выходом с вторым входом первого триггера, вторые вькоды блока памяти соединены с соответствующими первыми входами первого, второго, третьего и четвертого блоков эле1108374

7 ментов И, первый выход первого блока элементов И соединен с вторым входом вычитающего счетчика, второй выход — с первым входом дешифратора адреса, второй и третий входы кото5 рого соединены с первыми выходами соответственно второго и третьего блоков элементов И, вторым выходом— с вторым входом четвертого блока элементов И, первые выходы четверто1О го блока элементов И соединены с первой группой первых выходов блока, вторые выходы третьего и второго блоков элементов И соединены соответственно с второй и третьей группами !

5 выходов блока.

Кроме того, формирователь готовности содержит индикатор брака, соединенный входом с первым выходом второго триггера и с первым входом 20 четвертого элемента ИЛИ, соединенного вторым входом с первым входом второго триггера, с первым входом третьего триггера и через третий формирователь импульсов с третьим входом формирователя, вход индикатбра годности соединен с выходом четвертого триггера, соединенного первым входом с выходом пятого элемента

И, вторым входом с выходом четвертого элемента ИЛИ, второй вход вто30 рого триггера соединен с выходом шестого элемента И, соединенного первым входом с вторым входом формирователя, вторым входом — с первым выходом третьего триггера, с вторым 35 выходом формирователя, с первым входом пятого элемента И и с первым входом элемента И-НЕ, второй выход третьего триггера через первый диод соединен с четвертым выходом форми40 рователя, первый вход которого соединен с вторым входом пятого элемента И, третий вход которого соединен с вторым выходом второго триггера, второй вход третьего триггера соединен с выходом ссдьмого элемента И, первый вход которого соединен с пятым входом формирователя, второй вход — с первым выходом пятого триггера, соединенного первым входом с

l четвертым входом формирователя, вторым входом через замыкающую кнопку— с шиной питания устройства, вторым выходом — с вторым входом элемента

И-НЕ, соединенного выходом через второй диод с третьим выходом формирователя, через инвертор - с первым выходом формирователя.

На фиг. 1 приведена блок-схема предлагаемого устройства; на фиг.2 структурная схема блока управления на фиг. 3 — структурная схема формирователей готовности трех рабочих постов; на фиг. 4 — временная диаграмма совместной работы трех рабочих постов.

Устройство для контроля электронных схем 1=1-1=rn содержит измери тельный блок 2, измерительный матричный коммутатор 3. блок 4 источников сигналов воздействий, элементы коммутации 5=1-5=К. рабочие посты

6=1-6=in, шину "Годен-брак" 7, регистры 8=1-8=К, первые элементы

9=1-9=К И, формирователи 10=1.-10=m готовности, первые элементы 11=1-

11=K HJIH, блок 12 управления.

Блок 4 источников сигналов воздействий состоит, например, иэ программируемых источников напряжения и тока, построенных на последЬвательно соединенных и охваченных обратной связью цифро-аналоговых преобразователей и усилителях мощности.

Измерительный блок 2 состоит, например, из цифрового управляемого измерительного прибора, цифрового компаратора и регистров граничных значений.

Блок 12 управления (фиг.2) со,держит генератор 13 тактовых импульсов, второй элемент 14 И, второй элемент 15 задержки, счетчик 16 адреса, вход 17 счетчика 16 адреса, блок 18 памяти, дешифратор 19 адреса, четвертый 20=1, третий 20=2, второй

20=3 блоки элементов И, клавишный переключатель 21, фотосчитывающий блок 22, первый 23 блок элементов

И, вычитающий счетчик 24, дешифратор нуля 25, второй формирователь 26 импульсов, третий элемент 27 ИЛИ, первый элемент 28 задержки, четвертый элемент 29 И, второй элемент 30 ИЛИ, первый формирователь 3! импульсов, первый триггер 32, третий элемент

33 И.

Формирователь 10 готовности содержит замыкающую кнопку "Пуск" 34, пятый триггер 35, элемент 36 И-HE седьмой элемент 37 И, третий триггер

38, трети." формирователь 39 импульсов, пятый 40 и шестой 41 элементы

И, четвертый элемент 42 HJIH, второй

43 и четвертый 44 триггеры, индикатор 45 брака и индикатор 46 готовнос1108374

10 ти, первый 47 и второй 48 диоды, инвертор 49, выходы и входы блока 4 источников сигналов воздействий и измерительного блока 2 подключены к соответствующим « -парам горизонтальных шин измерительного матричного коммутатора 3, каждая из к †п вертикальных шин которо. о соединена через соответствующие элементы

5=1-5=K коммутации каждого из рабо- 10 чих постов с клеммами для подкпючения выводов контролируемых электронных схем 1=1 — 1=«т управляющие входы измерительного матричного коммутатора .3 подключены к выходам 11 соответствую«цих регистров 8=1-8=К, управляющие входы блока 4 источников сигналов воздействий и измерительного блока 2 соединены с соответствую«цими первой и второй группа- 20 ми первых выходов блока 12 управления, первый и второй входы которого соединены соответственно с выходами

"Годен" и "Брак", измерительного блока 2 и с первым и вторым входами 2s формирователей 10=1 †-rn готовности, третья группа первых выходов блока

12 управления соединена с соответствующими входами регистров 8=1-8=К, второй выход — с третьим входом первого формирователя 10=1 готовности, третий выход — с четвертыми входами формирователей 10=1 †1«n готовности, четвертый выход — с пятыми входами формирователей 10=1-10-rn готовности, третий вход — с третьими выходами формирователей 10=1-10=-«и готовности, четвертый вход — с четвертыми выходами формирователей 10=1 †1« готовности, второй выход каждого из формирователей 10=i готовности соединен с третьим входом формирователя 10=i+ 1 готовности . Входы каждого из К первых элементов 11=1 †11

ИЛИ соединены с выходами соответствующих регистров 8=1-8=К, их выхо— ды — с первыми входами первых элементов 9=1 — 9=К И данно« о рабочего поста, выходы которых соединены с входами соответствующих элементов 5=1—

5=K коммутации, а вторые входы — с первым выходом формирователя готовности 10=i данного поста.

В блоке 12 управления выход гене55 ратора 13 тактовых импульсов соединен с четвертым выхс«дом блока и с первыми входами второго 14 и третьего 33 1леме««тов И, второй «хс д т то— рого элемента 14 И соединен с выходом первого триггера 32, первый вход которого соединен с выходом второго элемента 30 ИЛИ, первый вход которого соединен через первый формирователь импульсов с третьим входом блока 12, второй выход и четвертый вход которого соединены соответственно с выходом и вторым входом третьего элемента 33 V., первый и второй входы — с однонменныии входами третьего элемента 27,JIH, соединенного вьгходом через первый элемент 28 задержки с первым входом четвертого элемента 29 И, непосредственно — с первым входом вычитающего счетчика

24, выход которого соединен через дешифратор нуля 25 с вторым входом четвертого элемента 29 И, соединенного выходом с вторым входом второго элемента 30 ИЛИ, вход второго формирователя 26 импульсов соединен с вьгходом дешифратора нуля 25, а выход — с третьим выходом блока 12 и с первым входом счетчика 16 адреса, соединенного вторым входом через второй элемент 15 задержки с выходом второго элемента 14 И и с первым входом блока 18 памяти, соединенного вторым входом с выходом фотосчитывающего блока 22, третьим входом — с выходом счетчика 16 адреса, соединенного третьим входом с выходом клавишного переключателя 21, первый выход блока 18 памяти соединен с первым входом дешифратора 19 адреса, соединенного первым выходом с вторым входом первого триггера 32, вторые выходы блока 18 памяти соединены с соответствующими первыми входами первого 23, второго 20=3, третьего 20=2 и четвертого 20=1 блоков элементов И, первый выход первого блока 23 элементов И соединен с вторым входом вычитающего счетчика 24, второй выход — с первым входом дешифратора 19 адреса, второй и третий входы которого соединены с первыми выходами соответственно второго 20=3 и третьего 20=2 блоков элементов И, вторым выходом — с вторым входом четвертого блока 20=1 элементов И, первые выходы четвертого 20=1 блоков элементов И соединены с первой группой первь«х Bblxo дов блока 12, вторые выходы третьего 20=2 и второго 20=3 блоков элементов И соединены соответственно с второй и третьей группами выходов блока 12.

10=3 вырабатывают запрещающие импульсы по отрицательному перепаду длительностью большей,чем длительность

ТИ, но меньшей периода их повторения.

Триггеры 38--1 38=2, 38=3 формирователей готовности 10=1 10=2, 10=3 соединяются между собой при подключении рабочих постов друг к другу так, что образуется кольцевой сдвиговый регистр, число разрядов которого равно числу постов. Работа сдвигового регистра синхронизируется ТИ, поступающими из блока 12 управления. На фиг. 4 показаны:

50 — тактовые импульсы с генератора 13;

51 — импульсы с выхода формирователя 39=1;

52 — импульсы с выхода триггера 38=1;

53 — сигнал "Контроль готовности", 54 — сигнал с выхода формирователя 39=2;

55 — сигнал с выхода триггера

38=2;

56 — сигнал с выхода формирователя 39=3 третьего поста;

57 — сигнал с выхода триггера

38=3, 58 — сигнал с кнопки 34=3, 59 — сигнал с выхода триггера

35=3;

60 — сигнал с выхода инвертора

49=3;

61 — сигнал с выхода диода 48=3;

62 — сигнал "Конец цикла" с выхода формирователя 26.

После включения питания устройства формирователь 26 вырабатывает сигнал "Конец цикла" (62 фиг.4), а генератор 13 начинает вырабатывать

ТИ (50 фиг.4).

Рассмотрим работу сдвигового регистра на примере, когда подключены три рабочих поста (фиг.3) н ни одна кнопка 34=1, 34=2, 34=3 не нажата.

Сигнал "Конец цикла" устанавливает триггеры 35=1, 35=2, 35=3 в "0", подготавливая элемент 37=1 и элементы 37=2, 37=3 И,на других входах имеются разрешающие уровни с выходов формирователей 39=2, 39 3 импульсов соответственно. Первый ТИ через подготовленнь|е элементы 37=1, 37 2, 37-3 И поступает на входы установки в "0" триггеров 38=1, 38=2, 38=3 и по переднему фронту устанавливает их в "0". Диоды 47=1, 47=2, 47=3

11 1108374

В формирователе 10 готовности выход индикатора 45 брака соединен с первым выходом второго триггера 43 и с первым входом четвертого элемента 42 ИЛИ соединенного вторым вхоФ

5 дом с первым. входом второго триггера

43, с первым входом третьего триггера 38 и через третий формирователь

39 импульсов — с третьим входом формирователя 10, вход индикатора 46 годности соединен с выходом четвертого триггера 44, соединенного первым входом с выходом пятого элемента 40 И, вторым входом с выходом четвертого элемента 42 ИЛИ, второй вход второго триггера 43 соединен с выходом шестого элемента 41 И, со— единенного первым входом с вторым входом формирователя 10, вторым входом — с первым выходом третьего триггера 38, с вторым выходом формирователя 10, с первым входом пятого элемента 40 И и с первым входом элемента 36 И-HF., второй выход третьего триггера 38 через первый диод 47. соединен с четвертым выходом формирователя 10, первый вход которого соединен с вторым входом пятого элемента 40 И, третий вход которого соединен с вторым выходом второго триггера 43. Второй вход третьего триггера 38 соединен с выходом седьмого элемента 37 И, первый вход которого соединен с пятым входом формирователя 10, второй вход — с первым выходом пятого .триггера 35, соединенного первым входом с четвертым входом формирователя 10, вторым входом через замыкающую кнопку 34 — с шиной питания устройства, вторым выходом— с вторым входом элемента 36 И-НЕ, соединенного выходом через второй диод 48 с третьим выходом формирователя 10, через инвертор 49 — с первым выходом формирователя 10.

Устройство работает следующим образом.

Работа устройства рассматривается на примере трех постов m=3. Генератор 13 вырабатывает тактовые импульсы (ТИ) .

Формирователь 10=1 готовности рабочего поста 6=1 содержит формирователь 39 импульсов, который вырабатывает кратковременный импульс по отрицательному перепаду (по зад-. нему фронту импульса генератора 13).

Формирователи импульсов 39=2, 39=3 формирователей готовности 10=2 и

13 11083 запираются и в цепи "Контроль готовности" устанавливается высокий уровень, отпирающий элемент 33 И. Первый ТИ через элемент 33 И поступает на вход формирователя 39=1 импуль5 сов, на котором по заднему фронту формируется импульс (51 фиг.4), устанавливающий триггер 38=1 в "1".

На нулевом выходе триггера 38=1 устанавливается низкий уровень, который открывает диод 47=1 и в цепи "Контроль готовности" также устанавливается низкий уровень (53 фиг.4). Второй ТИ по переднему фронту через подготовленный элемент 37=1 И устанавливает триггер 38=1 в "0" и в момент переключения по отрицательному перепаду с выхода "1" триггера 38=1 формирователь 39=2 генерирует запрещающий импульс (54 фиг.4) длительностью большей длительности ТИ. Импульс с выхода формирователя 39=2 устанавливает по переднему фронту триггер 38=2 в "1" (55 фиг.4) и одновременно запирает элемент 37=2, запрещая, тем самым, прохождение второго ТИ на вход установки в "0" триггера 38=2. При установке в "1" триггера 38=2 íà его нулевом выходе устанавливается низкий уровень, который открывает диод 47=2 и в цепи

"Контроль готовности" также устанавливается низкий уровень (53 фиг.4), запрефйющий прохождение этого второго ТИ через элемент 33 И на вход формирователя 39=1, и триггер 38=1

ЗЬ останется в нулевом состоянии. Следующий третий ТИ по переднему фронту через подготовленный элемент

37=2 И устанавливает триггер 38=2

40 в "0" и в момент переключения по отрицательному перепаду с выхода

"1" триггера формирователь 39=2 генерирует запрещающий импульс (56 фиг.4) длительностью больше дли45 тельности ТИ. Импульс с выхода формирователя 39=3 по переднему фронту устанавливает триггер 38-3 в "1" (57 фиг.4) и одновременно запирает элемент 37=3 И запрещая тем самым, 9 1

50 прохождение третьего ТИ на вход установки в "0" триггера 38=3. При установке в "1" триггера 38=3 Hà его нулевом выходе устанавливается низкий уровень, который открывает диод

47=3 и в пепи "Контроль готовности" 1 также устанавливается низкий уровень (53 фиг.4), запрещающий прохождение третьего ТИ через элемент 33 И

74 14 на вход формирователя 39=1. Следующий четвертый ТИ по переднему фронту через подготовленный элемент 37=3 И устанавливает триггер 38=3 в "0", диод 47=3 высоким уровнем с выхода

"0 запирается, в цепи Контроль готовности устанавливается высокий уровень, элемент 33 И отпирается по одному входу. Четвертый ТИ через элемент 33 И поступает на вход формирователя 39=1 импульсов, на котором по заднему фронту формируется HMITулbc устанавливающий триггер 38=1 в "1".

Далее процесс переключения триггеров

38=1, 38=2, 38=3 будет повторяться до тех пор, пока не будет нажата кнопка "Пуск" 34=1, 34=2, 34=3 на каком-либо рабочем посту 6=1-6=я.

Таким образом, если ни одна из кнопок 34 1, 34=2, 34=3 "Пуск" не нажата, то по первому ТИ устанавливается в "1" триггер 38=1, по второму

ТИ триггер 38=1 устанавливается в

"0", а триггер 38=2 устанавливается в "1", по третьему ТИ триггер 38 2 устанавливается в "0", а триггер

38=3 — в "1", по четвертому ТИ триггер 38=3. устанавливается в "0", а триггер 38=1 — в "1", т.е . происходит сдвиг "1" по кольцевому регистру сдвига, образованному триггерами

38=1, 38=2, 38=3 и замкнутому по шине "Контроль готовности" и элементу 33 И.

При нажатии кнопки "Пуск" 34, например, на третьем посту (34=3) работа кольцевого сдвигового регистра сводится к следующему. Пусть кнопка "Пуск" 34=3 нажата в момент времени, когда триггер 38=1 был установлен в "1" (58 фиг.4). Сигнал с кнопки "Пуск" 34=3 устанавливает в "1" триггер 35=3 (59 фиг.4), который запирает элемент 37=3 И по одному входу, запрещая, тем самым, прохождение тактовых импульсов в цепь установки в "0" триггера 38=3.

Сдвиговый регистр продолжает свою работу, как было указано,до тех пор, пока не произойдет установка в

"1" триггера 38=3, и последний будет находиться в состоянии "1" до тех пор пока триггер 35=3 не будет установлен в "0".

Единичное состояние триггеров

35=3 и 38=3 обеспечивает выдачу сигнала готовности через элемент

36=3 И-НЕ и диод 48=3 в цепь "Пуск", а с выхода инвертора 49=3 (60 фиг.4) 15 подготавливает отпирание элементов.

9=1-9=K И поста 6=3. Высокий уровень с выхода "1" триггера 38=3 подготавливает отпирание элементов

40=3, 41=3 И. Сигнал готовности поступает на формирователь 31 блока

12 управления, где по переднему фронту формируется импульс, устанавливающий через элемент 30 ИЛИ триггер 32 в "1", тем самым разрешая прохождение тактового импульса с генератора 13 через элемент 14 И, который обеспечивает запуск внутренней синхронизации блока 18 памяти. Блок 18 памяти последовательно выдает слова, состоящие из адресной и информационной частей, и записанных в него с фотосчитывающего бло— ка 22, причем начальный адрес ячеек блока 18 памяти определяется кодом, занесенным в счетчик 16 адреса с клавишного регистра 21. Адресная часть слова поступает на дешифратор

19 адреса и определяет блоки элементов И 20=1, 20=2, 20=3, через которые будет передаваться информационная часть слова на блоки 1,2,8. Таким образом, в блок 4 источников сигналов воздействий будут записаны коды величины и полярности напряжений или токов, в измерительный блок 2 — коды рода работы (измерение тока или напряжения) и коды величины граничных знач<.ний, в регистры 8 — коды, определяющи» подключение выводов контролируемых схем

1=1-1=т к блоку 4 источников сигналов воздействий или :с измерительному блоку 2, а в вычитающий счетчик

24 заносится и<1фоомация О количестве тестов в цикле испытаний. Тактовый импульс, задержагн<ый на элементе 15 задержки на время, необходимое для выдачи исходных ланньгх из блока 18 памяти, обеспечивает изменение адреса в счетчике 16 адреса. По окончании выдачи исходных данных из блока 18 памяти триггер 32 устанавливается в "0" с выхода дешифратора

19 адреса, запрещая прохождение следующего тактового импульса, через элемент 14 И. ПО информации, выданной из блока 18 памяти, блок 4 источников с игна. 10<1 Воэд< 1<ствиЙ и из.<ерительный блок 2 залают требуемь1» Лля контроля Il

108374

20

5) 16 коммутатора 3 подключают горизонтальные шины к соответствующим вертикальным шинам. Информация из регистров 8=1 — 8=К через элементы

11=1 — 11=К ИЛИ и элементы 9=1-9=К И, подготовленные сигналом Пуск вызывает срабатывание элементов коммутации 5=1-5=К рабочих постов 6=1-6=<эх, обеспечивая подключение к вь1водам контролируемой схемы 1 только тех вертикальных шин, которые хотя бы одним коммутационным элементом измерительного матричного коммутатора 3 подключены к горизонтальным шинам. Если в регистр 8=1 не занесена информация, то это означает, что ни один элемент:коммутации соответствующего столбца измерительного матричного коммутатора 3 не включится, на выходе элемента 11= 1 ИЛИ низкий уровень и соответствующий элемент коммутации 5=i поста 6=1 не включится. Таким образом, в каждом тесте к вертикальным шинам оказываются подключенными только те выводы, которые задействованы по схеме измерения.

По окончании измерений измерительный блок 2 по результатам сравнения измеренной величины с граничными значениями формирует сигнал Брак

1l 1f или Годен, который пп шине 7 передается в блок 12. Этот сигнал через элемент 27 ИЛИ уменьшает содержимое счетчика 24 на единицу, а через элемент 28 задержки и элемент 29 И, подготовленный высоким уровнем с дешифратора нуля 25 и элемент 30 ИЛИ, устанавливает триггер 32 в "1", подготавливая элемент 14 И и разрешая прохождение тактового импульса с генератора 13 в блок 18 памяти, обеспечивая, тем самым, передачу исходных данных для формирования следующего теста. Одновременно сигналы Годен"

40=3 И оказывается закрытым низким уровнем с выхода "0" триггера 43=3, следовательно, индикатор "Брак" остается включенным до конца цикла.

1108374

18

Таким образом, испытания продолжаются до последнего теста. При поступлении последнего сигнала "Годен" или "Брак" счетчик 24 обнуляется, на выходе дешифратора нуля 25 устанавливается низкий уровень, а формирователь 26 по перепаду с выхода дешифратора нуля 25 формирует сигнал "Конец цикла", по которому счетчик 16 адреса устанавливается в "0", io а все элементы устройства устанавливаются в исходное состояние. Одновременно низкий уровень с выхода дешифратора нуля 25 запрещает прохождение сигналов "Годен" или "Брак", 15 задержанных на элементе 28 задержки, через элемент 29 И и триггер 32 оста- ется в нулевом состоянии. Цикл испытаний закончен.

Таким образом, введение элементов

9=1-9=К И, 11=1-11=К ИЛИ обеспечивает в каждом тесте подключение к линиям связи с вертикальными шинами измерительного матричного коммутато- 2S ра 3 только тех выводов контролируемых схем 1=1-1=m, которые задействованы по схеме измерения. Поэтому распределенные емкости "невыбранных" линий связи с вертикальных шин коммутатора не заряжаются и в последующих тестах подключение выводов контролируемых схем 1=1 1=m к линиям связи, а также вертикальных шин измерительного матричного коммутатора 3 к горизонтальным происходит

"сухими" контактами коммутационных элементов соответственно, что повышает надежность устройства. Это, в свою очередь, исключает возможность возникновения переходных процессов (как показывает практика, зачастую превышающих предельно допустимые режимы) на выводах контролируемых схем 1=1-1=m. Так как в предлагаемом многопостовом устройстве контроля обеспечено отключение (гэдключение) любого вывода контролируемой схемы 1 от (К) соответствующей линии связи непосредственно на рабочем посту, то имеется возможность контроля схем, например счетчиков, ре-! гистров сдвига и т.п., с нормированными по времени входными сиг-. налами, что расширяет область применения уотройства.

1 )08374

Фие /

1108374

1108374

1108374

ТИП Tgriat тИО+г Ту Фз

Соста вител ь В. дворкин

Техред Ж. Кастелевич

Корректор Л.Лвраменко

Редактор М.Бандура

Заказ 5857/31 Тираж 711 Подписное

ВИИИПИ Государственного комитета СССР по делам изобретений и открытий

11 И)35, Москва, Ж вЂ” 35, Раушская наб., д. 4/5 пни. п TIIUI "Патент", r. Ужгород, ул. Проектная, 4

Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем Многопостовое устройство для контроля параметров электронных схем 

 

Похожие патенты:

Изобретение относится к области микроэлектроники и может быть использовано для выделения из партии интегральных схем (ИС) схемы повышенной надежности

Изобретение относится к области испытания объектов электронной техники, в частности предназначено для отбраковки образцов интегральных микросхем с аномально низкой радиационной стойкостью и надежностью

Изобретение относится к контрольно-измерительной технике
Наверх