Блок управления многофазным импульсным стабилизатором

 

ВЛОК УПРАВЛЕНИЯ МНОГОФЛЗНЫМ ИМПУЛЬСНЫМ СТАБИЛИЗАТОРОМ НАПРЯЖЕНИЯ , содержащий генератор синхроимпульсов , формирователь импульсов синхронизации ршротно-импульсного мрдулятора, универсальный N-разрядимй регистр сдвига переднего и задйегбфронтов Импульсов, N триггеров управления, N логических эленентбв , два формирователя тактовнх импульсов, два формирователя стр&б-импульсое, источник опорного напряжения, вспомогательный источник питания и блок сравнения, при последний одним из входов подключен к источнику опорного напряжения , другим входом - к выводу 1У1я подключения выходных клекм многофазного импульсного стабилизатора напряжения, а выходом подсоединен к одному из входов широтно-импулъсного модулятора, другой вход которого подключён к формирователю импульсов синхронизация широтно-импульсного модулятора, выход широтно-иьтульсно го модулятора через второй формирователь строб-импульсов подключен к общей точке соединения входа установки в О второго, форми1хэвателя тактовых импульсов и входов последовательного приема информации, выбора режима приема информации, синхронизсщии режима параллельного приема информации универсального N-разрЯдного регистра сдвига задних фронтов импульсов, у которого вход синхронизации режима последоват;ельного приема информации подключен к выходу второго формирователя тактовых импульсов, вход первого разряда параллельного приёма информации подключен к плюсовой шине вспомогательного источника питания; входы от второго до N-ro разряда параллельного приема информации соединены с минусовой шиной указанного вспомогательного источника питания, выходы от первоi го до N-ro разряда подсоединены к входам синхронизации соответственно (Л от первого до N-ro триггера управления , у которых выходы подключены к выводам для подключения управляющих входов соответствующих преобразовательных фаз многофазного импульсного стабилизатора напряжения, входы R подключены к выходам соответствующих логических элементов 2ИНЕ , а входы D подключены к полюсою о эо вой шине вспомогательного источника питания, первый вход от первого до N-ro логического элемента 2И-НЕ подключен к выходу первого формирователя строб-импульсов, вход которого подключен к выходу первого форСП мирователя тактовых импульсов, подключенного входом к выходу генератора синхроимпульсов и входу второго формирователя тактовых импульсов, универсальный N-разрядный регистр) сдвига передних Фронтов импульсов входом синхронизации режима последовательного приема информации .подключен к выходу первого Формирователя тактовых импульсов, выходом от первого до N-ro разряда подсоединен к второму входу соответственно от первого до N-ro логического алемен

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

OllNGAHNE ИЗОБРЕТЕНИЯ ":

И ABTOPCHOMY СВИДЕТЕЛЬСТВУ

rOCVn m A НОМИТЕТ CCCP

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРНТН4 (21) 3574990/24-07 (22) 07.04.83 (46) 07,. 1. 84. Бюл. В 41 (72) А.Ф.Кадацкий, В.П.Кривозубов, Л.А.Сиротин н В.Ф.Яковлев (7i) Куйбыаевскнй электротехнический институт связи (53) 621.316.722.1 (088.8) (56) 1. Вопросы радиотехники. вып.2, Сер. общетехннческая, 1981, с. 127, рнс., 6.

2. Авторское свидетельство СССР

В 1019413 кл. Ci 05 F 1/56, 1982 ° (54) (57) БЛОК УПРАВЛЕНИЯ ИНОГОФАЗHbH ИИПУЛЬСНЬМ СТАБИЛИЗАТОРОМ НАПРЯЖЕНИЯ, содержащий генератор синхроимпульсов, формирователь импульсов синхронизации широтно-импульсного мрдулятора, универсальный N-разряд.ный регистр сдвига переднего и задsего фронтов импульсов, N триггеров управления, N логическйх элементов 2И- НЕ, два формирователя тактовых импульсов, два формирователя стрОб-импульсои, источник опорного напряжения, вспомогательный источник .питания и блок сравнения, при этом последний одним из входов подключен к источнику опорного напряжения, другим входом - к выводу для подключения выходных клемм многофазного импульсного стабилизатора напряжения, а выходом подсоеди нен к одному из входов широтно-импульсного модулятора, другой вход которого подключен к формирователю ймпульсов синхронизация широтно-импульсного модулятора, выход широтно-импульсного модулятора через второй формирователь строб-импульсов подключен к общей точке соединения входа установки:в "0" второго формйрователя тактовых импульсов и входов последовательного приема информации, выбора режима приема

„.ЯО„„A

Ц5Р Н 02 Р 13/16, G 05 F 1/56 информации, синхронизации режима параллельного приема информации универсального N-разрядного регистра сдвига задних фронтов импульсов, у которого вход синхронизации режима последовательного приема информации подключен к выходу второго формирователя тактовых импульсов, вход первого разряда параллельного приема информации подключен к плю совой шине вспомогательного источника питания, входы от второго до

N-ro разряда параллельного приема информации соединены с минусовой шиной указанного вспомогательного источника питания, выходы от первого до И-го разряда подсоединены к со входам синхронизации соответственно от первого до N-го триггера управления, у которых выходы подключены к выводам для подключения управляю- С„, щих входов соответствующих преобразовательных фаз многофазного импульсного стабилизатора напряжения, входи R подключены к выходам соот- )м б ветствующих логических элементов 2ИНЕ, а входы Р подключены к полюсоиой шине вспомогательного источника питания, первый вход от первого до

N-го логического элемента 2И-НЕ подключен к выходу первого формирователя строб-импульсов, вход которого подключен к выходу первого формирователя тактовых импульсов, подключенного входом к выходу генератора синхроимпульсов и входу второго формирователя тактовых импульсов, универсальный N-разрядный регистр сдвига передних фронтов импульсов входом синхронизации режима последовательного приема информации .подключен к выходу первого формирователя тактовых импульсов, выходом от первого до М-го разряда подсоединен к второму входу соответственно от первого до Х-го логического элемен"

1123085 та 2И-НЕ, отличающийся тем, что, с пелью расширения функциональных возможностей и улучшения качества процесса регулирования,.в . него введен третий формирователь строб-импульсов, вход которого подключен к выходу широтно-импульсного модулятора, вход формирователя импульсов синхронизации широтно-импульсного .модулятора подключен к выходу генератора импульсов синхронизации, универсальный Н -разрядный регистр сдвига передних фронтов импульсов входами последовательного

Изобретение относится к электротехнике и может быть использовано н качестве блока управления многофазных импульсных источников электропитания электротехнической и ра- 5 диоэлектронной аппаратуры различного назначения.

Известен блок управления многофазным импульсным стабилизатором, содержащий генератор синхроимпульсов, выходом подключенный к первому входу регистра сдвига импульсон и входу Формирования импульсон синхронизации широтно-импульсного модулятора, выход упомянутого формирователя подключен к первому входу широтно-импульсного модулятора, выходом подключенного к второму входу регистра сдвига импульсов, выходы которого подключены к выходным выводам для подключения входов управления преобразовательных. ячеек многофаз-! ного стабилизатора, блок сравнения, первый вход которого подключен к источнику эталонного напряжения, второй вход подсбедннен к клемме для подключения нагрузки многофазного импульсного стабилизатора,. а.вьиод соединен со вторым входом широтноимпульсного модулятора (1) .

Недостатками данного блока уп- 30 равления являются. низкая надежность и малые удельно-массовые показатели.вследствие того,что равномерность распределения тока нагрузки между . силовыми фазамИ достигается увеличе-. 3$ нием числа N силовых фаз.

Наиболее близким к предлагаемому является блок управления многофазным импульсным стабилизатором напряжения, состоящий из генератора синх- @ роимпульсон, формирователя импульсов синхронизации широтно-импульсного модулятора, универсального N-разрядного регистра сдвига задних фронтов приема информации, выбора режима . приема информации, синхронизации режима параллельного приема информации подключен к выходу третьего формирователя строб-импульсов и к входу установки н "О" первого формирователя тактовых импульсов, нход первого разряда параллельного приема информации подсоединен K плюсовой шине вспомогательного источника питания, вход от второго до я -го разряда параллельного приема информации соединен с минусовой шиной вспомогательного источника питания. импульсов, N триггеров управления, N логических элементов 2И-ИЕ, двух формирователей тактовых импульсов, двух ФОрмиронателей строб-импульсов, источника опорного напряжения, источника питания блока управления, схемы сравнения, при этом укаэанная схема сравнения одним из входов подключена к источнику опорного напряжения, другим — к нагрузке стабилизатора, а выходом - к одному из входов широтно-импульсного модулятора, другой вход которого подключен к . формирователю импульсов синхронизации широтно-импульсного модулятора, подключенного выходом .через второй формирователь строб-импульсов к общей точке соединения входа установки в "0" второго формирователя тактовых импульсов и входов оследонательного приема информации, выбора режима приема информации, синхронизации режима. параллельного приема информации универсального М-разрядного регистра сдвига задних фронтов импульсон, у которого вход синхронизации режима последовательного приема информации подключен к выходу второго. формирователя тактовых импульсов, вход первого разряда па "-раллельиого приема информации — к плюсовой шине источника питания блока управления, вход второго, третьего,..., И-го разряда параллельного приема информации — к минусовой шине указанного источника питания, вы-"" ходы первого, второго,..., N-ro разРядов - к входам синхронизации соотнетстненно первого, второго, N-го триггера"управления, у которых выходы подключены к входам соотнетстнующи>ь силовых преобразовательных фаз, входы R. - к выходам соответствующих логических элементов 2И-НЕ, входы П вЂ” к плюсовой шине источника

1123085 питания блока управления, первый вход первого,.второго, ° .., N-го логического эЛемента 2И-НЕ подключен к выходу первого формирователя стробимпульсов (2) .

Недостатками известного блока управления являются ограниченные функциональные возможности вследствие обеспечения лишь процесса регулирования с широтно-импульсной модуляцией заднего (переднего) Фронта им-. пульса, кроме того, временная задержка переднего заднего) Фпонта импульсов широтно-модулированного сигнала относительно сигнала синхронизации режима последовательного 15 приема информации приводит к уменьшению точности воспроизведения вы- ходного сигнала широтно-импульсного модулятора и ухудшению процесса регулирования. 20

Пель изобретения — расширение функциональных воэможностей и улучшение кйчества процесса регулирования.

Эта целв достигается тем, что в блок .управления, содержащий генератор синхроимпульсов, формирователь импульсов синхронизации широтно-импульсного модулятора, универсальный N-разрядный регистр сдвига переднего и заднего фронтов импульсов, N триггеров .управления, N логических элементов 2И-НЕ, два формирователя тактовых импульсов, два формирователя строб-импульсов, источник опорного напряжения, вспомогательный источник питания и блок сравнения, при этом последний одним из входов подключен к источнику опорного напряжения, другим входом— к выводу для подключения выходных клемм многофазного импульсного стабилизатора напряжения, а выходом подсоединен к одному из входов широтно-импульсного модулятора, другой вход которого подключен к Формирователю импульсов синхронизации широтно-импульсного модулятора, выход широтно-импульсного модулятора через второй формирователь строб-импульсов подключен к общей точке соединения входа установки в "О." второго формирователя тактовых импульсов и входов последовательного приема информации, выбора режима приема информации, синхронизации режима параллельного приема инФормации универ-. сального N-разрядного регистра сдвига задних Фронтов импульсов, у которого вход синхронизации: режима последовательного приема информации подключен к выходу второго формирователя тактовых импульсов, вход первого разряда параллельного приема информации подключен к плюсовой шине вспомогательного истЬч30

65 ника питания, входы от второго.до

N-ro разряда параллельного приема информации соединены с минусовой шиной указанного вспомогательного источника питания, выходы от первого до N-ro разряда подсоединены к входам синхронизации соответственно от первого до N-ro триггера управления, у которых выходы подключены к выводам для подключения управляющих входов соответствующих преобразовательных фаз многофазного импульсного стабилизатора напряжения; входы R подключены к выходам соответствующих логических элементов 2 И-НЕ, а входы D подключены к полюсовой шине вспомогательного источника питания, первый вход от первого до N-ro логического элемента 2И-НЕ подключен к выходу первого формирователя строб-импульсов, вход которого подключен к выходу первого формирователя тактовых импульсов, подключенного входом к выходу генератора синхроимпульсов и входу второго Формирователя тактовых импульсов, универсальный N-разрядный регистр сдвига передних фронтов импульсов входом синхронизации режима последовательного приема информации подключен к выходу первого формирователя тактовых импульсов, выходом от первого до N-ro разряда подсоединен к второму входу соответственно от первого до М-го логического элемента 2И-НЕ, введен третий формирователь строб-импульсов, вход которого подключен к выходу широтно-импульсного модулятора, вход Фор» мирователя импульсов синхронизации широтно-импульсного модулятора подключен к выходу генератора импульсов синхронизации, универсальный

N-разрядный регистр сдвига перед-. них Фронтов импульсов входами последовательного приема информации, выбора режима приема информации, синхронизации режима параллельного приема информации подключен к выходу третьего формирователя строб-импульсов и к входу установки в "О" первого формирователя тактовых импульсов, вход первого разряда параллель.- ного приема информации подсоединен к плюсовой шине вспомогательного ис-. точника питания, вход от второго до

N-го разряда параллельного приема информации соединен с минусовой ши" ной вспомогательного источника питания.

На фиг.1 приведена схема блока управления многофазного импульсного стабилиэатора; на фиг.2 — эпюры напряжений, поясняющие его работу.

Многофазный импульсный стабилизатор (Аиг.1), использующий упомянутый блок управления, содержит источник 1 питания„ подключенный

1123085 к N силовым нреобразовательным фазам 2, выходные цепи которих подключены к нагрузке 3 параллельно или последовательно, и собственно блок 4 управления, Блок управления содержит генератор 5 синхроимпульсов, пер вый 6 н второй 7 Формирователи тактовых импульсов, первый 8, второй 9 и третий 10 Формирователи строб-импульсов, широтно-импульсный модулятор 11, универсальные N-разрядные регистры сдвига 12 и 13 еоответствен но переднего и заднего фронтов импульсов, источник 14 olIopHor напряжения, блок 15 сравнения, N логических элементов 16 2И-НЕ, N тригге" ров 17 управления:, источник 18 питания блока управления, Формирователь 19 импульсов синхронизации широтно-импульсного модулятора.

Эпюры напряжений (Фиг.2, а-р) показаны на: выходе формирователя 19 импульсов синхронизации широтно-импульсного модулятора (а); выходе широтно-импульсного модулятора 11 (б); выходе третьего формировате ля 10 строб-импульсов (в); выходе первого формирователя 6 актовых импульсов (г); выходе первого разряда универсального N-разрядного регистра 12 сдвига передних Фронтов импульсов (д); выходе второго разряда универсального N-разрядного ре— гистра 12 сдвига передних Фронтов импульсов (е); выходе N-ro разряда универсального N-разрядного регистра 12 сдвига средних Фронтов им- пульсов (ж); выходе второго формирователя 9 строб-импульсов (э); выходе второго формирователя 7 тактовых импульсов (и); выходе первого разряда универсального И-разрядного регистра 13 сдвига задних фронтов импульсов (к); выходе второго раз.ряда универсального N-разрядного регистра 13 сдвига задних фронтов импульсов (л), выходе N-ãî разряда универсального И-разрядного регистра 13 сдвига задних фронтов импульсов (м); выходе первого Формирователя 8 строб-импульсов (н); выходе первого триггера 17 управления (о), выходе второго триггера 17 .Управления (и); выходе N-го триггера 17 управления (р) .

Генератор 5 синхроимпульсов блока 4 управления многофазным импульсным стабилизатором выходом подключен к входным цепям первого .6 и вто; рого 7 Формирователей тактовых импульсов и Формирователя 19 импуль сов синхронизации широтно-импульсного модулятора. Выход формирователя 1 подключен к одному из входов широтно-импульсного модулятора 11, другой вход подключен к выходу блока 15 сравнения.

Один иэ входов блока 15 сравнения подключен к источнику опорного напряжения, другой — к нагрузке 3. К на- . грузке 3 параллельно или последовательно подключены выходные цепи преобразовательных фаз 2. Выход широтноимпульсного модулятора 11 подключен к входным цепям второго 9 и третьего 10 формирователей строб-импульсов.

Выход второго формирователя 9 под- ключен к общей точке соединения входа к установки -в "0" второго Формирователя 7 тактовых импульсов и следующих входов универсального N-раз-. рядного регистра 13 сдвига задних

i5 Фронтов импульсов: последовательного приема информации V, выбора режима приема информации V2, синхронизации режима параллельного приема информации С2. У универсальных N-разрядных

2О регистров 12 и 13 сдвига входы первого разряда параллельного приема информации подключены к плюсовой шине источника 18 питания блока 4 уп равления, входы от второго до N-ro разрядов параллельного приема информации — к минусовой шине источника 18 питания, а входы синхронизации С режима- последовательного приема информации соответственно—

ЗО к выходу первого 6 и второго 7 формирователей тактовых импульсов. Выходи от первого до N-го разряда универсального разрядного регистра 12 сдвига передних фронтов им35 пульсов подключены к второму входу соответственно от первого до N-ro; логического элемента 2И-НЕ 16. Выходы от первого до И-ro разряда универсального N-разрядного регистра 13 сдвига задних Фронтов импульсов подключены к входам синхронизации соответственно,.от первого до И-ro триггера 17 управления, у которых выхоI ды подключены к входам соответствую45 щих силовых преобразовательных Фаэ 2, — входы R — к выходам соответствующих логических элементов 2Н-НЕ 16, вхо-, ды П вЂ” к плюсовой шине источника 18 питания. Первый вход от первого до

И-го логического элемента 2И-ИЕ 16 подключен к выходу первого Формирователя 8 строб-импульсов, вход ко торого подключен к выходу первого

Формирователя строб-импульсов 8, вход которого подключен к выходу первого Формирователя 6 тактовых импульсов. Выход третьего Формирователя 10 строб-импульсов подключен к общей точке соединений входа R установки в "0" первого Формировате40 ля 6 тактовых импульсов и входов V<, 9 Vg, С универсального И-разрядного регистра 12 сдвига соответственно входа последовательного приема информации, входа выбора режима прие65 ма информации, входа синхронизации

1123085 режима параллельного приема информации. Источник 18 -питания обеспечивает электрической энергией. все каскады 5 - 19 блока 4 управления при выполнении возложенных на них функций. 5

Многофазный импульсно стабилизатор работает следующим образом.

С.выхода генератора синхроим- < пульсов 5 напряжение с периодом

0, 0 1 Т К 10 где Т вЂ” период коммутации силовых преобразовательных Фаз 2;

К вЂ” требуемая (в Ъ-х) точность воспроизведения длительности импульса выходного сигнала широтноимпульсного модулятора 11 на выходе триггеров 17 управления, поступает на вход формирователей б и 7 тактовых импульсов и на вход формирователя 19 импульсов синхронизации ши- 20 ротно-импульсного модулятора 11. В качестве формирователей б и 7 тактовых импульсов могут быть использованы и-разрядные счетчики. При этом и определяется выражением вида 25

n = 1ор (Т/ХТ „ ).

В качестве фоомирователя 19 импульсов синхронизации широтно-импульсного модулятора могут быть ис- 30 пользованы m-разрядный двоичный счетчик, на выходе которого устанавливается или РС-цепочка, или формирователь строб-импульсов, транзисторный ключ и КС-цепочка. В первом 35 случае Формируется сияметричное йилоббразное напряжение U„<(t) (фнг.2, эпюра а), необходимое для широтноимпульсной модуляции двух фронтов импульсов. Во. втором случае формируется пилообразное напряжение несимметричной формы П,() (фиг.2, эпюра а), необходимое для модуляции заднего (переднего) фронта импУльса. При этом m определяется вы- 45 ражением вида

m = log<(T/Т„„) .

В результате в одном периоде Т следования пилообразного напряжения Unq () или Цnz() укладывается .

И. периодов Т„ = Т/N следования напряжений формирователей б и 7 тактовых импульсов (фиг.2, эпюра а, г).

В общем случае выходные напряжения формирователей б и 7 могут иметь 55 сдвиг по фазе, причем выходное напряжение первого. формирователя б синхронизируется передним фронтом выходного напряжения широтно-импульсного модулятора 11, а выходное Щ напряжение второго формирователя 7— задним фронтом модулятора 11. Происходит это следующим образом..

Пилообразные напряжения U« (t) или П (t) с периодом следования Т 65 на выходе формирователя 19 и постоянное напряжение Uqz (t) (фиг.2, эгюра а) на выходе блока 15 сравнения используются для формирования на выходе широтно-импульсного модулятора 11 импульсов с длительностью t и периодом следования T (фиг.2, эпюра б). Указанный сигнал поступает на входы второго 9 и третьего 10 формирователей строб-импульсов и вызывает появление положительных стробимпульсов на выходе второго Формирователя 9 в момент времейи t<+t, t +tö ..... (фиг.2, эпюра 3) совпадающйе с задним фронтом сигнала модулятора 11 (Фиг.2, эпюра б), и на выходе третьего формирователя 10 в момент времени и, t<,..., (фиг.2, эпюра в), совпадающие с передним фронтом сигнала модулятора 11. Короткий положительный. строб-импульс (фиг.2, эпюра в) на выходе третьего формирователя 10 в укаэанные моменты времени обеспечивает установку в "0" формирователя (счетчика } б по входу

Р и перевод универсального N-разрядного регистра 12 по входу V< в режим параллельного приема информации.

Аналогично положительный строб-импульс (фиг.2, эпюра з), на выходе второго фопмиоователя 9 в моменты времени to+t„, tq+t,.... обеспечивает установку в "0" второго формирователя (счетчика) 7 по входу R и перевод универсального N-разрядного регистра 13 по входу V< в ре жим параллельного приема информации.

Так как входы первого разряда у регистра 12 и 13 подключены к плюсовой шине источника 18 питания, а входы разрядов со второго по N-й подключены к минусовой шине источника 18 питания, то обеспечивается запись высокого уровня напряжения в первый разряд и низкого уровня напряжения в разряды со второго по N-й соответственно у регистра 12 в моменты времени с, t,..., (фиг.2, эпюра д, е, ж), и у регистра 13 в моменты времени to+tu, tt +t»..., (фиг.2, эпюры к, л, м) ..

Таким образом, в каждом периоде Т производится установка в "0" первого формирователя 6 в моменты времени (йиг.2, эпюра в), совпадающие с передним фронтом второго формирователя 7 в моменты времени (фиг.2, эпюра з), совпадающие с задним фронтом сигнала модулятора 11 (фиг.2, эпюра б) . В интервалах времени между воздействиями строб-импульсов формирователи б и 7 обеспечивают тактовые импульсы с периодом следования Т„ на входах С< синхронизации режима последовательного приема информации соответственно регистров 12 и 13 ° R укаэанные интервалы време1123О85

10 ни регистры 12 и 13 переводятся в режим последовательного нриема информации {на входах У< присутствуют низкие уровни напряжений, фиг.2, эпюры в, з) . Поэтому записанные в первые разряды 12 и 13 сдвига высокие уровни напряжений сохранятся соответственно на выходе первого разряда регистра 12 в интервалах времени to t to+ То, t< а tat + Т„, (фиг. 2, эпюра д ), иа выходе первого >0 разряда регистра 13 в интервалах времени to Т.„ t» С +1 + Т, t + Фц 4

«сс

Тя tl +T» ° ° °, (Фиг.2, эпюра е), на виходе И -ro разряда с t>+(N-1)Tq, t(+(N-1)7 (Фиг;2, эпюра ж} ..

Напряжение на выходе второго

{Фиг.2, эпюра и), синхронизируется строб-импульсом {Фиг.2, эпюра з), совпадающим по времени с задним Фронтом выходного сигнала широтно-импульсного модулятора 11 (фиг.2, эпю- 40 ра б) . Поэтому появление высоиих

:уровней напряжений на выходах регистра 13 сдвинуто по оси времени на величину ц длительности импульса выходного сигнала модулятора 11 от- 45 носительно выходных сигналов одноименных выходов регистра 12. В результате на И выходах регистра 13 сдвига задних фронтов импульсов будут присутствовать высокие уровни . $Q напряжений длительностью Т;,, начиная со следующих моментов времени: на выходе первого разряда с t +t»

t

t +t>+ T,..., (Фиг.2, эпюра л), на выходе И-го разряда - c t +t +(N-,1)Т„,.

t., + +(М-1)Тя,..., (фиг.2, эпюра м)

Выходное напряжение первого формирователя б тактовых импульсов, 60 (Azr.2, эпюра г), используется дополнительно и для Формирования положительных импульсов большой скважности первым формирователем 8 стробимпульсов (фиг.2, .эпюра н) . Формирователь 8 Формирует укаэанные импульсы на перепад 1/О выходного напряжения Формирователя 6 (Фиг.2, эпюры г:, н), В результате на первый вход первого, второго,..., N-го логического элемента 2И-HE 16 постоянно воздействует последовательность положительных импульсов большой скважности с периодом следования Тн . На второй вход первого, второго, ° .., N-го логического элемента 2Й-HE 16 воздействует последовательность положительных импульсов длительностью Т и периодом следования Т {Фиг.,2 эпюры д, е, ж }, поступающая соответственно с выхода первого, второго,..., N-го разряда регистра 12:сдвига передних Фронтов импульсов. Однбвременное присутствие высоких уровней напряжений на входах логических элементов 2И-HE 16 обеспечивает на входе R соответствующего триггера 17 управления Низкого уровня и установку его по входу 0 в ийзкий, а по выходу.g — - в высокий уровень напряжения. В результате на выходе g первого. триггера 17 управления появляются высокие уровни напряжения в моменты времени t .(фиг.2, эпюра о), на выходе второго триггера 17 — t о+ 1„, t, + Т„,..., (фиг.2, эпюра и), йа выходе М-го триггера 17 — со+ T„(N "), t + T„(N j) (Фиг.2, эпюра o). Высокие уровни напряжений на выходах Q триггеров 17 управления будут сохраняться до прихода на вход синхронизации С сигнала управления с соответствуищего выхода регистра 13 сдвига задних

Фронтов импульсов. Фронтом О/1 сигнала с выхода первого, второго,..., И-ro разряда регистра 13 (Фиг.2, эпюри к, л, м),, производится переключение по выходу Q с низкого уровня на высокий (по входу 2 присутствует высокий урОвень напРяжения ) и с высокого уровня на низкий .уровень напряжения по выходу 5 соответственно первого триггера 17 управления в моменты времени.ta +tu ° t<+tu > .(Фиг,2, эпюра о}}, второго триггера 17 в моменты времени te+t + T, t<+Сц+Г„...,, (Фиг,2, эпюра и}, М-ro триггера 17 в моменты времени т + „ + (N-1)Т, tq+ и (Nt1)T„° ° в (фиг. 2, эпюра р) . Формирователи (счетчики) .6 и 7 имеют одинаковую разрядность .

Это обеспечивает. Формирование ими . тактовых импульсов с равным периодом Т„, íî со .сдзигом по Фазе, так как начальное состояние формирователя б синхроиизуется в моменты времени, совпадающие с передним фронтом импульса на выходе широтно-импульсного модулятора 11, à Форми ователя 7 — с задним Фронтом. В результате на выходе триггеров 17

1123085

12 управления получаются широтно-модулированные импульсы (фиг.2, эпюры о, п, р ), равномерно сдвинутые на время Т„ и равные по длительности сигналу на выходе модулятора 11. Указанные сигналы используются для управления соответствующей преобразовательной фазой 2. Сдвиг во времени на величину Тя данных сигналов управления обеспечивает сдвиг во времени электрических процессов в силовых преобразовательных фазах.

Изменение напряжения на нагрузке 3 при воздействии какого-либо возмущающего воздействия приводит к изменению уровня напряжения 0 (с) на выходе схемы сравнения н к соответствующему изменению сигнала на выходе широтно-импульсного модулятора 11. Это приводит к сдвигу во времени сигналов на выходах регистров 12 и 13 сдвига соответственно переднего и задних фронтов им— пульсов, к изменению длительности сигналов на входе триггеров 17 управления и изменению энергии, передаваемой каждой силовой преобразовательной фазой 2 в нагрузку 3. Указанные изменения за.счет использования отрицательной обратной связи направлены на компенсацию возмущающих воздействий и установлению с заданной точностью напряжения на нагрузке 3.

Основными техническими преимуществами изобретения по сравнению с известным блоком являются: увеличение точности воспроизведения широтно-импульсного сигнала с равномерно временным сдвигом, это позволяет

10 улучшить процесс регулирования, .а также уменьшить объем и массу всего преобразователя, устраняя недогрузки одних фаз и перегрузки других фаз, расширение функциональных воэможностей, обеспечение при широтно-импульс ном регулировании электрической энер-" гии в многофазных структурах преобразователей как одного, так и двух фронтов импульсов. Это позволяет в зависимости от предъявляемых требований использовать модуляцию одного или двух Фронтов импульсов. Кроме того, использование модуляции двух фронтов импульсов повышает устойчивость электрических процессов как системы автоматического регулирования: при уменьшении требований к фильтрации пульсаций на входе широтно-импульсного модулятора., 1123085

Составитель Р.Опадений

Редактор Л;Коссей Техред 3.Палий Корректор A.Oáðó÷àð

Заказ 8153/42 . Тираж б66 . Подписное

ВНИИЛИ Государственного комитета СССР

"..:по делам изобретений и открнтий

113035, Москва, М-.35, Раушская наб,, д. 4/5 филиал пПЛ "патент", r. Уягород, ул. Проектная, 4

Блок управления многофазным импульсным стабилизатором Блок управления многофазным импульсным стабилизатором Блок управления многофазным импульсным стабилизатором Блок управления многофазным импульсным стабилизатором Блок управления многофазным импульсным стабилизатором Блок управления многофазным импульсным стабилизатором Блок управления многофазным импульсным стабилизатором Блок управления многофазным импульсным стабилизатором 

 

Похожие патенты:
Наверх