Адаптивный импульсно-кодовый модулятор

 

АДАПТИВНЫЙ ИМПУЛЬСНО-КОДОВЫЙ МОДУЛЯТОР по авт. св. № 790282, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены блок арифметического вычитания, элемент задержки, дешифратор импульсно-кодовой модуляции, последовательный регистр импульсно-кодовой модуляции, регистр сдвига, дешифратор дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной импульсно-кодовой модуляции , причем вход дешифратора импульсно-кодовой модуляции последовательно соединенного с последовательным регистром импульсно-кодовой модуляции, подключён к первому выходу дискретизато я второй выход которого соединен с первым входом блока арифметического вычитания и через элемент задержки с вторым входом блока арифметического вычитания, выход которого через последовательно соединенные регистр сдвига, дешифратор дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной импульснокодовой модуляции соединен с выходной шиной последовательности диффе (Л ренциальной импульсно-кодовой модуляции , a выход последовательного регистра импульсно-кодовой модуляции соединен с выходной шиной последовательности импульсно-кодовой модуляции .

СОКВ СОВЕТСКИХ

СВИ ЛАМПИ И

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ILBTOPCNOMV СВЩЕтВЪСтам (61) 7.90282 (21) 3550608/24-21 (22) 16.11.82 (46) 30.11.84. Бюл. Р 44 (72) К.Н.Дручек, В.А.Клишин и А.А.Лелис (53) 621.374.37(088.8) (56) 1. Авторское свидетельство СССР

N 790282, кл.,,Н 03 К.13/01, 12.02.79 (прототип). (54)(57) АДАПТИВНЫЙ ИМПУЛЬСНО.-КОДОВЫЙ МОДУЛЯТОР по авт. св. У 790282, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены блок арифметического вычитания, элемент задержки, дешифратор импульсно-кодовой модуляции, последовательный регистр импульсно-кодовой модуляции, регистр сдвига, дешифратор дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной импульсно-кодовой мо..SU.„. 3 127086 А

gäð Н 03 К 13/22 Н 03 К 13/01 дуляции, причем вход дешифратора импульсно-кодовой модуляции последовательно соединенного с последовательным регистром импульсно-кодовой модуляции, подключен к первому выходу дискретизатора, второй выход которого соединен с первым входом блока арифметического вычитания и через элЕмент задержки с вторым входом блока арифметического вычитания, выход которого через последовательно соединенные регистр сдвига, дешифратор дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной импульснокодовой модуляции соединен с выходной шиной последовательности дифференциальной импульсно-кодовой модуляции, а выход последовательного регистра импульсно-кодовой модуляции соединен с выходной шиной последовательности импульсно-кодовой модуляции °

1127086

Изобретение относится к импульсной технике и может быть использовано при преобразовании аналоговых сигналов в цифровую форму.

По основному авт. св. М 790282 5 известен адаптивный импульсно-кодовый модулятор, содержащий блок дельта-модуляции, вход которого соединен с шиной входного сигнала, два генератора импульсов, реверсивный счетчик и дискретизатор, синхрониэирующнй вход которого соединен с выходом первого генератора импульсов, выход второго генератора импульсов соединен с синхронизирующим входом блока дельта-модуляции, выход дискретизатора соединен с шиной выходного сигнала, а также управляемый делитель, причем выход блока дельтамодуляции через управляемый делитель 20 соединен с входом реверсивного счетчика, выход которого соединен с входом дискретизатора и с управляющим

Г 1 входом управляемого делителя

Известное устройство характеризуется узкими функциональными возможностями, выражающимися в отсутствии выхода с последовательностью дифференциальной импульсно-кодовой модуляции (ДИКИ). 30

Целью изобретения является расши-, рение функциональных возможностей устройства.

Поставленная цель достигается тем, нто в адаптивный импульсно-кодовый модулятор введены блок арифметического вычитания, элемент задержки, дешифратор импульсно-кодовой модуляции (ИКИ), последовательный регистр импульсно-кодовой модуляции, регистр

40 сдвига, дешифратор дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной импульсно-кодовой модуляции, причем вход дешифратора импульсно-кодовой

45 модуляции, последовательно соединенного с последовательным регистром

:импульсно-кодовой модуляции, подключен к первому выходу дискретизатора, второй выход которого соединен. с первым входом блока арифметического вычитания и через элемент задержки с вторым входом блока арифметического вычитания, выход которого через последовательно соединенные регистр H сдвига, дешифратор дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной

3 импульсно-кодовой модуляции соедийей с выходной шиной последовательности дифференциальной импчльсно-коповой модуляции, а выход последовательного регистра импульсно-кодовой модуляции соединен с выходной шиной последовательности импульсно-кодовой модуляции.

На .чертеже представлена блок-схема устройства.

Устройство содержит блок 1 дельта,модуляции, вход которого соединен

1 с выходом первого генератора 2 импульсов, а выход — с первым входом упраляемого делителя 3, выход которого подключен к входу реверсивного. счетчика 4. Выход реверсивного счетчика 4 подключен к второму входу управляемого делителя 3 и к синхронизирующему входу дискретизатора 5, вход которого соединен с выходом второго генератора 6 импульсов, первый выход через последовательно соединенные дешифратор 7 импульсно-кодовой модуляции (ИКИ) и последовательный регистр 8

ИКИ подключен к выходной шине 9 ИКИпоследовательности, а второй выходк первому входу блока 10 арифметического вычитания и через элемент 11 задержки к второму входу блока 10 арифметического вычитания. Выход блока t0 арифметического вычитания через последовательно соединенные регистр 12 сдвига, дешифратор 13

ДИКИ и последовательный регистр 14

ДИКИ соединен с выходной шиной 15

gHKN-последовательности.

Устройство работает следующим образом.

Аналоговый сигнал поступает на вход блока 1 дельта-модуляции (ДИ), который осуществляет преобразование его в цифровой дельта-поток. Импульсы дельта-потока поступают на вход управляемого делителя 3, коэффициент деления которого изменяется в соответствии с законом кодирования и управляется с выхода реверсивного счетчика 4. В реверсивном счетчике 4 определяется разность положительных и отрицательных импульсов с выхода блока 1 ДИ. Эта разность соответствует мгновенному значению входного аналогового сигнала в данной точке дискретизации, определяемой в соответствии с теоремой Котель" никова. Дискретизатор 5 производит

Составитель Ю.Плужников

Редактор Л.Веселовская Техред Т.Маточка Корректор О.Билак

Заказ 8755/44 Тираж 861 . Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r.Óæãîðîä, ул.Проектная, 4 трансляцию параллельного кода с выходов реверсивного счетчика 4 в последовательность импульсов ИКМ.

Разрядность выходной последовательности дискретизатора 5 больше, чем разрядность выходной ИКМ-последовательности. Дополнительные символы выходной последовательности дис-: кретизатора 5 необходимы для дости-. жения более точного соответствия (например, с десятыми частями шага квантования) выходной последовательности дискретизатора 5 мгновенному значению входного аналогового сигнала, а. следовательно, и для устранения дополнительной погрешности квантования, возникающей при арифметическом вычитании чисел обычной ИКМпоследовательности, при формировании последовательности ДИКИ. Это позволяет достичь мощности шума квантования последовательности ДИКИ, не превышающей мощность шума квантования ИКМ-последовательности.

Выходная последовательность дискретизатора 5 с второго выхода последовательным кодом поступает также непосредственно и через злемент 11 задержки на время, равное цикловому периоду, на блок 10 ариф127086 4 метического вычитания для формирования последовательности ДИКМ. Разностный сигнал ДИКИ записывается в регистр 12.сдвига.

Дешифраторы 7 ИКМ и 13 ДИКИ mxn (mm) преобразуют выходную последовательность дискретизатора 5 и регистра 12 сдвига, состоящую из ш символов, в последовательность ИКМ

10 и ДИКМ с оценкой погрешности отбрасываемых m-n младших разрядов,,т.е. в дешифраторах 7 и 13 производится

"округление" полученных в дискретизаторе 5 и регистре 1" сдвига последовательностей до числа разрядов, передаваемых в линию.

Последовательные регистры 8 ИКИ и 14 ДИКИ преобразуют параллельный код в последовательный и выдают на

20 выходные шины 9 и 15 соответственно последовательности ИКМ и ДИКИ.

Предлагаемый адаптивный импульснокодовый модулятор обладает широкими функциональными возможностями, так

25 как является универсальным кодером для ИКМ и ДИКИ с единым законом компрессирования, что позволяет, например, упростить обеспечение встречной работы аппаратуры уплотнения с ИКИ с аппаратурой уплотнения с gHKM.

Адаптивный импульсно-кодовый модулятор Адаптивный импульсно-кодовый модулятор Адаптивный импульсно-кодовый модулятор 

 

Похожие патенты:
Наверх