Устройство для контроля распределителя

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ по авт. св. 942026Л о.тличающееся тем, что, с целью расширения его функциональных возможностей путем обеспечения возможности контроля распределителей, реализованных на базе регистров . , сдвига, выход нулейого -разряда блока формирования остаточного кода по модулю три подключён к информационному входу контролируемого распределителя .4

СОЮЭ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (192 (112

3(512 G 0 6 . F ll / 1 6

ОПИСАНИЕ ЙЗСБРЕТЕНИЛ

И АВТОРСКОМУ ©ВИДЕ ГИЗЬСТВУ

If »».- ..

/ %

Ф Ф

ОФ

ГОСУДАРСТВЕННЫЙ- КОМИТЕТ ООСР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И (ЛИРЫТИЙ

/ (61) 942026 (2l) 3635092/24-24 .(22) 19.08.83 (46) 07.12.,84.. Вюл, Р. 45 (72) В.Г.Глебович . (53) 681 ° 326 (088 ° 8). (56) 1.Авторское свидетельство СССР.

Р 942026, кл. G F 11/16, 1980 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ .РАСПРЕДЕЛИТЕЛЯ по авт. св. (Ф 942026, . о т л и ч а ю щ е е с я тем, что, c целью расширения его функциональных возможностей путем обеспечения возможности контрбля распределителей, реализованнЫХ на баве регистров сдвига, выход нулевого разряда блока формированйя остаточного кода по модулю три подключен к информационному входу контролируемого распределителя, Q

1128260

Изобретение относится к области три, элемент 2И-ИЛИ-НЕ 3, элемент автоматики и вычислительной техники И-HE 4, первый триггер. 5, элемент и может быть использовано для конт- НЕ 6, второй триггер 7, элемент роля электронных блоков дискретной И-HE 8, элемент 9 задержки, третий автоматики и ЭВМ триггер 10 элемент И 11, синхроI

По авт. св. Р 942026 известно 5 вход 12 устройства. устройство для контроля распре- Устройство работает следующим делителя, содержащее три тригге- образом. а два элемента И-НЕ, элемент И, Перед началом проверки распределиэлемент НЕ, элемент 2И-ИЛИ-НЕ, эле- тель 1, триггер, у

ы 5 7 и 10 станави блок формирования 10 ливаются в нулевое состояние сигнамент задержки и лок о ос (епи сброса не показаостаточного кода по модулю три, при- лом Сброс (цепи с роса чем выход первого элемента И-НЕ сое- ны). динен с установочным входом первого При этом на нулевом выходе блока т игге а, выход второго триггера 2 формирования остаточного д ко а по соединен с первым входом второго 15 модулю три и, следовательно, на инэлемента И-НЕ, входй блока форми- формационном входе распределителя 1 тся овень логической рования остаточного кода по модулю устанавливает я ур вен т и соединены соответственно с выхо- единицы, иа первом и втором выходах три сое ин н дами контролируемого распределителя, данного же блока у лока станавливаются выход нулевого разряда которого 20 нулевые логические потенциа" (блок соединен с установочным входом вто- 2 сигнализиру ф ет о фактическом или рого триггера и с входом элемента мнимом обнулении элементов памяти

НЕ, выход Которого соединен с входом распределителя 1), на прямом выхосброса третьего триггера, прямой выход которого соединен с первым та 2И-.ИЛИ-НЕ, выход 5 признаком исправности контролируевходом элемента теля о новременно которого соединен с вторым входом мого распределителя, одн второго элемента, И-НЕ, выход второ- уровень логической единицы с инверсго элемента И-HE соединен с первым ного выхода данного же триггера вхо элемента И 11, входом второго элемента И-НЕ, вто- поступает на вход элемента рой вход которого соединен с выхо- 30 тем самым разр у аз ешая поступление в дом элемента задержки, вход которого устройство по второму входу указансоединен с выходом элемента И, c . ной схемы т ной схемы тактовых импульсов.

С п иходом первого тактового имсинхровходом контролируемого распре- С приход р .делителя и со счетным входом третье- пульса по его заднему фронту (все го т игге а, инверсный выход кото- 35 триггеры устройства и распределитель рого соединен с вторым входом элемен- пд еключаются при подаче на их имта 2И-ИЛИ-НЕ, третий вход которого пУльсные входы перепада Логичессоединен с вйходом первого разряда . кая единица — логический нуль ) блока формирования остаточного кода срабатывает распределитель 1, на по модулю три, выход второго разря- 40 выходе младшего разряда которого да которого соединен с четверт четвертым при этом появляется уровень логичевходом элемента 2И-ИЛИ-НЕ, инверс- кой единицы. ный выход первого триггера соединен При этом На нулеэом выходе блока е н левой логический пос первЫм входом элемента И, второй 2 возникает ну е на первом выходе — единичвход которого является синхровходом 45 тенциал, ический потенциал, а на втоуст ройства выход устройства соеди-, ный логич нен с прямым вы одом первого триг- ром выход р е сох аняется нулевой логи5 ческий потенциал, причем триггер

re à Т13. р Г я - асши ение остается в исходном состоянии, так

Ц изобретения - р шире функциональных возможностей устрой- как разрешающи п р ства пу тем обеспечения возможности та НЕ 6 после завершения первого контроля распределителей, реализованных на базе регистров сдвига.

Поставленная цель достигается тактового Импульса.

При изменении потенциала на нулевом выходе блок 2 е иничного да блока формирования остаточного уровня на уровень логического происходит запуск триггера 7, который подает положительный потенциал формационному входу контролиру на вход элемента распределителя. ем самым п охождение информации с . На фиг.1приведена функциональная 60 тем самым про жд схема устройства; на иг.

Ф 2 - вре- элЕмента 2И-2ИЛИ-НЕ на выход устрой» ства. менные диаграммы. ли е- Элемент И-НЕ 8 осуществляет опрос

Устройство содержит контролируеента И-HE 4 задержансп е елитель 1, блок 2 форми- состояния элемента

wW распределитель

-ными на элементе 9 задержки тактовырования остаточного кода по модулю 65 н

1128260

35

60 ми импульсами, причем к моменту прихода первого задержанного импульса, в случае правильной работы распределителя 1, на выходе элемента И-НЕ

4 присутствует нулевой потенциал вследствие наличия единичного потенциала на выходе элемента 2И-2ИЛИ-НЕ.

В указанном случае йа входе установки в единичное состояние триггера

10 постоянно имеется, единичный потенциал, триггер 10 обнулен и на его выходе присутствует сигнал логического нуля, который является признаком исправности расцределителя. Второй тактовый импульс установит уровень логической единицы на выходе второго разряда распределителя и переключит триггер 5 в единичное состояние. При этом блок 2 вырабатывает уровень логической единицы на втором выходе и нулевые уровни на нулевом и первом выходах..С.приходом последующих тактовых импульсов в случае отсутствия сбоев или устойчивых отказов в элементах памяти распределителя 1 состояния триггера 5 и второго и первого выходов блока 2.синхронно изменяются таким образом, что уровень логической единицы поочередно возникает на втором выходе блока 2 и прямом выходе триггера 5, на первом выходе блока 2 и инверсном выходе триггера

5 и т.д. в соответствии с таблицей состояний.

Начиная со второго тактового импульса, наличие нулевого логического потенциала на нулевом выходе блока 2 обеспечит запись в младший разряд распределителя 1 при его правильной работе нулевой логической информации.

При правильной. работе распределителя 1 на выходе схемы 2И-2ИЛИ-НЕ, после завершения переходных процессов,существует единичный потенциал.

После возникновения логической единицы на выходе старшего разряда распределителя 1 и последующего обнуления элементов памяти распределителя блок 2 формирует единичный уровень на нулевом выходе.и нулевые уровни . на первом и втором выходах, в результате чего обеспечивается запись по следующему тактовому импульсу единичной логической информации в младший разряд распределителя 1, а триггер 5 устанавливается в нулевое состояние, которое через один «тактовый импульс изменится на единичное. синхронно с появлением уровня логической единицы на втором выходе блока 2. Далее работа устройства циклически повторится и т.д.

При возникновении в распределите1 ле случайного сбоя или отказа„ в момент сбоя или отказа или чуть позже (в случае, если сбой повлиял на изменение текущего модуля блока 2 или зафиксировал последний нулевым модулем) происходит расхождение, рассинхронизация. информации триггера 5 и информации первого и второго выходов 1 блока 2, при этом

10 на выходе элемента 2И-2ИЛЙ-HE ноявляется нулевой логический уровень, который через элемент И-HE 4 поступает уровнем логической единицы на вход элемента ИтНЕ 8,разрешая тем самым прохождение через него задержанных тактовых импульсов.При этом соответствующий задержанный тактовый импульс проходит через элемент И-НЕ 8 и запускает триггер 10, на прямом выходе которого появляется положительный потенциал, являющийся признаком неисправности контролируемого распределителя. С инверсного выхода .триггера 10 в этом случае нулевой логический уровень .поступает на вход элемента И 11, чем будет блокировано поступление на вход устройства последующих тактовых импульсов и зафиксировано состояние распределителя в момент сбоя. При отсутствии обнуления или запуска распределителя тактовыми импульсами, в результате чего на нулевом выходе блока 2 не будет единичного потенциала или, наоборот, единичный потенциал будет присутствовать постоянно, не произойдет запуск триггера 7 и на входе элемента И-НЕ 8 будет присутст! вовать единичный потенциал интегрированной нулевой ийформации тригге40 ра 7, что обнаруживается с приходом задержанного импульса на элемент И-НЕ 8. Если при обнулении распределителя в нем возникает такая, например, информация, как

45 110000, модуль которой равен. нулю, указанный сбой обнаруживается позже по рассинхронизации.!

Длительность задержки тактовых импульсов на элементе 9 задержки не рекомендуется брать более .или равной суммарному времени наиболее длительных переходных процессов в распределителе 1, блоке 2, триггере 7 и элементе 2И-2ИЛИ-НЕ.

55 Таким образом, в предлагаемом устройстве обеспечивается контроль распределителя импульсов, реализованного на базе типового регистра сдвига. Кроме того, предлагаемое устройство становится пригодным для проверки собственно регистров сдвига произвольной разрядности..

1128260

Блок 2

1 I

Триггер 5

Выходы

Прямой выход

2 1 О

Исходное состояние

О.

1-й импульс

2-й импульс

3-й импульс

«6-й импульс

0V1

О 1

1 О

+6+1-й импульс

i+2-й импульс

Корректор Л.Пилипенко

Заказ 9063/37 Тираж 698 Подписное

ВНИИПИ Государственного комитета СССР . по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/В

Филиал ППП . Патент, г.ужгород, ул.Проектная,4

«n — .разрядность контролируемого распределителя

Составитель И.Сафронова

Редактор . A.Ãðàòèëëî Техред Л.Коцюбняк

О О 1

О 1 О

1 О О

О 1 0

0v1 0 ч1 О

Устройство для контроля распределителя Устройство для контроля распределителя Устройство для контроля распределителя Устройство для контроля распределителя 

 

Похожие патенты:

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к системным контроллерам

Изобретение относится к устройству и способу выработки команд управления приводами самолета

Изобретение относится к вычислительной технике и может быть использовано при построении надежных вычислительно-управляющих систем

Изобретение относится к способам сохранения данных в энергонезависимой ферроэлектрической памяти с произвольной выборкой

Изобретение относится к области обработки файлов, в частности раскрывает сервер с видоизмененной операцией открытия файла

Изобретение относится к вычислительной технике и может быть использовано в цифровых автоматических системах
Наверх