Устройство автоматического контроля электронных систем

 

УСТРОЙСТВО АВТОМАТИЧЕСКОГО КОНТРОЛЯ ЭЛЕКТРОННЫХ СИСТЕМ, содержащее ЭВМ, соединенную через контроллер с управляющим входом первого коммутатора , выходы которого соединены с клеммами для подключения входов объекта контроля и с входами первого шифратора , выход которого соединен с магистральными шинами контроллера,второй и третий шифраторы, входы которых соединены между собой и с клеммами для подключения выходов объекта контроля, . а выходы соединены соответственно с входами пятого и шестого регистров памяти , первьй, второй, третий и четвертьй регистры памяти соединены входами с магистральными и соответствующими адресными шинами контроллера , выходы первого и второго регистров памяти соединены с соответствующими входами первого элемента эквивалентности, выходы третьего и пятого регистров памяти соединены с соответствующими входами второго элемента эквивалентности, выходы четвертого и пятого регистров памяти соединены с соответствующими входами третьего элемента эквивалентности, выходы третьего и шестого регистров памяти соединены с соответствующими .входами четвертого элемента, эквивалентности, выходы четвертого и шестого регистров памяти соединены с соответствующими входами пятого элемента эквивалентности, выходы первого , второго, третьего, четвертого и пятого элементов эквивалентности соединены соответственно с пятью входами дешифратора, одиннадцать логических элементов ИЛИ, отличающееся тем, что, с целью повышения достоверности, в него введены второй коммутатор, переключатель, D-триггер, щестой элемент эквива-; лентности, пять логических элеменi тов И, при этом выходы второго ком (Л мутатора .соединены с соответствующими выходами первого коммутатора, управляющие входы второго коммутатора соединены с магистральными шинами контроллера, а входы второго коммутатора соединены с вторыми выходами переключателя, входы которого соединены с клеммами для подключения источника стимулирующих воздействий, N5 СО первые - выходы переключателя соединены с входами первого коммутатора, :л управляющий вход переключателя динен с выходом первого элемента ИЛИ, о которьш также соединен с hepBbw входом прерывания ЭВМ, D -вход Л -триггера соединен с магистральными шинами контроллера, С -вход Б -триг гера соединен с адресной шиной контроллера , а выход - с первыми входами ; всех логических элементов И, входы шестого элемента эквивалентности соединены с выходами пятого и шестого регистров памяти, а его выход с входом младшего разряда дешифрато

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А (191 (111 з G 01 R 31/28

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАЫ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3484075/24-21 (22) 23.08.82 (46) 15. 12 .84 Вюл. Р 46 (72) A.Н.Мялик, В.И.Рыжов и P.À.Ìèðзоев (53) 621. 322. 022. 2 (088. 8) (56) 1. Комплекс технических средств

M-6000 АСВТ-M ТУ25.01.698.72.

2. Авторское свидетельство СССР

Р 980027, кл. G .01 R 31/28, 1981. (54)(57) УСТРОЙСТВО АВТОМАТИЧЕСКОГО

КОНТРОЛЯ ЭЛЕКТРОННЫХ СИСТЕМ, содержащее ЭВМ, соединенную через контроллер с управляющим входом первого коммутатора, выходы которого соединены с клеммами для подключения входов объек- та контроля и с входами первого шифратора, выход которого соединен с магистральными шинами контроллера,второй и третий шифраторы, входы которых соединены между собой и с клеммами для подключения выходов объекта контроля, а выходы соединены соответственно с входами пятого и шестого регистров памяти, первый, второй, третий и четвертый регистры памяти .соединены входами с магистральными и соответствующими адресными шинами контроллера, выходы первого и второго регистров памяти соединены с соответ ствующими входами первого элемента эквивалентности, выходы третьего и пятого регистров памяти соединены с соответствующими входами второго элемента эквивалентности, выходы чет вертого и пятоГо регистров памяти соединены с соответствующими входами третьего элемента эквивалентности, выходы третьего и шестого регистров памяти соединены с соответствующими .входами четвертого элемента эквивалентности, выходы четвертого и шестого регистров памяти соединены с соответствующими входами пятого элемента эквивалентности, выходы первого, второго, третьего, четвертого и пятого элементов эквивалентности соединены соответственно с пятью входами дешифратора, одиннадцать логических элементов ИЛИ, о т л и ч аю щ е е с я тем, что, с целью повышения достоверности, в него введены второй коммутатор, переключатель, D -триггер, шестой элемент эквива-. лентности, пять логических элемен- тов И, при этом выходы второго ком- Е мутатора соединены с соответствующими выходами первого коммутатора, управляющие входы второго коммутато- С ра соединены с магистральными шинами контроллера, а входы второго коммутаC тора соединены с вторыми выходами переключателя, входы которого соеди-, нены с клеммами для подключения ис- точника стимулирующих воздействий, первые.вьжоды переключателя соединены с входами первого коммутатора, управляющий вход переключателя соединен с выходом первого элемента ИЛИ, который также соединен с первым входом прерывания ЭВМ, 3 -вход З -триг гера соединен с магистральными шинами контроллера, С -вход 3 -триггера соединен с адресной шиной контроллера, а выход — с первыми входами ., всех логических элементов И, входы шестого элемента эквивалентности соединены с выходами пятого и шестого регистров памяти, а его выход— с входом младшего разряда дешифрато1129 ра, выходы пятого, третьего, четвер-. того, второго и первого элементов . эквивалентности соединены с входами следующих в порядке возрастания номеров разрядов дешифратора,выходы дешиф ратора: нулевой, двенадцатый, двадцать второй, тридцать третий соединены как с вторыми входами четвертого, третьего, второго и первого элементов И соответственно, так и с входами первого элемента ИЛИ, выхо. ды дешифратора: седьмой, четвертый,; второй, первый соединены с входами второго элемента ИЛИ, выходы дешифратора: двадцать пятый, шестнадцатый, восьмой, первый соединены с входами третьего элемента ИЛИ, выходы дешифратора: сорок второй,,тридцать второй, восьмой, второй соеди,нены с входами четвертого элемента

ИЛИ, выходы дешифратора: пятьдесят второй, тридцать второй, шестнадцатый, четвертый соединены с входами пятого элемента ИЛИ, выход дешифратора шестьдесят третий соединен с вторым входом прерывания ЭВМ, остальные выходы дешифратора соединены с входами одиннадцатого элемента ИЛИ, входы шестого элемента ИЛИ соединены с выходами второго, третьего, четвертого элементов И, а также с выходом третьего элемента ИЛИ, входы седьмого элемента ИЛИ соединены с выходами третьего, четвертого элементов И и выходом четвертого элемента ИЛИ, входы восьмого элемента

ИЛИ соединены с выходами второго, четвертого элементов И и пятого элемента ИЛИ, входы десятого элемента ИЛИ соединены с выходами третьего, четвертого, пятого элементов

ИЛИ, выход второго элемента ИЛИ соединен с вторым входом девятого элемента ИЛИ, первый вход которого сое

1динен с выходом пятого элемента И, а второй вход пятого элемента И сое,динен с выходомдесятого элемента ИЛИ; шестьдесят третий выход дешифратора, выход первого элемента И и выходы шестого седьмого, восьмого, девятого, одиннадца.того элементов ИЛИ соединены с выходными шинами устройств а.

Изобретение относится к автома- тическому контролю и может быть использовано в автоматизированных системах управления и контроля электронных систем различного назначения.

Известна автоматическая система контроля, содержащая ЭВМ, соединенная через блоки, сопряженные с источ" никами стимулирующих воздействий, с измерителями параметров объектов 10 контроля, с коммутаторами, выходы которых соединены с выходными клеммами системы для подключения объекта контроля (ОК) f1) .

Недостатком системы является боль-15 шое время контроля ОК из-за значитель ных .объемов логической обработки в ЭВМ и отсутствия средств для повышения достоверности. контроля.

Наиболее близким к предлагаемому .2б является устройство автоматического контроля электронных систем, содержащее ЭВМ, соединенную через контроллер с управляющим входом коммутатора, входы которого соединены с источником стимулирующих сигналов, а выходы — с входами объекта контроля, входы первого шифратора соединены с выходами коммутатора, а выход — с магистральными шинами контроллера, входы второго и третьего шифраторов соединены между собой и с выходами объекта контроля, а выходы соединены соответственно с входами пятого и шестого регистров памяти, входы первого, второго, третьего и четвертого регистров памяти соединены с магистральными и соответствующими адресными шинами контроллера, выходы первого и второго регистров памяти соединены с соответствующими входами первого элемента эквивалентности, выходы третьего и пятого регистров памяти соединены с соответствующими входами второго элемента эквивалентности, выходы четвертого и пятого регистров памяти соединены с соответствующими входами третьего

11295 элемента эквивалентности, - выходы третьего и шестого регистра памяти соединены с соответствующими входами четвертого элемента эквивалентности, выходы четвертого и шестого регист- 5 ров памяти соединены с соответствующими входами пятого элемента эквивалентности, выходы первого, второго, . третьего, четвертого и пятого элементов эквивалентности соединены соот 10 ветственно с пятью входами дешифратора, начиная с младшего разряда, выходы дешифратора с тридцать первого по двадцать восьмой, с двадцать седьмого по двадцать четвертый, с двадцать третьего по двадцатый, с девятнадцатого по шестнадцатый соединены с четырьмя входами первого, второго, третьего и четвертого элеMBHToB HJIH cooTBPTcTBBHHo BbIxopbI дешифратора с первого по четвертый, седьмой, восьмой, с одиннадцатого по четырнадцатый и выходы первого, второго и третьего элементов ИЛИ соединены с входами пятого элемента ИЛИ,25 а его выход соединен с входом прерывания ЭВМ, выходы дешифратора нулевой, пятый, шестой, девятый, десятый, пятнадцатый соединены с входами шестого элемента ИЛИ, выходы дешифратора с первого по пятнадцатый и выходы второго, третьего и четвертого элементов ИЛИ соединены с вхЬдами седьмого элемента ИЛИ, выходы дешифратора с первого по третий, седьмой, одиннадцатый соединены с входами восьмого элемента ИЛИ, выходы дешифратора четвертый, восьмой, с .двенадцатого по четырнадцатый соединены с входами девятого элемента ИЛИ, выходы дешифратора первый, 40 четвертый, пятый и выход третьего элемента ИЛИ соединены с входами десятого элемента ИЛИ, выходы дешифратора нулевой, шестой, девятый пятнадцатый соединены с входами одиннадцатого элемента ИЛИ, выходы дешифратора второй, восьмой, десятый и выход второго элемента ИЛИ соединены с входами двенадцатого элемента ИЛИ, выходы дешифратора нулевой, пятый, шестой, девятый, пятнадцатый соединены с входами тринадцатого элемента ИЛИ, выходы дешифратора с пятого по седьмой, с девятого по одиннад-M цатый, с тринадцатого по пятнадцатый соединены с входами четырнадцатого элемента ИЛИ, выходы логических эле70 4 ментов ИЛИ первого, четвертого, с пятого по четырнадцатый и нулевой выход дешифратора подключены к выход; ным шинам устройства (2) .

Однако укаэанное устройство может принимать достоверное решение о состоянии технических средств как самого. устройства, так и ОК при возникнове» нии неисправности только в одном месте устройства.

Цель изобретения — повышение достоверности контроля.

Поставленная цель достигается тем, что в устройство автоматического контроля электронных систем, содержащее ЭВМ, соединенную через контроллер с управляющим входом первого коммутатора, выходы которого сое. динены с.клеммами для подключения входов объекта контроля и с входами первого шифратора, выход которого соединен с магистральными шинами контроллера, второй и третий шифраторы, входы которых соединены между собой и с клеммами для подключения выходов объекта контроля, а выхо. ды соединены соответственно с входами пятого и шестого регистров памяти, первый, второй, третий и четвертый регистры памяти соедйнены входами с магистральными и соответ.— ствующими адресными шинами контролле. ра, выходы первого и второго регист- . ров памяти соединены с соответствующими входами первого элемента эквивалентности, выходы третьего и пятого регистров памяти соединены с соответствующими входами второго элемента эквивалентности, выходы четвертого и пятого регистров памяти соединены с соответствующими входами третьего элемента эквивалентности,, выходы третьего и шестого регистров памяти соединены C соответствующими входами четвертого элемента эквивалентности, выходы четвертого и шестого регистров памяти соединены с соответствующими входами пятого. элемента эквивалентности, выходы первого, второго, третьего, четвертого и пятого элементов эквивалентности соединены соответственно с пятью входами дешифратора, одиннадцать логических элементов ИЛИ,. введены второй коммутатор, переключатель, Д -триггер, шестой элемент эквивален, ности, пять логических элементов И, при этом выходы второго коммутатора соединены с соответствующими вы l 129570

6,ходами первого коммутатора, а управляющие входы второго коммутатора соединены с магистральными шинами контроллера, а входы второго коммутатора соединены с вторыми выходами переключателя, входы которого соединены с клеммами для подключения источника стимулирующих воздействий, первые выходы переключателя соединены с входами первого коммута-. 10 тора, управляющий вход переключателя соединен с выходом первого элемента ИЛИ, который также соединен с первым входом прерывания ЭВМ, 2 -вход 2 -триггера соединен с ма- 15 гистральными шинами контроллера, С-вход 2 -триггера соединен с адресной шиной контроллера, а выход— с первыми входами всех логических элементов И, входы шестого злемен- 2р та . эквивалентности соединены с выхо-. ! дами пятого и шестого регистров памяти, его выход — с входом младшего разряда дешифратора, а вь|ходы пятого, третьего, четвертого, вто- 2S рого и первого элементов эквивалентности соединены с входами следующих в порядке возрастанИя номера разрядов дешифратора,выходы дешифратора: . нулевой, двенадцатый, двадцать вто- 30 рой, тридцать третий соединены как с вторыми входами четвертого, третьего, второго и первого элементов И соответственно, так и с входами первого элемента ИЛИ, выходы дешифра-З тора: седьмой, четвертый, второй, первый соединены с входами второго элемента ИЛИ, выходы дешнфратора: двадцать пятый, шестнадцатый, вось- . мой, первый соединены с входами тре- 4р тьего элемента ИЛИ, выходы дешифратора; сорок второй, тридцать второй восьмой, второй соединены с входами четвертого элемента ИЛИ, выходы дешифратора: пятьдесят второй, трид- 4S цать второй, шестнадцатый, четвер- .. тый соединены с входами пятого элемента ИЛИ, выход дешифратора шестьдесят третий соединен с вторым входом прерывания ЭВМ, остальные выходы де- шифратора. соединены с входами один:надцатого элемента ИЛИ, входы ,шестого элемента ИЛИ соединены с выходами второго, третьего, чет . вертого элементов И, а также с выхо- 55 дом третьего элемента ИЛИ, входы седьмого элемента ИЛИ соединены с вью . ходами третьего, четвертого элементов И и выходом четвертого элемента

ИЛИ, входы восьмого элемента ИЛИ соединены с выходами второго, четвертого элементов И и пятого элемента ИЛИ, входы десятого элемента ИЛИ соединены с выходами третьего, четвертого, пятого элементов ИЛИ выход второго элемента ИЛИ соединен с вторым входом девятого элемента

ИЛИ, первый вход которого соединен с выходом пятого элемента И, а второй вход пятого элемента И соединен с выходом десятого элемента

ИЛИ, шестьдесят третий выход дешифратора, выход первого элемента И и выходы шестого, седьмого, восьмого, девятого и одиннадцатого элементов

ИЛИ соединены с выходными шинами устройства.

На,,чертеже представлена схема устройства.

Устройство содержит коммутаторы

1 и 2, шифраторы 3-5, переключатель 6, контроллер 7, третий регистр 8 памяти эталонной реакции ОК

1 на код воздействия, выдаваемый 3ВМ, четвертый регистр 9 памяти эталонной реакции ОК на воздействие, код которого соответствует зарегистрированному шифратором 3, пятый 10 и шестой ii регистры памяти реакций ОК, D-триггер 12 памяти факта переключения управления ОК с одного коммутатора на другой,сообщаемый ЭВМ, первый регйстр 13 памяти кодов воз- действия, выдаваемого от ЭВМ» второй регистр 14 памяти контрольного кода воздействйя, выданного на ОК, 33M 15, логический элемент 16 ИЛИ, первый 17, второй )8, третий 19, четвертый 20, пятый 21, шестой 22 логические элементы эквивалентности, дешифратор 23 с выходными шинами 24-87, реализующими выходы дешифратора с шестьдесят третьего по нулевой в порядке убывания номера выхода, логйческий элемент 88 И логические элемен-, ты 89-91 И, логический элемент

92 ИЛИ, логические элементы 93-95 ИЛИ„ где 96-98 — выходы элементов 89-91 соответственно, а 99-101 — выходы элементов 93-95 ИЛИ соответственно, логические элементы 102-104 ИЛИ, логический элемент 105 И, логические элементы 106-108 ИЛИ. . При этом шифраторы 3-5 фиксируют на своих выходных шинах код.номера входной шиныg, на которой появился

1 i 29570 или исчез сигнал или на которой из- ственно, а также со входами элеменменилась величина сигнала. та 16 ИЛИ.

Входами устройства являются сое- От дешифратора 23 выходные шины диненные межцу собой входы шифрато- 80, 83, 85 и 86, выходные шины 62 71. ров 4 и 5. Выходами устройства явля- 5 79 и 86,выходные шины 45, 55, 79 ются выходы логических элементов и 85 и выходные шины 35, 55, 71 и 83

88 и 102, 103, 104, 106 и 108 ИЛИ, соединены с входами элементов выходная шина 24 дешифратора 23, 92-95 ИЛИ соответственно. которые используются для индикации Выходные шины 25-34, 36-44, 46-53, или управления другими средствами, а 10 56-61, 63, 64, 66-70, 72-74, 76-78, также выходы коммутаторов 1 и 2. 81, 82 и 84 дешифратора 23 соединены

Управляющие входы коммутаторов со входами элемента 108 ИЛИ.

; 1 и: 2 соединены с магистральными ши- Входы элемента 102 ИЛИ соединены нами контроллера 7, с которыми сое- с выходами элементов 89-91 И, а также динены также выход шифратора 3, входы15 с выходом элемента 93 ИЛИ. Входы элерегистров 8,9,13 и 14 памяти и мента 103 .ИЛИ соединены с выходами

D-вход триггера 12. элементов 90 и 91 И, а также с выВходы коммутаторов соединены с ходом элемента 94 ИЛИ. Входы элеменпервыми и вторыми выходами переклю- та 104 ИЛИ соединены с выходами элечателя 6, со входом которого соеди- 20 ментов 89 и 91 И, а также с выходом нен источник стимулирующих воздейст- элемента 95 ИЛИ. Входы элемента вий, а управляющий вход переключате- . 107 ИЛИ соединены с выходами элеменля соединен с выходом элемента 16 ИЛИ тов 93-95 ИЛИ. Выход элемента 107 ИЛИ и первым входом прерывания ЭВМ 15. соединен со вторым входом элемента

Выходы шифраторов 4 и 5 соединены 25 105 И, выход которого соединен со со входами регистров 10 и 11 памяти, входом элемента 106 ИЛИ. Второй вход соответственно. элемента 106, ИЛИ соединен с выходом

Адресные (стробируемые) входы ре- элемента 92 ИЛИ.

1 гистров 8,9,13 и14 памяти и тригге- Устройство работает следующим ра 12 соединены с соответствующими 30 о6ра3оМ. адресными шинами контроллера 7. ЭВМ 15 содержит в своей памяти

Информационные выходы регистров, последовательность выдачи воздействий

13 и 14 памяти соединены поразрядно на ОК и его логическую модель, котосо входами элемента 17 эквивалентнос- рая обеспечивает возможность формити. Информационные выходы регистров З Рования эталонной реакции ОК при вы-, 8 и 9 памяти соединены поразрядно с даче на него любого воздействия йз объединенными входами элементов 18,20 . имеющего перечня. ЭВМ 15 через и .19,21 эквивалентности соответствен- контроллер " выдаст коммутатору 1 но.. Выходы регистра 10 памяти соеди- или код cT Ó ÆÓþï(eão воздейстнены поразрядно со вторыми входами 40 вияэ KoTopb1A также выдается в первый; элементов 18, 19 и 22 эквивалентности. Р ги тр

Выходы регистра 11 памяти соединены Источник стимулирующих воздействий поразрядно со вторыми входами элемен- посредством переключателя 6 подклютов 20.и 21 эквивалентности и первым чен только к коммутатору 2. входом элемента 22 эквивалентности. 4 . Стимулирующее воздействие с выхода этого коммутатора поступает на ОК

Прямой выход триггера 12 памяти и на вход шифратора 3, с выхода котосоединен с первыми входами логичес- . рого контрольный код, соответствующий .ких элементов 88-91 и 105 И. Выходы . зарегистрированному стимулирующему. элементов 22, 21, 19, .20, 18 и 17 воздействию поступает на вход второS0

S эквивалентности соответственно соеди". го регистра 14 и через контроллер 7 иены со входами дешифратора 23, начи- на ЭВМ 15. ная с младшего.

С.выходов первого pei"èñòðà.13 и

Выходная шина 24 Дешифратора. 23.:," .. второго регистра.34 кодовые сообщесоединена со .вторым входом прерыващиФ ния поступают на входы первого: элемен. ЭВМ 15. Выходные;.шины 54, 65 ;..75:и 87 +а 17,эквивалентности. дешифратора 23 соединены со.вторыми,,При совпадении кодов на входах . входами элементов 88-91 И -соответ- . элемента 17 на его выходе появляется:

1129570!

О сигнал логической единицы, что свидетельствует о соответствии выданного на ОК воздействия, заданному от

3ВМ 15.

После вьдачи воздействия на ОК

ЭВИ 15 формирует два кодовых сообщения. Первое сообщение соответствует эталонному состоянию ОК при условии вьдачи на него запланированного воздействия. .10

Второе сообщение соответствует эталонному состоянию ОК при условии выдачи на него воздействия,: соответствующего коду, зарегистрированному шифратором 3. IS

Сообщения выдаются через контроллер 7 на третий 8 и четвертый 9 регистры соответственно.

Реакции объекта контроля на вьданное воздействие воспринимаются двумя 20 шифраторами 4 и 5. С их выходов кодовые сообщения поступают на выходы пятого 10 и шестого 11 регистров. С выхода третьего регистра 8 код поступает на входы второго элемента 18 и 25 четвертого элемента 20 эквивалентнос. ти. С выхода четвертого регистра 9 код поступает на входы третьего элемента 19 и пятого элемента 21 эквивалентности. ЗО

На вторые входы элементов 18,19 и 22 эквивалентности поступает код от регистра 10. Код от шестого регистра

11 поступает на вторые входы четвертого 20 и пятого 21 элементов эк- вивалентности и первый вход шестого элемента 22 эквивалентности.

Совпадение кодов на входах эле.ментов 18 и 20 эквивалентности свидетельствует о том, что реакция ОК, 4О принятая шифратором 4 и принятая шифратором 5, соответствует эталонному состоянию ОК при вьдаче запланированного воздействия. Совпадение кодов на входах третьего элемента 19 45 и пятого элемента 2 1 эквивалентности свидетельствуют о соответствии реак.-ции ОК стимулирующему воздействию, :зарегистрированному шифратором 3.

Совпадение кодов на входах шестого у элемента 22 эквивалентности свидетельствует.об идентичности реакций ОК, зарегистрированных шифраторами 4 и 5.

Комбинация состояний выходов логи-55 ческих элементов 17-22 эквивалентности позволяет сделать заключение о состоянии "Норма", "Не норма" каждого элемента системы н ОК как в случае наличия неисправности в одном месте системы, так и в двух — трех местах одновременно. Неисправности в двух местах могут быть скоррелированы (т.е. давать при сравнении кодов на регистрах положительный результат, соответствующий исправным состояниям источников кодов сравнения) и нескоррелированы.

Поскольку каждый элемент 17-22 эквивалентности имеет на выходе два логических состояния, то всего имеется 26 решений.

Сигнал с выходов элементов эквивалентности поступает на входы де-. шифратора 23, причем с элемента 22 эквивалентности — на вход младшего разряда дешифратора, а на входы с второго по шестой разряд включительно — с элементов 21 .19, 20,18 и 17 эквивалентности соответственно. Вы-. ходные шины 25-53, 55-64, 66-74, 76-87 дешифратора 23 соединены с входами элементов 92-95 HJIH и элемента 108 ИЛИ по принципу аналогичности заключений о состоянии соответствующих элементов устройства автоматического контроля и ОК.

Появление логической единицы хотя

l бы на одном из выходов 99-IO1 соответственно .элементов 93-95 ИЛИ формирует на выходе элемента 107 HJIH сигнал, который подается на вход элемента 105 И..

При наличии скоррелированных неисправностей логическая единица появляется на одной из выходных шин

54, 65 и 75 дешифратора 23, а при наличии неисправности в трех местах на выходной шине 87. Одновременно логическая единица поступает на второй вход соответствующего логического элемента 88-91 и на вход элемента 16 ИЛИ. С выхода элемента

16 ИЛИ сигнал подается на вход прерывания ЭВМ 15 и на вход переключателя 6, который отключает ком мутатор 1 или 2 и подключает ком-: мутатор 2 или 1 к источнику стимулирующих воздействий. После обработки этого прерывания 3ВМ 15 повторяет выдачу воздействий на ОК, а. также через контроллер 7 логической единицей на выходе триггера 12 зафиксирует факт переключения с одного коммутатора на другой.

1129570 12 ля следующим образом: элемент 102 ИЛИ"ШиФратор 3 неисправен", элемент.

103 ИЛИ вЂ” "Шифратор 4 неисправен", элемент 104 ИЛИ - "Шифратор 5 неиср;

5 равен", элемент 106 ИЛИ вЂ” "Отключенный коммутатор неисправен", элемент 108 ИЛИ вЂ” "Элементы эквивалентности и регистры памяти неисправны", элемент 88 И вЂ” "ОК неисправен", выход 24 дешифратора 23 — "ОК и устройство норма".

Если. отключенный коммутатор 1 или 2 исправен, то логическая единица на одном из выходов 54, 65, 75 и 87 дешифратора 23 при повторении воздействия возобновляется °

В результате возобновления логической единицы на одном из выходов 54,65,75,87 дешифратора и появлении ее, на выходе триггера 12 появ ляется логическая единица на выходе соответствующего элемента 88-91 И.

Если отключенный коммутатор 1 или 2 неисправен, то логическая единица на выходах 54,65,75,87 дешифра" тора 23 исчезает, но появляется на 15 выходе элемента 105 И вследствие появления определенной комбинации сигналов на выходах элементов 17-22 эквивалентности, соединенных со входами дешифратора 23 что вызывает 20 появление логической единицы на выходе элемента 105 И.

Выходы элемента 92 ИЛИ и элемента 105 И соединены со входами элемента 106 ИЛИ а выходы элементов, 25

89-91 И и элементов 93-101 ИЛИ соединены со входами элементов 102-104 ИЛИ по принципу аналогичности заключений ,о состояйии соответствующих элементов устройства автоматического контроС выхода 24 дешифратора 23 сигнал подается на вход прерывания ЭВМ 1 5.

При появлении на выходе 24 дешифратора 23 сигнала "ОК и устройство норма" ЭВМ 15 получает через систему ,прерывания уведомление об успешном завершении контроля состояния ОК по данному стимулирующему, воздействию и формирует вь1дачу следующих воздействий.

Таким образом, предлагаемое устройство, обеспечивая локализацию мест неисправности, позволяет в де-. сятки раз сократить время восстанов- . ления устройства при эксплуатации по сравнению с прототипом за счет обнаружения неисправностей в двух к трех местах.

1129570 ф : аъ+ь ВI Р р К /7

-Жми мпнлОш И

"3. и"

Филиал ППП Патент, г.Умгород, ул.Проектная, 4

Устройство автоматического контроля электронных систем Устройство автоматического контроля электронных систем Устройство автоматического контроля электронных систем Устройство автоматического контроля электронных систем Устройство автоматического контроля электронных систем Устройство автоматического контроля электронных систем Устройство автоматического контроля электронных систем Устройство автоматического контроля электронных систем 

 

Похожие патенты:

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники

Изобретение относится к области теплового неразрушающего контроля силовой электротехники, в частности тиристоров тиристорных преобразователей, и предназначено для своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода изделия в целом в специальный контрольный режим
Изобретение относится к области диагностирования силовой электротехники, в частности тиристорных преобразователей, и предназначено для поддержания надежности тиристорного преобразователя на требуемом уровне и своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода последних в специальный контрольный режим

Изобретение относится к импульсной технике и может быть использовано в качестве устройства диагностики при проведении пусконаладочных работ, эксплуатации и ремонте устройств автоматики и вычислительной техники на микросхемах эмиттерно-связанной логики (ЭСЛ)

Изобретение относится к автоматике и вычислительной технике для диагностики состояния объекта по результатам преобразования детерминированных и случайных сигналов и может быть использовано в телеметрических системах с эвакуируемыми накопителями информации ("черный ящик") и радиоканалом для передачи катастрофических отказов

Изобретение относится к области электронной техники и может быть использовано для диагностирования разветвленных электронных цепей

Изобретение относится к способам электрического контроля и испытаний на постоянном и переменном токе с последующей отбраковкой подложек из диэлектрика или полупроводника, содержащих изделия электронной техники и электротехники (электрорадиоизделия), содержащих плоские и объемные проводящие области, содержащих активные и пассивные функциональные элементы в виде полупроводниковых приборов, многослойных трехмерных структур, пленок с различным типом электрической проводимости, жидкокристаллических панелей и др

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано для контроля и поиска неисправностей в цифровых электронных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации
Наверх