Дешифратор для запоминающего устройства

 

ДЕШИФРАТОР ДЛЯ ЗАПОМИНАЩЕГО УСТРОЙСТВА, содержащий матрицу ключей, каждьй из которых выполнен на транзисторе, первые и вторые ключи и элементы согласования, каждый из которых выполнен на трансформаторе , причем коллекторы транзисторов являются выходами дешифратора, эмиттеры транзисторов каждой из строк матрицы срединены с. выходом соответствующего первого клюТа, базы транзисторов каждого из стобцов матрицы соединены с одним концом вторичной обмотки соответствующего трансформатора , один конец первичной обмотки которого соединен с выходом соответствующего второго ключа, а другой конец - с шиной нулевого потенциала, отличающийся тем, что, с целью упрощения дешифратора, вторые концы вторичных обмоток трансфер- § маторов соединены с входами первых ключей.iWr

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

09) (11) 4(51 С 11 С 8/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

llo делАм изОБРетений и ОтнРытий н втоаском свидетельству (21) 3599802/24-24 (22) 01.06.83 (46) 15.02.85. Вюл. № 6 (72) В.В. Романов (53) 681.327.66(088.8) (56) 1. Запоминающие устройства современных ЭЦВМ. Под ред. А.А. Крупского. М., "Мир", 1968, с. 185-188.

2. Шигин А.Г., Дерюгин А.А, Цифровые,вычислительные машины (память

ЦВМ). М., "Энергия", .1976, с. 200 (прототип). (54)(57) ДЕШИФРАТОР ДЛЯ ЗАПОМИНАЮЩЕ-

ГО УСТРОЙСТВА, содержащий матрицу ключей, каждый из которых выполнен на транзисторе, первые и вторые ключи и элементы согласования, каждый из которых выполнен на трансформаторе, причем коллекторы транзисторов являются выходами дешифратора, эмиттеры транзисторов каждой из строк матрицы соединены с. выходом соответствующего первого ключа, базы транзисторов каждого из стобцов матрицы соединены с одним концом вторичной обмотки соответствующего трансформатора, один конец первичной обмотки которого соединен с выходом соответствующего второго ключа, а другой конец — с шиной нулевого. потенциала, отличающийся тем, что, с целью упрощения дешифратора, вторые концы вторичных обмоток трансфор- Е

«О маторов соединены с входами первых ключей.

1140166

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах (ЗУ).

Известен дешифратор для ЗУ, со 5 держащий матрицу ключей, выполненных на транзисторах, эмиттерные и базовые ключи С13.

Недостатком этого дешифратора является его сложность, обусловленная наличием источников напряжения смещения и резисторов смещения.

Наиболее близким к предлагаемому по технической сущности и достигаемому результату является дешифра- 15 тор, содержащий матрицу ключей, каж. дый из которых выполнен на транзисторе, эмиттеры транзисторов каждой .из строк соединены с выходами эмиттерных .ключей, базы транзисторов 20 каждого из столбцов соединены с выходами базовых ключей, а коллекторы транзисторов являются выходами дешифратора (21. Недостатками известного дешифратора являются его сложность, обусловленная наличием источников напряжения и резисторов смещения, а также невозможность использования его в качестве предварительного дешифратора, например, при оконечном диодном дешифраторе.

Цель изобретения — упрощение -устройства.

Поставленная цель достигается тем, что в дешифраторе для запоминающего устроФства, содержащем матрицу ключей, каждый из которых выполнен на транзисторе, первые и вторые ключи и элементы согласования, каждый из 4< .которых выполнен на трансформаторе, причем коллекторы транзисторов являются выходами дешифратора, эмиттеры транзисторов каждой из строк матрицы соединены с выходом соответст- 45 вующего первого ключа, базы транзис" торов каждого из столбцов матрицы соединены с одним концом вторичной обмотки соответствующего трансформатора, один конец первичной обмотки которого соединен с выходом соответствующего второго ключа, а другой конец - с шиной нулевого потенциала, Ужгород,ул. Проектжая, 4

3ЦЦИПИ Заказ 266/40

Филшаа ШВ Ъатешт", г. вторые концы вторичных обмоток трансформаторов соединены с входами первых ключей.

На чертеже изображена функциональная схема предлагаемого дешифратора.

Дешифратор.. содержит матрицу ключей, каждый иэ которых выполнен на транзисторе 1, первые 2 и вторые 3 ключи и элементы согласования, каждый иэ которых выполнен на трансформаторе 4, причем коллекторы 5 транзисторов 1 являются выходами дешифратора. На чертеже изображены также входы 6 ключей и шина 7 нулевого потенциала.

Дешифратор работает следующим образом.

В исходном состоянии все транзисторы 1 заперты из-за отсутствия в них базового тока. При выборе одного иэ первых ключей 2 и одного иэ вторых ключей 3 во вторичной обмотке соответствующего трансформатора 4 появляется ток; проходящий через выбранный ключ 2 и эмиттерно-базовый переход выбранного транзистора 1. Транзистор открывается и от источника питания, подключенного через токозадающнй резистор (не показан) к входам 6 ключей, и от выбранного первого ключа 2 адресный ток проходит в нагрузку, подключенную к соответствующему выходу 5 дешифратора.

Изобретение позволяет сократить количество используемого оборудова ния (за счет дополнительных источников питания и резисторов цепей смещения) при тех же функциональных возможностях устройства. Это возможно потому, что на базы транзисторов невыбранных столбцов подается запирающее напряжение смещения относительно выбранного столбца, равное напряжению на вторичной обмотке выбранного трансформатора. Устройство благодаря введенной потенциальной привязке базовых цепей транзисторов может быть использовано в качестве предварительного дешифратора, например,. при оконечном диодном дешифраторе.

Тираж 584 . Нодпшсиое:

Дешифратор для запоминающего устройства Дешифратор для запоминающего устройства 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано при построении интегральных микросхем памяти

Изобретение относится к вычислител 1ной технике и может быть исnj « 2J пользовано в составе запоминающего устройства

Изобретение относится к вычислительной технике, а именно к дешифраторам адреса микросхем памяти, и может быть использовано при проектировании микросхем памяти с резервированием

Изобретение относится к вычислительной технике и может быть использовано в микросхемах памяти с резервированием

Изобретение относится к вычислительной технике и предназначено для использования в БИС запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано в програьмируемых постоянных запоминающих устройствах

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах на магнитных элементах памяти

Изобретение относится к вычислительной технике и может быть использовано в ЗУ на МДП-транзисторах в интегральном исполнении
Наверх