Логическое запоминающее устройство

 

ЛОГИЧЕСКОЕ ЗАПОМИНАЩЕЕ УСТРОЙСТВО, содержащее генератор импульсов , элемент ИЛИ, триггер, регистр адреса, счетчик адреса, первый , второй и третий накопители, блок сравнения, первый элемент И, счетчик числа совпадений и пороговый элемент, причем первый вход триггера соединен с первым входом элемента ИЛИ, выходкоторого подключен к входу счетчика адреса, выходы которого соединены с входами установки адреса первого накопителя, информационный вход которого является первым информационным входом устройства , входы установки адреса второго накопителя соединены с входами установки третьего накопителя, выход блока сравнения подключен к первому входу первого элемента И, выход которого соединен с входом счетчика числа совпадений, выходы которого подключены к одному иэ входов порогового элемента, выход которого является выходом устройства, отличающееся тем, что, с целью пов1двения надежности устройства, в него введены распределитель сигналов , формирователи сигналов, формирователь пачки импульсов, второй и третий элемент И, элементы НЕ, блок ввода начального адреса, сумматор, мультиплексор, четвертый накопитель, мажоритарные элементы, счетчик порогового числа совпадений, причем выход генератора импульсов подключен к первому входу первого формирователя сигналов и к входу распределителя сигналов, первый выход которого сокдинен с первыми входами второго и третьего формирователей сигналов и формирователя пачки импульсов и входом первого элемента НЕ, второй вход второго формирователя сигналов является синхронизирующим входом устройства, первыйвыход подключен (Л к первому входу триггера, а второй выход - к второму входу третьего формирователя сигналов, выход которого подключен к вторым входам первого триггера и формирователя пачки импульсов , первьй выход которого соединен с третьими входами второго и третьего формирователей сигналов, а второй выход - с вторым входом элемента ИЛИ, выход триггера подключен к первому входу второго элемента И, второй вход которого подключен к выходу первого элемента НЕ, а выход к управляющему входу первого накопителя , третий в.ыход формирователя пачки импульсов соединен с первымвходом сумматора, второй вход которого подключен к выходу регистра адреса, информационный вход которого подключен к информационному выходу блока ввода начального адреса, управляющий выход которого соединен с вторым входом первого формирователя сигналов, выход которо го подключен к управляю

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„,SU„„-1140172 А

4(51) С 11 С 15 -ОО-.- .

ОПИСАНИЕ ИЗОБРЕТЕНИЯ н свтссснсвв свнсвтвсъствн

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3662946/24-24 (22) 09.11.83 (46) 15.02.85. Бюл. Ф 6 (72) А.И. Волков, Н.О. Иошин, В.И. Степанов и В.В. Шмаков (53) 681.327(088.8) (56) 1. Патент СНА У 3346844, кл. 340-146.2, опублик. 1967.

2. Авторское свидетельство СССР

Ф 858104, кл. G 11 С 15/00, 1979 (прототип}. (54) (57) ЛОГИЧЕСКОЕ ЗАПОМИНАЮЩЕЕ

УСТРОЙСТВО, содержащее генератор импульсов, элемент ИЛИ, триггер, регистр адреса, счетчик адреса, первый, второй и третий накопители, блок сравнения, первый элемент И, счетчик числа совпадений и пороговый элемент, причем первый вход триггера соединен с первым входом элемента ИЛИ, выход которого подключен к входу счетчика адреса, выходы которого соединены с входами установки адреса первого накопителя, информационный вход которого является первым информационным входом устройства, входы установки адреса второго накопителя соединены с входами установки третьего накопителя, выход блока сравнения подключен к первому входу первого элемента И, выход которого соединен с входом счетчика числа совпадений, выходы которого подключены к одному иэ входов порогового элемента, выход которого является выходом устройства, о т л и— ч.а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены распределитель сигналов, формирователи сигналов, формирователь пачки импульсов, второй и третий элемент И, элементы НЕ, блок ввода начального адреса, сумматор, мультиплексор, четвертый накопитель, мажоритарные элементы, счетчик порогового числа совпадений, причем выход генератора импульсов подключен к первому входу первого формирователя сигналов и к входу распределителя сигналов, первый выход которого соединен с первыми входами второго и третьего формирователей сигналов и формирователя пачки импульсов и входом первого элемента НЕ, второй вход второго формирователя сигналов является синхрониэирующим входом устройства, первый выход подключен к первому входу триггера, а второй выход — к второму входу третьего формирователя сигналов, выход которого подключен к вторым входам первого триггера и формирователя пачки им пульсов, первый выход которого соединен с третьими входами второго и третьего формирователей сигналов, а второй выход — с вторым входом эле- мента ИЛИ, выход триггера подключен к первому входу второго элемента И, второй вход которого подключен к выходу первого элемента НЕ, а выход— к управляющему входу первого накопителя, третий выход формирователя пачки импульсов соединен с первы+ входом сумматора, второй вход которого подключен к выходу регистра адреса, информационный вход которого подключен к информационному выходу блока ввода начального адреса, управляющий выход которого соединен с вторым входом первого формирователя сигналов, выход которого подключен к управляю114 щим входам регистра адреса и блока ввода начального адреса, информационные входы которого и информационные входы второго, третьего и четвертого накопителей являются вторым ин формационным входом устройства, а адресный вход подключен к выходу второго элемента НЕ, первый вход мультиплексора является адресным входом устройства, второй вход подключен к выходу сумматора, а выход— к входам установки адреса второго, третьего и четвертого накопителей, управляющие входы которых, управляющий вход мультиплексора и вход второго элемента НЕ являются управляющим входом устройства, выходы нако0172 пителей подключены к входам соответствующих мажоритарншх элементов, выходы первого и второго мажоритарных элементов соединены соответственно с первым и вторым входами блока сравнения, выход третьего мажоритарного элемента подключен к второму входу первого элемента И, третий вход которого соединен с вторым выходом распределителя сигналов и с первым входом третьего элемента И, второй вход которого подключен к вы- ., ходу четвертого мажоритарного элемента, а выход — к входу счетчика порогового числа совпадений, выходы которого соединены с другим входом порогового элемента.

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может. быть использовано для анализа комбинаций двоичного кода. . 5

Известно логическое запоминающее устройство, содержащее регистр сдвига входного сигнала, прямой выход каждого разряда которого соединен с первым входом одного из элементов И, 1О выходы которых соединены с соответствующими шинами считывания запоминающего устройства на магнитных сердечниках, в которое постоянно

"зашиты" эталоны, а вторые входы t5 объединены между собой, на них поданы импульсы считывания, причем выходы запоминающего устройства подключе" ны к пороговым устройствам 5 13.

Недостатком этого устройства яв- 20 ляется то, что в нем не предусмотрена воэможность смены эталонов в процессе работы, что ограничивает его функциональные воэможности.

Наиболее близким к предлагаемому 25 является логическое запоминающее устройство,:состоящее, из генератора импульсов, триггера, элемента ИЛИ, регистра адреса, счетчика адреса, трех накопителей, схемы сравнения, gp элемента И, счетчика совпадений и по. рогового элемента, причем первые входы триггера и элемента ИЛИ соединены между собой выход элемента ИЛИ

2 подключен к входу счетчика адреса, выходы которого соединены с входами установки адреса первого накопителя, информационный вход которого является входом устройства, входы установки адреса второго и третьего накопителей соединены между собой, выход схемы сравнения подключен к первому входу элемента И, выходы счетчика совпадений подключены к первым входам порогового элемента, выход которого является выходом устройства. Принцип действия этого логического запоминающего устройства заключается в том, что информация в последовательном коде заносится в него, затем его содержимое сравнивается с содержимым запоминающего устройства, в котором хранится эталонная последовательность, на результат сравнения накладывается маска, определяющая совокупность признаков, по которым входящая последовательность импульсов сравнивается с эталонной, число совпадений импульсов входящей последовательности и эталонной подсчитывается счетчиком и поступает на вход порогового элемента, где сравнивается с пороговым числом совпадений, результат сравнения поступает на выход устройства l2).

Недостатками этого устройства являются ограниченность его функциональных возможностей, поскольку не

1140172 предусмотрены стыковка устройства с микро-ЭВМ для более оперативной смены эталонной комбинации в процессе работы, а также воэможность оперативного изменения порогового числа совпадений, и низкая надежность устройства вследствие отсутствия дублирования входящей двоичной комбинации, эталонной комбинации и маски. 10

Цель изобретения — повышение надежности устройства.

Поставленная цель достигается тем, что в логическое запоминающее устройство, содержаЩее генератор им- 15 пульсов, элемент ИЛИ, триггер, регистр адреса, счетчик адреса, первый, второй и третий накопители, блок сравнения, первый элемент И, счетчик числа совпадений и порого- ZO вый элемент, причем первый вход триггера соединен с первым входом элемента ИЛИ, выход которого подключен к входу счетчика адреса, выходы которого соединены с входами установ- 25 ки адреса первого накопителя, информационный вход которого является первым информационным входом устройства, входы установки адреса второго накопителя соединены с входами уста- щ ковки третьего накопителя, выход блока сравнения подключен к первому входу первого элемента И, выход которого соединен с входом счетчика числа совпадений, выходы которого подключены к одному из, входов порогового эле- мента, выход которого является выходом устройства, введены распределитель сигналов, формирователи сигналов, формирователь пачки импуль- 4О сов, второй и третий элемент И, элементы НЕ, блок ввода начального адреса, сумматор, мультиплексор, четвертый накопитель, мажоритарные элементы, счетчик порогового числа совпа- 4 дений, причем выход генератора импульсов подключен к первому входу первого формирователя сигналов и к входу распределителя сигналов, первый выход которого соединен с первы-5О ми входами второго и третьего формирователей сигналов и формирователя пачки импульсов и входом первого элемента НЕ, второй вход второго формирователя сигналов является синхрони- ., .зирующим входом устройства, первый выход подключен к первому входу триггера, а второй выход — к второму входу третьего формирователя сигналов, выход которого подключен к вторым входам первого триггера и формирователя пачки импульсов, первый выход которого соединен с третьими входами второго и третьего формирователей сигналов, а второй выход — с вторым входом элемента ИЛИ, выход триггера подключен к.первому входу второго элемента И, второй вход которого подключен к выходу первого элемента НЕ, а выход — к управляющему входу первого накопителя, третий выход формирователя пачки импульсов соединен с первым входом сумматора, второй вход которого подключен к выходу регистра адреса, информационный вход которого подключен к информационному выходу блока ввода начального адреса, управляющий выход которого соединен с вторым входом перво-. го формирователя сигналов, выход ко торого подключен к управляющим входам регистра адреса и блока ввода начального адреса, информационные входы которого и информационные входы второго, третьего и четвертого накопителей являются вторым информационным входом устройства, а адресный вход подключен к выходу второго элемента НЕ, первый вход мультиплексора является адресным входом устройства, второй вход подключен к выходу сумматора, а выход — к входам установки адреса второго, третьего и четвертого накопителей, управляющие входы которых, управляющий вход мультиплексора и вход второго элемента

НЕ являются управляющим входом устройства, выходы накопителей подключены к входам соответствующих мажоритарных элементов, выходы первого и второго мажоритарных элементов соединены соответственно с первым и вторым входами блока сравнения, выход третьего мажоритарного элемента подключен к второму входу первого элемента И, t, третий вход которого соединен с вто1 рым выходом распределителя сигналов и с первым входом третьего элемента И, второй вход которого подключен к выходу четвертого мажоритарного элемента, а выход — к входу счетчика порогового числа совпадений, выходы которого соединены с другим входом .порогового элемента.

На фиг. 1 представлена структурная схема предлагаемого устяи йства;

1140172 на фиг. 2 — функциональная схема формирователя сигналов; на фиг. 3— структурная схема формирователя пачки импульсов.

Логическое запоминающее устройст- 5 во содержит (фиг. 1) генератор 1 импульсов, распределитель 2 сигналов, первый 3, второй 4 и третий 5 формирователи сигналов, первый 6 и второй 7 элементы НЕ, формирователь 8 пачки импульсов, имеющий входы 9 и 10 и выходы 11-13, первый триггер

14, элемент ИЛИ 15, счетчик 16 адреса, первый 17, второй 18 и третий 19 элементы И, блок 20 ввода начального адреса, имеющий входы 21 и 22 и выходы 23 и 24, вход 25 регистра 26 адреса, сумматор 27, мультиплексор 28, первый 29, второй 30, третий 31 и четвертый 32 накопители, имеющие соответственно информационные входы

33-36, входы 37-40 установки адреса и управляющие входы 41-44, первый 45, второй 46, третий 47 и четвертый 48 мажоритарные элементЫ, блок 49 срав- 25 нения, счетчик 50 числа совпадений, счетчик 51 порогового числа совпаде-, ний и пороговый элемент 52.

Формирователь 4 сигналов (фиг.2) содержит второй 53 и третий 54 триг- 30 геры и элемент И-НЕ 55 и работает следующим образом.

На первый вход элемента И-НЕ 55, соединенный с синхронизирующими входами триггеров 53 и 54 и являющийся первым входом формирователя, подаются синхронизирующие импульсы..

На вход данных триггера 53, являющийся входом формирователя, поступает запускающий импульс длительностью Й,40

IlpH этОм I„ w 2, где ь — длитель нОсть синхроимпульсов. При этом на выходе триггера 53, соединенном с вторым входом элемента И-НЕ 55 и с входом данных триггера 54, в момент 4g прихода первого синхроимпульса в период времени Ф появляется единич4 ный потенциал. На инверсном выходе триггера 54, подключенном к третьему входу элемента И-НЕ 55,появляется 50 нулевой потенциал в момент прихода второго в период времени 7 синхро1 импульса. Таким образом, на выходе элемента И-НЕ 55, являющемся первым выходом формирователя, формируется у нулевой импульс длительностью соответствующий по времени первому в период времени 4 синхроимпульсу.

На прямом выходе триггера 54, являющемся вторым выходом формирователя, устанавливается единичный потенциал в момент прихода второго в период времени „ синхроимпульса. Сброс триггеров 53 и 54 в состояние "О" осуществляется с приходом на третий вход формирователя, соединенный с входами установки в "О" триггеров

53 и 54, импульса сброса.

Состав и работа формирователей

3 и 5 сигналов аналогичны составу и работе формирователя 4.

Формирователь 8 пачки импульсов (фиг. 3) состоит из четвертого 56 и пятого 57 триггеров, третьего 58 и четвертого 59 элементов НЕ, четвертого элемента И 60, четвертого 61 и пятого 62 формирователей сигналов и счетчика 63.

Формирователь 8 пачки импульсов работает следующим образом.

На вход 9 поступают синхроимпульсы, на вход 10 — запускающий импульс, который переключает триггер 56 в состояние "1". Единичный потенциал с выхода триггера 56 поступает на вход элемента И 60 и открывает его для прохождения синхроимпульсов, которые с выхода этого элемента проходят на выход 12 формирователя и через элемент НЕ 58 на вход счетчика 63, который настроен на счет N импульсов (N — длина эталонной комбинации). С приходом N-го синхроимпульса на выходе счетчика 63 появляется сигнал переполнения, переключающий триггер

57 в состояние "1". Единичный потенциал с выхода триггера 57 запускает формирователь 61, на первом выходе которого появляется импульс, сбрасывающий в состояние"0"триггеры 56 и 57 и через элемент НЕ 59 счетчик 63

Э а на втором выходе — единичный потен-. циал, запускающий формирователь 62, на выходе которого с приходом следующего синхроимпульса появляется им-: пульс, поступающий на выход 11 формирователя 8 пачки импульсов. Таким образом, на выход 12 формирователя 8 проходит пачка из N импульсов, на выход 11 — импульс, сигнализирующий об окончании прохождения пачки из N импульсов, на выход 13 — коды чисел, последовательно меняющихся от 1 до N. Формирователи 61 и 62 аналогичны по составу и принципу работы формирователю 4.

1140172

Блок 20 ввода начального адреса может быть реализован на БИС К580ИК55.

Его вход 22 предназначен для выбора кристалла БИС, выход 24 и вход 25— для обмена сигналами с формировате- 5 лем 3.

Накопители 29, 30, 31 и 32 выполнены на полупроводниковых запоминающих схемах, причем каждый накопитель имеет три независимые области памяти (например, 29, 29" и 29" для накопителя 29), соответствующие входы которых соединены между собой.. Управляющие входы 41-44 соответственно накопителей 29-32 предназначены для управления режимами записи-считывания.

Работа устройства заключается в следующем.

Устройство позволяет анализировать комбинации двоичного кода произвольной длины, не превышающей объема первого накопителя 29, и работает в режимах "Запись эталона" и "Анализ . 25

Режим "Запись эталона".

На управляющем входе устройства устанавливается потенциал, переключающий накопители 30-32 в режим "Запись" и открывающий одни из входов 30 мультиплексора 28. На адресных входах устройства устанавливается в двоичном коде число, не превышающее М, такое, что L-M = N, где L — некоторое, например максимально возможное, З число, которое может находиться в счетчике 16 адреса. Во второй накопи,тель 30 заносится первый бит эталонной комбинации, в третий накопитель

31 — первый бит маски, которая пред- 4о ставляет собой комбинацию двоичного. кода, содержащую, как и эталонная комбинация, N битов и характеризующуюся тем, что в ней определенный

50 маемой и эталонной комбинаций, учи- у тывающемуся при анализе принимаемой комбинации. В каждом накопителе запись производится в три независимых бит принимает значение "1, если со- 4s ответствующий ему бит эталонной комбинации учитывается при анализе принимаемой комбинации, или "0" в противном случае, одновременно в четвертый накопитель 32 заносится ,первый бит такой двоичный комбина ции, что сумма битов, принимающих значение "1", соответствует пороговому числу совпадений битов приниобласти памяти, соответственно обозначенных для второго накопителя 30

30" и 30щ, для третьего накопителя 31), 31", 31" и для четвертого накопителя 32, 32" и 32" . Затем число, установленное на адресных входах устройства, последовательно увеличивается на единицу синхронно с изменениеМ на информационных входах битов эталонной комбинации, маски и комбинации порогового числа совпадений до тех пор, пока во второй 30, третий 31 и четвертый 32 накопители не будет занесено no N битов соответствующих двоичных ком- . бинаций, причем в каждом накопителе эти комбинации занимают последовательно N ячеек. Затем на управляющем входе устройства устанавливается потенциал, соответствукщий режиму считывания. Этот потенциал переключает второй 30, третий 31 и четвертый 32 накопители в режим "Считывание", открывает другие входы мультиплексора 28 и, проинвертированный элементом НЕ 7, поступает на вход 22 блока 20 ввода, подготавливая его к приему данных. После этого устройство может работать в режиме "Анализ".

Режим "Анализ".

Тактовые импульсы, сопровождающие двоичнокодированную информацию и со- ответствующие во времени началу каждого бита, поступают на синхронизирующий вход устройства. На вход распределителя 2 поступают импульсы с генератора 1, следующие с частотой F, значение которой удовлетворяет условию Р>ИЕ, где f- частота следования тактовых импульсов.

Синхрониэирующие импульсы длительностью 1/6 F с частотой F с первого выхода распределителя 2 поступают на входы формирователей 4 и 5 и формирователя 8 пачки импульсов.

Тактовый импульс, поступающий на синхронизирующий вход устройства, запускает формирователь 4, «оторый формирует на своем первом выходе. единичный импульс длительностью 1/6 F» соответствующий по времени началу тактового импульса длительностью

1/f. Импульс с первого выхода формирователя 4 переключает триггер 14 в состояние "1" и через элемент ИЛИ 15 проходит на вход счетчике 16 адреса. Потенциал с второго выхода формирователя 4 запускает формирова1140172 10

Сумматор 27 суммирует код начального адреса с последовательно меняющимися кодами чисел от 1 до N, результат суммирования через мульти5 плексор 28 поступает на входы 38-40 установки адреса соответс венно накопителей 30-32, Информация с выхо; дов трех областей памяти каждого накопителя 29-32 поступает на три

10 входа соответственно мажоритарных элементов 45-48, которые на своих выходах формируют коды, соответствую.

1щие кодам на любых хотя бы двух их входах.

В интервале времени =1/f между двумя соседними тактовыми импульсами из второго 30, третьего 31 и четвертого 32 накопителей считываются все

N битов эталонной комбинации, маски и комбинации порогового числа сов" падений соответственно. За это же время 7 в первый накопитель 29 записывается один бит поступающей на его информационный вход 33 двоичнокодированной информации и считывается комбинация из N ранее записанных битов, включая бит, записанный в этот же интервал времени ь . При этом бит, записанный последним во

N времени, считывается последним в комбинации, т.е. если последняя запись производится в 1-ю ячейку . первого накопителя 29, то считывание начинается (j+1)-й ячейкой и эаканЗ чивается j-й ячейкой, что обеспечивается автоматическим сбросом счетчика 16 после поступления на его вход очередной пачки импульсов.

Так как в интервалах времени Г к

40 первому накопителю 29 обращение производится 0+1 раз (1 раз — запись, N pas — считывание), а к второму 30, третьему .31 и четвертому 32 накопителям — только 0 раз (считывание), 4s то в каждый последующий интервал времени при побитном сравнении принимаемой и эталонной комбинаций бит, находящийся s i-й ячейке первого накопителя 29, последовательно сравниSo вается с битом, хранящимся в i-й, (i-1)-й, (i-2)-й, (i-3)-й, ..., Т-й, (L-1)-й, ..., (i+2) -й, (д+1) -й ячейтель 5, на выходе которого формиру— ется импульс длительностью 1/6 F сдвинутый во времени на 1/F относительно импульса на выходе формирова:теля 4. Этот импульс переключает . триггер 14 s состояние "0" и запускает формирователь 8, формирующий на выходе 11 импульс сброса в началь ное состояние формирователей 4 и 5, а на выходе 12 — пачку из N импуль« сов, проходящих через элемент ИЛИ 15 на вход счетчика 16. С выхода тригге ра 14 на вход элемента И 18 поступает импульс длительностью 1/Р, соот- ветствующий по времени своим передним фронтом началу тактового импульса, одновременно на другой вход элемента И 18 поступают проинвертированные элементом НЕ 6 импульсы с первого выхода распределителя 2. Элемент

И 18 формирует на своем выходе импульс записи, поступающий на вход 41 первого накопителя 29 и переключающий последний в режим "Запись". При этом бит информации, поступающий на информационный .вход устройства, записывается накопителем 29 в ячейку памяти с адресом, выставленным на выходах счетчика 16, После окончания записи в первый накопитель 29 изменяется потенциал на его входе 41 и переключает накопитель 29 в режим

"Считывание". На входе устройства устанавливается код начального адреса, определяющий номер ячейки, с которой. начинается считывание накопителей 30, 31 и 32, и принимаемый по входам 21 блоком 20 под действием управляющего сигнала на его входе 22.

После. приема информации на выходе

24 блока 20 появляется сигнал, запускающий формирователь 3, на первый вход которого поступают синхронизирующие импульсы с выхода генератора 1. Формирователь 3 формирует на своем выходе импульс, поступающий на вход 25 блока 20, подготавливая последний к приему новой информации, и на вход регистра 26, который под действием управляющего сигнала переписывает код начального адреса с выходов 23 блока 20. Код начального адреса с выходов регистра 26 заносится,на одни входы сумматора 27, на другие входы которого поступают Ы коды чисел, последоватЕльно меняющихся от 1 po N с выходов 13 формирователя 8. ке второго накопителя 30, после чего в (а+1)-ю ячейку первого накопителя 29 записывается другой бит принимаемой двоичнокодированной информации, т.е. сравнение проводится таким образом, что принимаемая ком1140 бинация в каждом следующем интервале при сравнении с эталонной комбинацией как бы сдвигается относительно последней на один бит.

Сравниваемые биты принимаемой и 5 эталонной комбинаций выставляются на выходах соответственно первого 45 и второго 46 мажоритарных элементов.

При совпадении сравниваемых битов блок 49 сравнения вырабатывает импульс, поступающий на вход элемента И 17, на другой вход которого подается соответствующий бнт маски с выхода третьего мажоритарного элемента 47, а на третий вход — стробирующие импульсы длительностью .1/3 F с второго выхода распределителя 2, сдвинутые во времени на 1/3 F относительно импульсов на первом выходе последнего. Те же стробирующне им- 20 пульсы подаются на вход элемента И 19, Если данный бит в эталонной комбинации учитывается при анализе принимаемой информации, т.е. значение, 2 соответствующего бита маски "1", импульс с выхода блока 49, простробированный на элементе И 17, проходит на вход счетчика 50, увеличивая его еостояние на единицу, в противном Ç0 случае состояние счетчика 50 не изме. няется.

172 l2

Счетчик 51 подсчитывает число еди-. ничных битов комбинации порогового числа совпадений, которые, простробированные на элементе И 19, проходят на вход счетчика 51 с выхода, четвертого мажоритарного элемента 48.

При превышении числом, поступающим с выхода счетчика 50 на одни входы порогового элемента 52, числа, задаваемого на его других входах счетчиком 51, на выходе порогового элемента 52 появляется сигнал обнаружения заданной кодовой комбинации.

Изобретение позволяет расширить функциональные возможности устройства путем обеспечения возможности оперативной смены порогового числа совпадений битов принимаемой и эталонной комбинаций, возможности подключений устройства к микро-ЭВМ или микропроцессорной системе, имеющим интерфейс "общая шина", и возможности обращения к различным эталонным комбинациям, соответствующим им маскам и комбинациям порогового числа совпадений, из числа хранящихся в накопителях, за счет введения кода начального адреса накопителей, а также повысить надежность устройства путем введения мажоритарных элементов и трех независимых областей памяти в каждом накопителе.

1140172, 1140172 >

Фиг.2

1140172

Составитель В. Рудаков

Редактор Л. Алексеенко Техред О.Неце

Корректор С. Шекмар

Подписное

Юе

Филиал ННП "Патент", г. Умгород, ул. Проектная, 4

Заказ 26б/40 Тирак 584

ВНИИПИ Государственного комитета СССР но делам изобретений и открытий

113035, Москва, 3-35 ° Рауаская наб., д, 4/5

Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство Логическое запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при создании систем, ориентированных на широкий спектр методов и алгоритмов распознавания образов и обработки изображений, анализа нечеткой информации

Изобретение относится к вычислительной технике и может быть использовано для моделирования и создания специализированных систем хранения и обработки изображений

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к вычислительной технике и может быть использовано для воспроизведения искусственного интеллекта

Изобретение относится к вычислительной технике и может быть использовано для формирования адресов программ и данных

Изобретение относится к вычислительной технике и может быть использовано при проектировании и создании специализированных систем хранения, поиска и сортировки информации, в ассоциативных параллельных процессорах, при решении информационно-логических задач, в устройствах цифровой обработки сигналов в реальном масштабе времени
Наверх