Цифровая система фазовой автоподстройки частоты

 

ЦИФРОВАЯ СИСТЕМА ФАЗОВОЙ АВТОПОДСТРОЙКИ ЧАСТОТЫ, содержащая соединенные последовательно опорный генератор, дискретный фазовращатель , делитель частоты, цифровой фазовый детектор, усредняющее устройство и цифровой сумматор, а также реверсивный счетчик , включенный между выходами цифрового фазового детектора и входами цифрового сумматора, и управляемый делитель частоты, соединенный с выходом опорного генератора, отличающаяся тем, что, с целью упрощения при сохранении точности, дискретный фазовращатель выполнен в виде последовательно соединенных элемента задержки , вход которого соединен с выходом опорного генератора, формирователя укороченных импульсов и элемента И, выход которого подключен к делителю частоты, а управляемый делитель частоты включен между выходом цифрового сумматора и вторым входом элемента И дискретного фазовращателя . С S (Л 4 СО 4; о сд

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

4(59 Н 03 1 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМ,К СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3579848/24-09 (22) 15.04.83 (46) 07.04.85. Бюл. № 13 (72) Л. В. Кудрин (53) 621.396.662 (088.8) (56) 1. Авторское свидетельство СССР № 651446, кл. Н 03 1. 7/00, 1979.

2. Системы фазовой автоподстройки частоты с элементами дискретизации. Под ред. В. В. Шахгильдина. М., «Связь», 1979, с. 152, рис. 4.29.

54) (57) ЦИФРОВАЯ СИСТЕМА ФАЗОВОЙ АВТОПОДСТРОЙКИ ЧАСТОТЫ, содержащая соединенные последовательно опорный генератор, дискретный фазовращатель,.делитель частоты, цифровой фазовый детектор, усредняющее устройство и циф„gg„„1149405 ровой сумматор, а также реверсивный счетчик, включенный между выходами цифрового фазового детектора и входами цифрового сумматора, и управляемый делитель частоты, соединенный с выходом опорного генератора, отличающаяся тем, что, с целью упрощения при сохранении точности, дискретный фазовращатель выполнен в виде последовательно соединенных элемента задержки, вход которого соединен с выходом опорного генератора, формирователя укороченных импульсов и элемента И, выход которого подключен к делителю частоты, а управляемый делитель частоты включен между выходом цифрового сумматора и вторым входом элемента И дискретного фазовращателя.

1149405

Изобретение относится к радиотехнике и может быть использовано в радиоизмерительной технике.

Известная цифровая система фазовой синхронизации содержит соединенные последовательно задающий генератор, схему добавления — вычитания, управляемый делитель, схему выделения фазовых искажений, кроме того имеется входное устройство, реверсивный счетчик,. схема записи единиц с двумя выходами, схема автосброса единиц.

Выходы схемы автосброса единиц соединены через сумматоры с входами схемы добавления — вычитания. Выходы схемы записи единиц соединены соответственно через кольцевой регистр добавления и кольцевой регистр вычитания с входами схемы автосброса единиц. Устройство содержит также анализатор, входы которого соединены с выходами задающего генератора и входного устройства. Выходы анализатора подключены к дополнительным входам управляемого делителя (1) .

Недостаток системы — высокие требования к быстродействию элементов.

Наиболее близкой к изобретению по. технической сущности является цифровая система фазовой автоподстройки частоты, содержащая последовательно соединенные опорный генератор, дискретный фазовращатель (выполненный в виде узла добавления — вычитания), делитель частоты, цифровой фазовый детектор, усредняющее устройство и цифровой сумматор, а также рейерсивйый счетчик, включенный между выходами цифрового фазового детектора и входами цифрового сумматора, и управляемый делитель частоты, соединенный с выходом опорного генератора. В известном устройстве управляемый делитель частоты выполнен в виде последовательно соединеннь;x блока частот, подключенного к опорному генератору, и дешифратора, управляемого цифровым кодом (2).

Однако известное устройство является сложным в реализации в том случае, когда требуе гся высокая точность синхронизации, так как при высоких требованиях к точносги синхронизации растут требования к быстродействию элементов устройства.

Цель изобретения — упрощение при сохранении точности.

Цель достигается тем, что в цифровой системе фазовой автоподстройки частоты, содержащей соединенные последовательно опорный генератор, дискретный фазовращатель, делитель частоты, цифровой фазовый детектор, усредняющее устройство и цифровой сумматор, а также реверсивный счетчик, включенный между выходами цифрового фазового детектора и входами цифрового сумматора, и управляемый делитель частоты, соединенный с выходом опорного генератора, дискретный фазовращатель вы15

55 полнен в виде последовательно соединенных элемента задержки, вход которого соединен с выходом опорного генератора, формирователя укороченных импульсов и элемента И, выход которого подключен к делителю частоты, а управляемый делитель частоты включен между выходом цифрового сумматора и вторым входом элемента И дискретного фазовращателя.

На чертеже представлена структурная электрическая схема цифровой системы фазовой автоподстройки частоты.

Устройство из опорного генератора 1, дискретного фазовращателя 2, в состав которого входят элемент 3 задержки, формирователь 4 укороченных импульсов и элемент И 5, делителя 6 частоты, цифрового фазового детектора 7, усредняющего устройства 8, управляемого делителя 9 частоты, цифрового сумматора 10 и реверсивного счетчика 11.

Предлагаемое устройство работает следующим образом.

Опорный генератор 1 обеспечивает прямоугольное импульсное напряжение с частотой, большей частоты выходного сигнала. Элемент 3 задержки задерживает импульсы опорного генератора 1 на время, большее времени задержки сигнала в управляемом делителе 9. Формирователь 4 укороченных импульсов укорачивает импульсы так, чтобы их задний фронт проходил раньше, чем задний фронт соответствующих импульсов, прошедших через управляемый делитель 9. Элемент И 5 обеспечивает бланкирование части импульсов опорного генератора 1, определяемой коэффициентом деления управляемого делителя 9. Цифровой фазовый детектор 7 определяет, опережает либо отстает определенный фронт входного сигнала от опорного импульса и выдает сигналы опережения либо отставания. Усредняющее устройство 8 обеспечивает работу пропорциональной ветви коррекции. Для этого оно подсчитывает на заданном интервале число опережений и отставаний и в зависимости от результата сравнения чисел опережений и отставаний выдает сигнал для соответствующей коррекции фазы выходного сигнала.

Управляемый делитель 9 обесп еч и вает элемент И 5 бланкирующими импульсами, используя сигнал опорного генератора 1 и управляющий тразрядный код цифрового сумматора 10. Цифровой сумматор 10 суммирует и-разрядный код управления, формируемый в реверсивном счетчике 11, с сигналом управления от усредняющего устройства 8. Реверсивный счетчик 11 выполняет функции интегратора, интегрируя отсчеты цифрового фазового детектора 7.

Если в один из периодов усреднения сигналов опережение фазой выходного сигнала

1149405

Составитель С. Даниэлян

Техред И. Верес Корректор О. Тигор

Тираж 872 Поднисное

ВНИИПИ Государственного комитета СССР но делам изобретений и открытий

l 13035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», r. Ужгород, ул. Проектная, 4

Редактор О. Бугир

Заказ 1918/42 фазы входного сигнала будет больше, то, проинтегрировав эти данные за время усреднения, реверсивный счетчик 11 увеличит код управления управляемым делителем 9.

Кроме того, усредняющее устройство 8 формирует на следующий период усреднения управляющий сигнал пропорциональной части, цифровой сумматор 10 суммирует сигнал управления от усредняющего устройства 8 с кодом от реверсивного счетчика 11 и увеличивает результирующий код для управляемого делителя 9. При этом частота импульсов на выходе управляемого делителя 9 увеличивается и большее, чем ранее число импульсов опорного генератора

1 бланкируется, что приводит к увеличению периода выходного сигнала и задержке его фазы. Процесс повторяется до тех пор, пока от цифрового фазового детектора 7 не,.приходит сигналов запаздывания больше, чем сигналов опережения. При этом уменьшается код реверсивного счетчика 11, а усредняющее устройство 8 на следующий период усреднения отключает сигнал управления пропорциональной части, что приводит к уменьшению частоты следования импульсов на выходе управляемого делителя 9 и к увеличению частоты выходного сигнала, к опережению его фазой фазы входного сигнала. Таким образом, коррекция фазы вы5 ходного сигнала системы зависит от суммы воздействия, определяемого интегралом функции оценок разности фаз входного и выходного сигналов, и воздействия, имеющега квантование по двум уровням и определяемого средним значением этой функции на предыдущем интервале усреднения. Это обеспечивает условия работы цифровой системы фазовой синхронйзации с астатизмом второго порядка. Система имеет параметры, соответствующие параметрам известного устройства, если сумма добавляемых и вычитаемых импульсов за период усреднения в известном устройстве равна числу вычитаемых импульсов в предлагаемом устройстве за аналогичный интервал времени.

Отсутствие необходимости вписывать добавочные импульсы для уменьшения периода выходного сигнала позволяет упростить аппаратуру при сохранении точности, определяемой быстродействием примененных углов и частотой опорного генератора.

Цифровая система фазовой автоподстройки частоты Цифровая система фазовой автоподстройки частоты Цифровая система фазовой автоподстройки частоты 

 

Похожие патенты:

Изобретение относится к генераторам импульсов с электронной перестройкой частоты

Изобретение относится к генераторам импульсов с электронной перестройкой частоты

Изобретение относится к радиотехнике и может быть использовано в системах радиосвязи

Изобретение относится к радиотехнике и может использоваться в радиопередающих и радиоприемных устройствах

Изобретение относится к цифровой сверхвысокочастотной системе и более конкретно к схеме для синхронизации частоты локального генератора передатчика в цифровой сверхвысокочастотной системе для использования в параллельном канале

Изобретение относится к радиотехнике связи и может быть использовано в системах с использованием скачкообразной перестройки рабочей частоты

Изобретение относится к приемопередатчикам систем радиосвязи, в частности к схеме и способу фазовой синхронизации для системы фазовой автоматической подстройки частоты (ФАПЧ) в радиосвязном приемопередатчике

Изобретение относится к способу и устройству выделения тактового сигнала для восстановления тактового сигнала из потока данных

Изобретение относится к синтезу частот и может быть использовано в системе радиосвязи
Наверх