Устройство для сложения @ чисел

 

УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ п ЧИСЕЛ, содержащее k многонходозых одноразрядных сумматоров (k число групп разрядов суммируемых чисел) и элементы задержки причем п-1 входов каждого многовходового сумматора соединены с входами соответствующего разряда группы п-1 суммируемых чисел устройства, отличаю-щееся тем, что, с целью упрощения устройства и повышения его быстродействия устройство содержит k многоразрядных сумматоров, первые входы разрядов, кагвдого многоразрядного сумматора соединены с выходами соответствующих разрядов соответствукицего многовходового одноразрядного сумматора, выход первого.разряда каждого многоразрядного сумматора является выходом с.оответствующего разряда устройства, выход каждого разряда, начиная со второго, каждого многоразрядного сумматора, кроме k-ro, подключен к второму входу предыдущего разряда последукщего многоразрядного --сумматора , а выход переноса старшего разряда каждого многоразрядного сумматора , кроме k-ro, подключен к второму входу старщего разряда последующего многоразрядного сумматора, BIJхоны разрядов, начиная со второго, и выход переноса старшего разряда (Л k-ro многоразрядного сумматора соедин ены с входами соответствзпощих злементов задержки, выходы которых подключены к вторым входам соответствующих разрядов первого многоразрядного сумматора, входы разрядов группы п-го суммируемогочисла соединены с входами переноса младших разрядов СП соответствующих многоразрядных сум маторов .

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН 4(5!) 06 Р 7 50

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

AO llAM ИЗОБРЕТЕНИЙ И ОТЦРЬ1ТИЙ С

Н АВТОРСКОМ,Ф СВИДЕТЕПЬСТВУ (21) 3586842/24-24 (22) 28.02 ° 83 (46) 30.05.85. Бюл. В 20 (72) В. П. Шевяков, В. Н. Подопригора н Е. Б. Кутепов (53) 68r,325.5(088,8) (56) Акушский И. А. и К1дицкий Д. И.

Машинная арифметика в -остаточных классах. М.! Советское радио, 1968, .с. 360.

Авторское свидетельство СССР

В 1012243, кл. G Об.Р 7/50, 1980. (S4)(S7) УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ,п ЧИСЕЛ, содержащее k многовходовых одноразрядных сумматоров (k - числа групп разрядов суммируеиых чисел) .н элементы задержки, причем и-1 входов каждого многовходового сумматора соединены с входами соответствующего разряда группы n-l суммируемых чисел устройства, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства и повькйения его быстродействия

1 устройство содержит k многоразрядных сумматоров, первые входы разрядов, каждого многоразрядного сумматора соединены с выходами соответствующих

„„Я0„„115 013 А разрядов соответствующего многовходового одноразрядного сумматора, выход первого. разряда каждого многоразрядного сумматора является выходом соответствующего разряда устройства, выход каждого разряда, начиная со второго, каждого многоразрядного сумматора, кроме k-го, подключен к второму входу предыдущего разряда последующего многоразрядного --сумматора, а выход переноса старшего разряда каждого многоразрядного сумматора, кроме k-го, подключен к второму входу старшего разряда последующего многоразрядного сумматора, выходы разрядов, начиная со второго, и выход переноса старшего разряда

k-ro многоразрядного сумматора соединены с входами соответствующих элементов задержки, вьщоды которых подключены к вторым входам соответствующих разрядов первого многоразрядно" го сумматора, входы разрядов группы

n-ro суммируемого. числа соединены с входами переноса младших разрядов соответствующих многоразрядных сумматоров.

1!59

Изобретение относится к вычислительной технике и предназначено для использования в ЦВИ.

Цель изобретения — упрощение устройства и повышение его быстродействия.

На чертеже представлена структур ная схема предлагаемого устройства для сложения-и чисел.:

Устройство содержит 1 миоговходо- 1О вых одноразрядных сумматоров j(k — число групп разрядов суммируемых чисел), число входов которых равно п-1 2 " -1, k многоразрядных сумматоров

2, число разрядов которых равно ш+1, 15 и m + 1 элементов задержки 3. и — 1 входов каждого многовходового сумматора 1 соединены с входами соответствующих разрядов группы и-1 суммируемых чисел устройства. Первые 2р входы разрядов каждого многоразрядного сумматора 2 соединены с выходами соответствующих разрядов соответст вующего многовходового одноразрядного сумматора I. .Выход первого разря- 25 да каждого многоразрядного сумматора

2 является выходом соответствующего

-разряда устройства. Выход каждого разряда, начиная со второго каждого многоразрядного сумматора 2, кроме Зр

k-го, подключен к второму входу предыдущего разряда последующего много. разрядного сумматора 2. Выход переноса старшего разряда каждого многоразО13 г рядного сумматора 2, кроме k-го, подключен к второму входу старшего разряда последукщего многоразрядного сумматора 2, Выходы разрядов, начиная со второго, и выход переноса старшего разряда k-го многоразрядного сумматора 2 соединены с входами соответствующих,элементов задержки 3, выходы которых подключены к вторым входам, соответствующих разрядов первого многоразрядного сумматора 2. Выходы разрядов группы и-го суммируемого числа соединены с входами переноса младших разрядов соответствующих многоразрядных сумматоров 2.

Устройство работает следующим образом. За первый такт работы на входы подаются одноименные разряды всех п чисел. На выходах первых разрядов мно- горазрядных сумматоров 2 формируются сигналы суммы соответствующих разря-, дов. На входах каждого разряда, начиная со второго, и выхода переноса старшего разряда каждого многоразрядного сумматора 2 формируются сигналы переноса в старшие разряды.

3а второй такт работы аналогично суммируются следующие k разрядов всех и чисел и переносы„ сформированные в предыдущем такте.

Таким образом, с окончанием выдачи г разрядов всех и чисел устройством формируется и их сумма.1159013

Ф °

ВНИИПИ Заказ 3589 48 Тираж 710 По длисн е

Фклиал ШБ Патент, г. Ужгород, ул.Проектная,4

Устройство для сложения @ чисел Устройство для сложения @ чисел Устройство для сложения @ чисел 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх