8-битный микропроцессор

 

1. 8-БИТНЫЙ МЖРОПРОЦЕССОР, содержащий арифметико-логический блок, блок управления, блок микропрограммного управления, блок оперативной памяти, формирователь адреса, блок асинхронного обмена, дешифратор микрокоманд, причем информационные входы-выходы микропроцессора подключены к информационным входам-выходам арифметико-логического блока, блока оперативной памяти и к первому адресному входу блока микропрограммного управления, выход кода микрокоманд которого соединен с информационными входами дешифратора микрокоманд и арифметико-логического блока , первый информационньй выход которого подключен к адресному входу блока микропрограммного управления, а второй информационный выход арифметико-логического блока подключен к информационному входу формирователя адреса, первый информационный выход которого соединен с адресным входом блока оперативной памяти, второй информационный выход подключен к выходу микропроцессора, а группа управляющих входов формирова-. теля адреса соединена с первым выходом дешифратора команд, второй выход которого подключен к первой группе управляющих входов блока управления, первый, второй, третий, четвертый, пятьй, щестой и седьмой выходы которого подключены соответственно к первому и второму входам блока микропрограммного управления, к первому управляющему входу формирователя адреса , к первому, второму и третьему управляющим входам блока асинхронного обмена, седьмой выход блока управления соединен с вторым управляющим входом формирователя адреса, с первым управляющим входом арифметикологического блока и с третьим входом блока микропрограммного управления, СО первый и второй выход которого подключены соответственно к второму и третьему управляющим входам арифметико-логического блока, первый и второй выходы которого соединены с четвертым и пятым входами блока микройрограммного управления, щестой Од вход которого подключен к четвертому, третьему, первому управляющим входам со ел ар тик о-логического блока, формирователя адреса и блока управления соответственно и к первому выходу блока асинхронного обмена, второй и третий выходы которого соединены соответственно с пятым и вторым управляющими входами арифметико-логического блока и блока управления, входвыход которого подключен к управляющим входам-выходам арифметико-логического блока и блока асинхронного обмена, третий выход арифметико-логического блока соединен с третьим и четвертым управляющими входами фор

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

4 (5 l ) с 06 F 15/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOIVIY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО,ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3534559/18-24 (22) 30. 12. 82 (46) 15.06. 85 Бюл. У 22 (72) А.И.Садовникова, В.А.Кудрявцев и Ф,Ю.Трутце (53) 681.32 (088. 8) (56) Руководство к пользованию микро-ЭВМ фирмы Р2Е.

Авторское свидетельство СССР

Р 894715, кл. G 06 F 15/06, 1981. (54) (57) 1 . 8-БИТНЫЙ МИКРОПРОЦЕССОР, содержащий арифметико-логический блок, блок управления, блок микропрограммного управления, блок оперативной памяти, формирователь адреса, блок асинхронного обмена, дешифратор микрокоманд, причем информационные входы-выходы микропроцессора подключены к информационным входам-выходам арифметико-логического блока, блока оперативной памяти и к первому адресному входу блока микропрограммного управления, выход кода микрокоманд которого соединен с информационными входами дешифратора микрокоманд и арифметико-логического блока, первый информационный выход которого подключен к адресному входу блока микропрограммного управления, а второй информационный выход арифметико-логического блока подключен к информационному входу формирователя адреса, первый информационный выход которого соединен с адресным входом блока оперативной памяти, второй информационный выход подключен к выходу микропроцессора, а группа управляющих входов формирова-. теля адреса соединена с первым выхо„„SU„„116195О дом дешифратора команд, второй выход которого подключен к первой группе управляющих входов блока управления, первый, второй, третий, четвертый, пятый, шестой и седьмой выходы которого подключены соответственно к первому и второму входам блока микропрограммного управления, к первому управляющему входу формирователя адреса, к первому, второму и третьему управляющим входаи блока асинхронного обмена, седьмой выход блока управления соединен с вторым управляющим входом формирователя адреса, с первым управляющим входом арифметикологического блока и с третьим входом блока микропрограммного управления, первый и второй выход которого подключены соответственно к второму и третьему управляющим входам арифметико-логического блока, первый и второй выходы которого соединены с четвертым и пятым входами блока микропрограммного управления, шестой вход которого подключен к четвертому, третьему, первому управляющим входам арифметико-логического блока, формирователя адреса и блока управления соответственно и к первому выходу блока асинхронного обмена, второй и третий выходы которого соединены соответственно с пятым и вторым управляющими входами арифметико-логического блока и блока управления, входвыход которого подключен к управляющим входам-выходам арифметико-логического блока и блока асинхронного обмена, третий выход арифметико-логического блока соединен с третьим и четвертым управляющими входами фор1161 мирователя адреса, блока управления и блока асинхронного обмена соответственно, первый управляющий выход формирователя адреса подключен к четвертому входу блока управления и к управляющему входу блока оперативной памяти, а второй и третий управляющие выходы формирователя адреса соединены соответственно с пятым и шестым

1 входами блока управления, о т л и— ч а ю шийся тем, что с целью повышения быстродействия и точности, в него введены блок управления выборкой, причем третий выход дешифратора микрокоманд подключен к группе управляющих входов блока управления выборкой, первый, второй, третий и четвертый управляющие входы которого соединены с четвертым, седьмым „выходами блока управления, третьим выходом блока микропрограммного управления и первым выходом блока асинхронного обмена соответственно, управляющий выход блока управления выборкой соединен с седьмым и пятым входами блока управления и блока асинхронного обмена соответственно, третий выход блока микропрограммного управления соединен с восьмым входом блока управления, причем блок управления выборкой содержит первый и второй триггеры, первый и второй элементы И, первый и второй элементы ИЛИ, элемент

НЕ и элемент задержки, первый управляющий вход блока управления выборкой подключен к первому входу перво— го элемента И, выход которого соеди нен с первым входом первого элемента

ИЛИ-НЕ, выход которого соединен с входом элемента НЕ и входом элемента задержки, выход которого подключен к первому входу второго элемента И, выход которого подключен к информационному входу первого триггера, выход которого является управляющим выходом блока управления выборкой и подключен к первому входу второго элемента ИЛИ, выход которого соединен с информационным входом второго триггера, выход которого подключен к второму входу первого элемента И, третий вход которого является третьим входом блока управления выборкой, в торой управляющийвход блокауправления выборкой соединен с вторым входом второго элемента ИЛИ,и входом сброса первого триггера, вход которого яв- ляется четвертым управляющим входом

950 блока управления выборкой, группа управляющих входов блока подключена к второму и третьему входам первого элемента ИЛИ-НЕ и к синхровходу второго триггера, выход элемента НЕ соединен с вторым входом второго элемента И.

2. Микропроцессор по п. 1, о т— л и ч а ю шийся тем, что блок управления содержит первый, второй, третий, четвертый, пятый, шестой и седьмой триггеры, первый, второй, третий, четвертый, пятый и шестой, седьмой и восьмой элементы И, элемент ИЛИ, первый, второй, третий и четвертый элементы НЕ, первый, второй и третий элементы задержки, причем первый выход блока соединен с выходом первого элемента И, первый вход которого соединен с выходом первого элемента НЕ, вход которого соединен с пятым входом блока, второй выход блока соединен с выходом первого триггера и первыми входами второго и третьего триггеров, выход третьего триггера подключен к первому входу второго элемента И, выход которого соединен с вторым входом первого .элемента И,третий выход которого подключен к выходу второго элемента НЕ, вход которого соединен с четвертым входом блока, шестой выход блока соединен с выходом четвертого триггера и с первым входом третьего элемента И, выход которого подключен к первому входу элемента

ИЛИ, выход которого подключен к входу третьего элемента НЕ и к входу первого элемента задержки, выход .которого соединен с первым входом четвертого элемента И, выход которого является первьпч входом пятого триггера, первый выход которого соединен с пятым выходом блока и подключен к первому входу пятого, элемента И, выход которого является третьим выходом блока, четвертый выход блока соединен с выходом шестого триггера, первый вход которого подключен к одному из входов группы управляющих входов блока, седьмой выход блока соединен с выходом шестого элемента И и с первым входом первого триггера, второй вход которого соединен с входом пуска блока, вход сброса блока соединен с входом второго триггера, выход которого соединен с входом четвертого элемента НЕ и первым входом

11 шестого элемента И, второй вход которого через второй элемент задержки соединен с выходом четвертого элемента НЕ, первый вход блока соединен с вторыми входами третьего, пятого и шестого триггеров и с первыми входами четвертого и седьмого триггеров, выход седьмого триггера соединен с первым входом восьмого элемента И, выход которого подключен к второму входу элемента ИЛИ, управляющий входвыход блока соединен с вторыми входаг ми третьего элемента И и второго элемента И, третий вход блока соединен с первым входом седьмого элемента .И, выход которого соединен с вторым входом седьмого триггера, второй вход

61950 блока соединен с вторым входом седьмого элемента И, третий вход которого соединен с шестым входом блока, другой из входов группы управляющих входов блока соединен с вторым входом четвертого триггера, седьмой вход блока соединен с вторым входом седьмого элемента И, восьмой вход блока соединен с четвертым входом первого элемента И, причем выход третьего элемента НЕ подключен к второму входу четвертого элемента И, второй выход пятого триггера соединен с входом третьего элемента задержки, выход которого подключен к второму входу пятого элемента И.

1

Изобретение относится к вычислительной технике, в частности к микропроцессорам, осуществляющим обработку цифровой информации.

Цель изобретения — повышение быстродействия устройства.

На фиг. 1 представлена функциональная схема предлагаемого 8-битного микропроцессора; на фиг, 2 — функциональная схема блока управления выборкой; на фиг. 3 — функциональная схема арифметико-логического блока; на фиг. 4 — функциональная схема блока микропрограммного управления; на фиг. 5 — функциональная схема формирователя адреса; на фиг. 6 — функцио- . нальная. схема блока управления; на фиг. 7 — функциональная схема блока асинхронного обмена.

8-битный микропроцессор содержит, арифметико-логический блок 1, блок 2 микропрограммного управления, блок 3 оперативной памяти, формирователь 4 . адреса, блок 5 управления, блок 6 асинхронного обмена, дешифратор 7 микрокоманд, информационные входы-выходы 8 микропроцессора, выход 9 кода микрокоманд блока 2 микропрограммного управления, второй информационный выход tO арифметико-логического блока 1, первый информационный выход 11 формирователя 4 адреса, второй инфор-, мационный выход 12 формирователя 4

2 адреса, первый информационный выход

13 арифметико-логического блока 1, второй управляющий вход 14 арифметико-логического блока 1, четвертый вход 15 блока 2 микропрограммного управления, второй управляющий вход

16 арифметико-логического блока 1, пятый вход 17 блока 2 микропрограммного управления, первый 18 и второй

19 выходы блока 5 управления, первый выход 20, третий управляющий вход 21 и третий выход 22 блоха 6 асинхронного обмена, третий выход 23 арифметико-логического блока 1, второй управляющий вход 24 и вход-выход 25 блока 6 асинхронного обмена, четвертый выход 26 блока 5 управления, второй выход 27 блока 6 асинхронного обмена, седьмой выход 28 блока 5 управления, третий выход 29, второй выход 30, первый выход 31, первый управляющий вход 32 и управляющую группу входов 33 формирователя 4 адреса, группу управляющих выходов 34 дешифратора 7 микрокоманд, блок 35 управления выборкой, выход 36 блока

35 управления выборкой, третий выход

37 блока 2 микропрограммного управления, группу управляющих входов 38 блока 5 управления.

Блок 35 управления выборкой содержит первый 39 и второй 40 триггеры, первый 41 и второй 42 элементы И, 3 1161 первый 43 и второй 44 элементы ИЛИ„ элемент НЕ 45 и элемент 46 задержки.

Арифметико-логический блок (фиг.3) содержит регистр 47 микрокоманд, дешифратор 48 микрокоманд, регистр 49 состояния, блок 50 сдвигателя, комбинационный сумматор 51, блок 52 регистров общего назначения, рабочий регистр 53, первый блок 54 магистральных переключакнцих элементов, второй 10 блок 55 магистральных переключающих элементов, третий блок 56 магистральных переключающих элементов, первый элемент 57 задержки, второй элемент

58 задержки, третий элемент 59 за- 15 держки, четвертый элемент 60 задержки, пятый элемент 61 задержки, шестой элемент 62 задержки, первый элемент ИЛИ 63, второй элемент ИЛИ 64, третий элемент ИЛИ 65, первый элемент2о

И 66, второй элемент И 67, третий элемент И 68, четвертый элемент И 69, первый элемент НЕ 70, второй элемент

НЕ 71, первый магистральный элемент 72, второй магистральный переключающий 25 элемент 73.

Блок 2 микропрограммного управления (фиг. 4) содержит регистр 74 команд, блок 75 ПЗУ, регистр 76 состояния, регистр 77 следующего адре са, регистр 28 управления, регистр 79 управления, первый элемент 80 задержки, второй элемент 81 задержки, третий элемент 82 задержки, первый элемент ИЛИ 83, второй элемент ИЛИ 84, 35 элемент И 85, первый элемент НЕ 86, второй элемент НЕ 87.

Фсрмирователь 4 адреса (фиг. 5) содержит счетчик 88 адреса, счетчик

89 команд, регистр 90 адреса, адресный мультиплексор 91, первый 92, второй 93, третий 94 и четвертый 95 триггеры, первый 96, второй 97, третий 98, четвертый 99, пятый 100 и шестой 101 элементы И. °

Блок управления (фиг. 6) содержит первый 102, второй 103, третий 104, четвертый 105, пятый 106, и седьмой

108 триггеры, первый 109, второй 110. третий 111, четвертый 112, пятый 113, 0 шестой 114,седьмой 115 и восьмой .11-6 элементы И, элемент ИЛИ 117, первый

118, второй 119, третий 120 и четвертый 12 1 элементы НЕ, первый 122, второй 123 и третий 124 элементы задержки.

Блок 6 асинхронного обмена (фиг. 7) содержит первый 125 и второй 126 триг950

4 геры, первый 127, второй 128, третий

129, четвертый 130 и пятый 131 элементы И, элемент ИЛИ 132, первый 133, второй 134, третий 135, четвертый 136 и пятый 137 элементы задержки, элемент НЕ 138, первый 139, второй 140 и третий 141 магистральные переключающие элементы.

Устройство работает следующим образом.

Арифметико-логический блок (АЛБ) 1 и блок 2 микропрограммного управления (БМУ) представляют собой блоки обработки адресов и операндов. АЛБ 1, получив микрокоманду из БМУ 2, выполняет арифметические, логические и сдвиговые операции над числами, хранящимися в его регистрах или поступающими по магистрали. Команды, включающие в себя собственно операции над числами и вычисления адресов операндов и следующей команды, реализуются как последовательности микрокоманд БМУ 2 при поступлении на вход БМУ 2 команд.

Функциональное распределение регистров блока регистров следующее:

P0 — регистры общего назначения; Р1, Р2, РЗ " регистр-указатель старшего байта; Р4 — регистр-указатель младшего байта; P5 — регистр-указатель стека; Р6 — регистр старшего байта команды; Р7. — регистр-счетчик команд.

Память разбивается на три части: область программ и данных (ОПД); область памяти блокнотного типа (ОПБ); область регистров периферийных устройств (ОП).

Каждая из перечисленных областей выбирается с помощью специальных признаков, задаваемых микропрограммно. Перед началом работы необходимо привести в исходное состояние АЛБ блок БМУ и триггеры процессора. Для этого в блок 5 управления необходимо подать команду "Сброс", при этом триггер устанавливается в " 1", формируя на элементах НЕ 121, И 114 и элементе 123 задержки импульс 28 длительностью 2,1 мкс. По этому сигналу. устанавливаются в "0" триггеры процессора и формируется микрокоманда Исходное состояние", по которой формируется сигнал 37 "Конец команда", а в регистр 77 следующего адреса заносится адрес начала команды.

Для пуска процессора необходимо в .блок управления подать команду

"Пуск", при этом устанавливается в

1161950

" 1" триггер 102, формируя сигнал 19

"Пуск", а на триггере 104 и элемен-. те И 110 — сигнал 18 "Команда выдана". Команда принимается в БМУ 2 на регистр 74 команд, а затем форми- 5 руется сигнал 20 "Команда принята".

Далее БИУ 2 вырабатывает последовательность микрокоманд, сопровождаемых сигналом 16 "Начать", по которым устанавливаются в " 1" указатель стека Р5, в "0" — старший байт команды Рб и счетчик команд Р7; содержимое регистров Рб и Pj передается в адресную магистраль.

При выдаче старшего байта команды 15

АЛБ 1 формирует сигнал 17 "Исполнено" для блока БМУ 2 и сигнал 23 "Выдан адрес", по которому в формирова= теле 4 адреса на триггере 93 и эле- менте И 101 вырабатывается признак 2О старшего байта, разрешающий прием адреса на счетчик 89 команд.

После. приема старшего байта команд на счетчик 89 команд блок 6 асинхронного обмена формирует сигнал

22 "Принят адрес", по которому АЛБ 1 переходит к выполнению микрокоманд выдачи в магистраль содержимого счетчика команд.

По этой микрокоманде дешифратор 7 30 микрокоманд вырабатывает управляющую группу сигналов 38, устанавливающих в "1" триггер 107 в блоке 4 управления, формируя сигнал "Чтение", и триггер 40 в блоке 35 управления вы- д боркой (фиг. 2). АЛБ 1 формирует сигнал 23 "Выдан адрес", по.которому в формирователе адреса на элементе

И 96 формируется сигнал 29 "Признак младшего байта", разрешающий прием 40 адреса на регистр 90 адреса. После приема-.младшего байта адреса блок 6 асинхронного обмена формирует сигналы "Выдан адрес задержанный" 27 и"

"Принят адрес" 22. По сигналам "При- З знак младшего байта" 29, "Выдан адрес" 23 и "Выдан адрес задержанный"

27 в блоке 5 управления возбуждается элемент И 115» устанавливая в "1" триггер 108. 50

В момент выработки в блоке БИУ 2 признака 37 "Конец команды" в блоке

35 управления выборкой возбуждается элемент И 41, который по цепи: элементы ИЛИ 43, НЕ, 46 задержки, И 42 55 устанавливает триггер 39 в " 1", формируя сигнал 36, в результате чего в блоке 5 управления срабатывает элемент И 116, сигнал с которого по цепи: элементы ИЛИ 117, НЕ 120р t 22 задержки, И 112 устанавливает триггер 106 в "1", формируя сигнал 24

"Выборка" и импульсный сигнал 32

"Выборка". В блоке 6 асинхронного приема-передачи через 400 нс относительно сигнала "Выборка" формируется сигнал 25 "Выданы данные", по которому считанная из памяти команда принимается на регистр 74 команд

БИУ 2.

В качестве примера рассмотрим выполнение команды "Чтение" из блокнотной памяти или из внешних регистров.

Команда "Чтение" из блокнотной памяти или из внешних регистров двухбайтовая.

В первом байте хранится команда, во втором — адрес ячейки блокнотной памяти или внешнего регистра.

Выполнение команды осуществляется в три этапа: формирование адреса ячейки операнда, считывание содержимого блокнотной памяти в регистр; формирование адреса следующей команды °

Команда состоит из пяти микрокоманд, по которым выполняются следующие действия: содержимое счетчика команд увеличивается на "1" и выдается на второй информационный выход 10 АЛБ 1; содержимое следующей за командой ячейки принимается,по информационным входам-выходам 8 в АЛБ t на накопительный регистр, затем, передается на второй информационный выход 10 АЛБ 1; формируется признак обращения к блокнотной памяти, и содержимое ячейки блокнотной памяти принимается по второму информационному входу-выходу на накопительный регистр АПБ 1; выполняется запись содержимого накопителя регистра АЛБ 1 в регистр общего назначения, содержимое счетчика команд увеличивается на "1" и передается на второй информационный выход 10 АЛБ 1.

B результате выполнения первой микрокоманды содержимое счетчика команд в АЛБ 1 увеличивается на "1" и передается на второй информационный выход 10 АЛБ 1: с сигналом квитирования 23 "Выдан адрес". В формирователе 4 адреса срабатывает элемент И 96, обеспечивающий прием младшего байта адреса на регистр 90 адреса, после чего блок 6 асинхронного обмена формирует сигналы "Выдан аддается в адресную магистраль, формируя адрес следующей команды и единичное значение конца команды.

При этом устанавливается в "1" триггер 106 и формируется сигнал 32

"Выборка". По сигналу "Выборка" формируется сигнал "Приняты данные", по принимается на регистр команд.

Таким образом, в отличие от прототипа сигнал "Выборка" формируется по,сигналу 36, поступающему из блока

35 управления выборкой с триггера 39, в момент прихода микрокоманды, содер жащей признак обращения к памяти.

В прототипе для формирования сигнала "Выборка" используется задержанный сигнал "Принят адрес", сформированный в предыдущей микрокоманде.

Прн этом величина задержки выбирается такой, .чтобы сигнал "Выборка" сформировался после выдачи с БМУ 2 микрокоманды, содержащей признак обращения к памяти. Вследствие разброса параметров, применяемых АЛБ 1 и БИУ 2, величина задержки является непостоянной, что приводит к необходимости регулировки величины задержки при настройке процессора и к снижению надежности его работы, Таким образом, введение дополнительного блока управления выборкой при выполнении операций над последовательным массивом данных в 8-разрядной структуре процессора позволяет повысить надежность изделия, исключив элемент регулировки, а также быстродействие и технологичность микропроцессора. Повышение быстродействия достигается за счет исключения постоянной линии задержки и замены ее электронной схемой, которая позволяет выборку следующей команды выполнить сразу после окончания обмена по магистрали данных. Устранение элемента регулировки позволяет сократить время наладки изделия на 15Х, По четвертой микрокоманде происходит перепись информации из нако7 1161950 8 рес задержанный" 27 и "Принят адрес" .

22 по цепи: элементы И 130, 135 и

136 и магистральный переключающий элемент 141, по которым в блоке 5 управления срабатывает элемент 115, устанавливая в "1" триггер 108. АЛБ 1 переходит к выполнению следующей микрокоманды.

По второй микрокоманде дешифратор

7 микрокоманд вырабатывает сигнал в 16 группе управляющих входов 34, по которому в блоке 35 управления выборкой по цепи: элементы ИЛИ 43, НЕ 45, И 42 и 46 задержки триггер 39 устаtI 4tt навливается в 1 15 . которому считанная из памяти команда

При этом в блоке 5 управления возбуждается элемент И 116 и по цепи: элементы ИЛИ 117, НЕ 120, И 112 и 122 задержки устанавливает триггер 106 в " 1", в результате чего 1О формируются сигнал 32 "Выборка" для считывания операнда и сигнал 24 для формирования в блоке асинхронного обмена по цепи: элементы 137 задержки, И 128, 134 задержки, НЕ 138, 25

И 129, триггер 126, магистральный переключающий элемент 139 сигнала 25

"Выданы данные".

АЛБ 1 принимает операнд по информационным входам-выходам 8, формируя 30 сигнал 20 "Приняты данные" и передает его на второй информационный выход АЛБ 1 с сигналом квитирования 23

"Выдан адрес".

Сформированные сигнал 30 "Приняты

35 данные" устанавливает в "0" триггеры

39, 106 и 108.

По третьей микрокоманде дешифратор 7 микрокоманд вырабатывает сигнал 8 в третьем разряде управляющей 4 группы выходов 33, по которому устанавливается в "1" триггер 94, форми-. рующий признак обращения к блокнотной памяти. Далее аналогичным образом формируется сигнал 32 i Выборкаtt 4>

По этому сигналу с формирователя

4 адреса срабатывает элемент И 98, вырабатывая сигнал 31 "Признак блокнота",. и информация из блокнотной

:памяти записывается в накопительный регистр АПБ 1. с

1 161 950

Фиг.2

1 161 950 иг.3

1161950

1 161950

Фиг. Б иг. 7

Составитель В.Кочедыков

Редактор Л.Алексеенко Техред 7А.Кастелевич

Корректор Е.Рошко

Подписное

Филиал ППП "Патент", r.Óæroðoä, ул.Проектная, 4

Заказ 3970/5! Тираж 710

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, MocKBa, K-35, ."аушская наб., д. 4/5

8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 8-битный микропроцессор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для определения состава и веса критических путей в орграфе без петель

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к вычислительной технике и используется для обработки сигналов, которые состоят из множества компонентов, каждый из которых представляет какой-то один аспект физического объекта

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к системам передачи стоимости товара при безналичных операциях
Наверх