Устройство для управления переключением скользящего резерва

 

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПЕРЕКЛЮЧЕНИЕМ СКОЛЬЗЯЩЕГО РЕЗЕРВА, содержащее элементы контроля основ ных и резервных блоков, блоки приоритета , коммутаторы, элементы ИЛИ и НЕ, отличающееся тем, что, с целью повышения надежности устройства в работе, в него введены блоки двухвходовых элементов И, число которых убьшает на единицу в каждом последующем блоке, трехвходовой эле, мент И и последовательно включенные сумматор, дешифратор и шифратор, вы ход элемента контроля первого резерв ноге блока соединен с первым входом первого блока приоритета, выходыэлементов контроля остальных резервных блоков соединены с остальными входа ми первого блока приоритета и с пер выми входами первого блока двухвходовых элементов И, второй и последующие выходы первого блока приоритета сое-динены через элементы НЕ с вторьгми входами первого блока двухвходовых элементов И, второй и последующие выходы каждого предыдущего блока двухвходовых элементов И соединены с первыми входами соответствующих блоков двухвходовых элементов И, все выходы каждого предыдущего блока двухвходовых элементов И соединены с входами соответствующего блока приО ритета, второй и последующие выходы которого соединены через элементы НЕ с вторыми входами последующего блока двухвходовых элементов И, последний выход последнего блока двухвходовых элементов И непосредственно и послед НИИ выход по леднего блока приорите (Л та через элемент НЕ соединены ветственно с первым и вторым входами трехвходового элемента И, выходы блоков приоритета подключены к информационным входам соответствующих коммутаторов, управляющие входы ко торых и третий вход трехвходовох о элемента И подключены к соответствующим выходам шифратора, а одноименные выходыкоммутаторов и выход трехвходового элемента И соединены с вхо дами соответствующих элементов ИЛИ, выходы которых и первый выход коммутатора являются выходами устройства , а выходы элементов контроля основных блоков подключены к входам сумматора.

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИК

2 А (! 9) (i)) 4(s)) G 06 F Il/20у Н 05 К.IО/00

Г а", —,.;-.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ "- :

Н ABT0PCM0MV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР .

llQ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3594601/24-24 (22) 07.04.83 (46) 23.06,85. Бюл. Ф 23 (72) Л. В. Друзь (53) 621.396(088,8) (56) Авторское свидетельство СССР

Ф 545985, кл. G 06 Р ll/00, 1974.

Авторское свидетельство СССР

746526, кл. G 06 Р 11/00, 1978. (54) (57) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ

ПЕРЕКЛЮЧЕНИЕМ СКОЛЬЗЯЩЕГО РЕЗЕРВА, содержащее элементы контроля основных и резервных блоков, блоки приоритета, коммутаторы, элементы ИЛИ и

НЕ, отличающее с я тем, что, с целью повышения надежности устройства в работе, в него введены блоки двухвходовых элементов И, число которых убывает на единицу в каждом последующем блоке, трехвходовой элемент И и последовательно включенные сумматор, дешифратор и шифратор, вы ход элемента контроля первого резерв" ного блока соединен с первым входом первого блока приоритета, выходы элементов контроля остальных резервных блоков соединены с остальными входами первого блока приоритета и с первыми входами первого блока двухвходовых элементов И, второй и последующие выходы первого блока приоритета соединены через элементы НЕ с вторыми входами первого блока двухвходовых элементов И, второй и последующие выходы каждого предыдущего блока двухвходовых элементов И соединены с первыми входами соответствующих блоков двухвходовых элементов И, все выходы каждого предыдущего блока двухвходовых элементов И соединены с входами соответствующего блока приоритета, второй и последующие выходы которого соединены через элементы НЕ с вторыми входами последующего блока двухвходовых элементов И, последний выход последнего блока двухвходовых элементов И непосредственно и последний выход по"леднего блока приоритета через элемент НЕ соединены соответственно с первым и вторым входами трехвходового элемента И, выходы блоков приоритета подключены к информационным входам соответствующих коммутаторов, управляющие входы которых и третий вход трехвходового элемента И подключены к соответствующим выходам шифратора, а одноименные выходы коммутаторов и выход трехвходового элемента И соединены с вхо" дами соответствующих элементов ИЛИ, выходы которых и первый выход коммутатора являются выходами устройства, а выходы элементов контроля ос новных блоков подключены к входам сумматора.

11633

Изобретение относится к автомати-, ке и может быть использовано при построении систем с автоматически скользящим резервированием отдельных узлов ° $

Цель изобретения - повышение надежности устройства в работе путем непрерывного замещения отказавших резервных блоков другими исправными резервными блоками из группы резерв- 1© ных блоков в процессе резервирования основных блоков.

На фиг. представлена блок-схема предлагаемого устройства; на фиг. 2схема блоков приоритета; на фиг. 3 - 1$ схема шифратора; на фиг. 4 - схема коммутаторов.

Устройство содержит элементы 1 контроля основных блоков, сумматор 2 дешифратор 3, шифратор 4, элементы . 5.! - 5> контроля резервных блоков, блоки 6„ — 6 приоритета, группы элементов НЕ 7 - 7, двухвходовые элементы И 8 - 8, трехвходовой элемент И 9, коммутаторы 10 — 10 элементы ИЛИ 11, - 11

Каждый блок приоритета состоит (фиг. 1) из элементов И 12, ИЛИ 13 и НЕ 14.

Шифратор выполнен (фиг. 3) на элементах ИЛИ 15, а каждый коммутатор (фиг. 4) — на элементах И 16 по числу входных цепей.

На фиг. 1-3 также обозначены входы 17 - 17, и выходы 18 - lsk блоков приоритета, входы 19„ — 19k и выходы 20 - 20 коммутаторов, выходы 21 - 21 устройства и входы

22„— 22, и выходы 23„— 23, шифратора.

Кроме того, в устройстве (фиг, 1) элементы И 8 входят в состав блока

24„ двухвходовых элементов И, а элементы И 8 — блока 24 двухвходо2 г вых элементов И.

Устройство работает следующим образом.

Элементы 1 формируют единичные сигналы в случае, если соответствую- $0 щие основные блоки неисправны, -и нулевые сигналы в случае, если основные блоки исправны. При исправности всех основных блоков нулевые сигналы с элементов 1 не возбуждают входы $$ сумматора 2, при этом отсутствуют сигналы на выходах дешифратора 3, шифратора 4 и управляющих входах ком27 2 мутаторов 10, элемента И 9, В этом состоянии коммутаторы 10 и элемент

И 9 закрыты, сигналы на их.выходах и выходах элементов ИЛИ 11 отсутствуют, резервные блоки не включаются.

Элементы 5„ - 5 формируют единичные сигналы для срответствующих исправных резервных блоков и нулевые сигналы для неисправных резервных блоков.

Единичные сигналы от всех элементов

5, соответствующих исправным резервным блокам, например от элементов 5,, 5 ..и 5„, подаются на соответствующие входы блока 61 и на первые входы соответствующих элементов И 8„.

Для рассматриваемого примера в блоке 6 приоритет на выход 18 получает сигнал с выхода элемента 5„, имеющего более высокий приоритет, чем сигналы со всех последующих элементов 5 и 5>. Этот сигнал подается с выхода 18„ блока 6„ на соответствующий вход коммутатора 10 . При этом на остальных выходах 18, 18> и !8k блока 6 сигналы отсутствуют, а инверсные им сигналы на выходах элементов НЕ 7„ открывают те элементы

И 9, на которые поступают сигналы с элементов 5 и 5 . Сигналы с выходов сработанных элементов И 8 поступают на соответствующие входы 17> и !7> блока 6 и первые входы элементов

И 8>. В блоке 6 приоритет на выход !

8> получает сигнал на его входе 17 . имеющем более высокий приоритет, чем все последующие входы. При этом в блоке 6 формируется сигнал только на выходе 18» а на остальных его выходах сигналы отсутствуют. Сигнал с выхода 18 блока 6 поступает на коммутатор 10 и через соответствующий элемент НЕ 7 закрывает элемент

И 8 „на первый вход которого подан сигнал с входа 17> блока 6, При этом из элементов И 8 открывается тот, первый вход которого соединен с входом 17 блока 6 . Сигнал с этого элемента И 8 поступает на вход

17„, последующего блока 6, а, так как этот сигнал единствейный на входах этого блока, он проходит на его выход !8„, далее подается на вход коммутатора 10 и через эле3 мент НЕ 7. закрывает элемент И 9.

Таким образом, после .окончания переходных процессов на входы коммутаторов !О, 1О, 10 поступают сигналы, соответствующие только исправ

1163327

При отказе резервных блоков, saмещаюцих данное число отказавших основных блоков, возникает новая комбинация из исправных резервных блоков и снимаются единичные сигналы с выходов соответствующих элементов 5. При этом с помощью бпоков o—

6, элементов И 8,, 8 и НЕ 7 гроисходит перераспределение соответствующих сигналов на входах коммутаторов 10 и элемента И 9. Так как для

50 ным резервным блокам, причем на каждый из коммутаторов - только один входной сигнал.

Аналогично обеспечивается распределение сигналов, соответствующих исправным резервным блокам при любых других комбинациях состояний элементов 5, Например, при исправности .всех резервных блоков все элементы 5

10 формируют единичные сигналы, при этом в блоке 6 выходной сигнал формируется на выходе 18„, в блоке 62 - на выходе

18, в блоке 6 — на выходе 18, и на первый и второй входы элемента И 9

15 подаются разрешающие сигналы.

При отказе одного или нескольких основных блоков соответствующие, элеЪ менты 1 выдают единичные сигналы на входы сумматора 2, на выходах кото1 20 рого формируется двоичный код суммы числа отказавших основных блоков.

Этот код декодируется дешифратором 3, сигнал с соответствующего выхода которого возбуждает определенный вход шифратора 4. При этом у шифратора 4 формируются сигналы на соответствующих выходах, каждый из которых. управляет соответствующим коммутатором

10 и элементом И 9. Число выходных, сигналов шифратора 4 соответствует

30 данному .числу отказавших основных блоков, эти сигналы открывают соответствующее число коммутаторов 10 или элемент И 9, сигналы с выходов которых через элементы ИЛИ 11 включают соответствующее число исправных резервных блоков.

При последующем отказе основных блоков или их восстан-.влении изменяется двоичный код суммы на выходах . сумматора 2, с помощью дешифратора

3 и шифратора 4 открывается или закрывается дополнительное число коммутаторов 10 или элемент И 9, обес-- печивающих дополнительное включение 45 или отключение резервных блоков.

Ф данного числа отказавших основных блоков всегда открыто соответствующее число коммутаторов 10 (в том числе элемент И 9), после перераспределения сигнало- на их входах, что соотВетствует новой комбинации из исправя. ных резервных блоков, автоматически обеспечивается включение заданного числа резервных блоков из этой ново@ их комбинации. Например, при исправности всех резервных блоков и отказЕ двух любых основных блоков сигналами с двух выходов шифратора 4 всегд открыты коммутаторы 10, и 10 . При этом на коммутатор 10„ поступает си нал только с элемента 5 через блок

6„, а на коммутатор 10 — сигнал только с элемента 5 через соответс1 вующий элемент И 81 и блок 6 . Сигнал с выхода 20„ коммутатора 10„ включает первый резервный блок, сиг нал с Выхода 20 коммутатора 1 02 — че рез элемент ИЛЙ 11 второй резервный блок. При отказе первого резервного блока на коммутатор 10„ поступает сигнал только с элемента 5 через блок 6„ приоритета, а на коммутатор

102 — сигнал только с элемента 59 через соответствующий элемент И 8 и блок 62. При этом сигнал с выхода

20 коммутатора 10 включает через

2 элемент ИЛИ 11 второй резервный блок, а сигнал с выхода 20>,коммутатора

102 - через элемент ИЛИ 11 третий резервный"блок.

Таким образом, устройство автоматически поддерживает постоянное число включенных резервных блоков из числа исправных резервных блоков, замещающих данное число отказавших основных блоков, обеспечивает дополнительное замещение отказавших резервных блоков другими имеющимися в резерве исправными блоками, что повышает надежность системы, содержащей основные и резервгые блоки. Блоки приоритета (фиг. 2) обеспечивают приоритетное распределение сигналов на своих, входах 17, 17 и 17> таким образом, что приоритет на выход всегда получает сигчал, действующий на предыдущем входе по отношению к сигналам на всех последующих входах.

Например,. сигнал на входе 17„ поступает на соответствующий е. у Выход 18„ и одновременно через элементы HE 14 иИЛИ 13 закрывает элементы И 12 на время своего действия, поэтому сиг1163327

Ф ® KАиа налы на последующих входах 17, 17 .и 17 не проходят на соответствующие им выходы блока до сйятия сигнала на

1с входе 17 посл чего приоритет на

У выход получает сигнал на входе 17 и т.д. Таким образом, каждый предыдущий вход блока имеет гриоритет по отношению ко всем последующим -входам. Блок приоритета независимо от 10 числа входных сигналов формирует вы- ходной сигнал только на одном из сво" их выходов, соответствующем входу большего приоритета. Каждый из после15 дующих блоков 6 - 6 . приоритета имег ет на один вход и выход меньше, чем у предыдущего блока приоритета. Последний блок 6 приоритета имеет два входа и выхода.

Шифратор (фиг. 3) обеспечивает при возбуждении одного из его входов воз.буждение заданного числа соответствующих выходов. Например, при возбуждении входа 22 возбуждается один выход 23„, входа 22 - два выхода 23„ и 23, входа 22 - три выхода 23„„ 23> и 23

1163327

Фиг.2

ИиФаР.мационные блонды

Упаайян щий . Олод z Ж

Фиг. Ф

Составитель В. Максимов

Редактор С. Саенко .. Техред И.Асталош Корректор А, Обручар:

Заказ 4104/48

Тираж 710 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Устройство для управления переключением скользящего резерва Устройство для управления переключением скользящего резерва Устройство для управления переключением скользящего резерва Устройство для управления переключением скользящего резерва Устройство для управления переключением скользящего резерва 

 

Похожие патенты:

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

 

Наверх