Распределитель импульсов

 

РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ , содержащий п-разрядный сдвигающий регистр, первый элемент И-НЕ многовхо- , довый элемент И-НЕ, входы которого подключены соответственно к инверсным выходам триггеров регистра, а единичный выход триггера первого разряда соединен с первым входом первого элемента И-НЕ, отличающийся тем, что, с целью повыщения быстродействия и помехозащищенности, в него введены второй элемент И-НЕ, перО/ вый и второй элементы НЕ и триггер управления , причем второй вход первого элемента И - НЕ подключен к шине управления , выход соединен с первым входом второго элемента И - HE,J-вxoдoм триггера управления и через первый элемент НЕ с К-входом триггера управления, счетный вход которого соединен с щиной тактовых импульсов и вторым входом второго элемента И - НЕ. выход - с третьим входом второго элемента И - НЕ, выход которого соединен с

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

4(5D 1-1 03 К, 17 62

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A8TOPGHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3660571/24-21 (22) 09.11.83 (46) 07.07.85.Бюл. № 25 (72) 10. Г. Посохин (53) 621,382(088.8) (56) 1. Букреев И. Н., Мансуров Б. М., Горячев В. И. Микроэлектронные схемы цифровых устройств. М., «Советское радио», 1975, с. 267.

2. Авторское свидетельство СССР № 421129, кл. Н 03 К 17(62, 1974 (прототип). (54) (57) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ, содержащий п-разрядный сдвигающий регистр, первый элемент И вЂ” НЕ многовходовый элемент И вЂ” НЕ, входы которого подключены соответственно к инверсным выходам триггеров регистра, а единичный выход триггера первого разряда соединен с первым входом первого элемента И вЂ” НЕ, отличающийся тем, что, с целью повышения быстродействия и помехозащищенности, в него введены второй элемент И вЂ” НЕ, пер„„SU„„1166293 А вый и второй элементы НЕ и триггер управления, причем второй вход первого элемента И вЂ” НЕ подключен к н ине управления, выход соединен с первым входом второго элемента И вЂ” НЕ,3-входом триггера управления и через первый элемент НЕ с К-входом триггера управления, счетный вхо,L которого соединен с шиной тактовых импульсов и вторым входом второго элемента

И вЂ” -HF, выход — с третьим входом второго элемента И вЂ” HF, выход которого соединен с (Il+1) входом многовходового элемента

И вЂ” HE, с тактовыми входами триггеров четных разря.н>в и через второй элемент НЕ с тактовыми входами триггеров нечетных разрядов 1цгистра, единичные выходы каждого триг. ера которого соединены непосредственно с информационным входом последующего, а инверсные выходы — — с входом установки в «О» предыдущего триггера регистра, вход установки в «1» триггера первого разряда соединен с выходом многовходового элемента И†HF.

1166293

20

Изобретение относится к вычислительной технике и автоматике и может быть применено при построении микропрограммных устройств.

Известно кольцевое распределительное устройство, исключающее появление ложных состояний в схеме на кольцевом регистре, выполненном на D-триггерах, единичные выходы каждого из которых через схемы И соединены с входами последующих, а на тактовые входы поступают переключающие импульсы, и, кроме того, соединены с первым входом соответствующих элементов И, второй вход которых соединен с шиной переключающих импульсов, а выходы являются выходами распределителя (1).

Однако этот распределитель неэкономичен по числу элементов на канал, так как необходим дополнительный дешифратор для построения распределителя, кроме того, при сбоях, т. е. при появлении в регистре ложной информации (дополнительных «О» и «1»), схема не возвращается в нормальное рабочее состояние.

Наиболее близким к изобретению является распределитель импульсов, содержащий п-разрядный сдвигающий регистр, первый элемент И вЂ” НЕ, многовходовой элемент

И вЂ” HE, входы которого подключены соответственно к инверсным выходам триггеров регистра, а единичный выход триггера первого разряда соединен с первым входом первого элемента И вЂ” НЕ (2).

Недостатком известного устройства является неэкономичность по числу элементов на разряд. Наличие сложных межэлементных блокировочных связей, подавляющих ложные единицы, вызывает трудности при реализации схемы на плате, приводя к ухудшению помехозащищенности, а следовательно, достоверности функционирования уст.ройства. Кроме того, сравнительно невысоко быстродействие за счет большого числа задержек распространения между тактами.

Цель изобретения — повышение быстродействия и помехозащищенности.

Поставленная цель достигается тем, что в распределитель импульсов, содержащий иразрядный сдвигающий регистр, первый элемент И-НЕ, многовходовый элемент И-НЕ, входы которого подключены соответственно к инверсным выходам триггеров регистра, а единичный выход триггера первого разряда соединен с первым входом первого элемента И вЂ” НЕ, дополнительно введены второй элемент И вЂ” НЕ, первый и второй элементы НЕ и триггер управления, причем второй вход первого элемента И вЂ” НЕ подключен к шине управления, выход соединен с первым входом второго элемента И вЂ” НЕ, J-входом триггера управления и через первый элемент HE с К-входом триггера управления, счетный вход которого соеди25

55 нен с шиной тактовых импульсов и вторым входом второго элемента И вЂ” НЕ, выход — с третьим входом второго элемента И вЂ” НЕ, выход которого соединен с (и+1) входом многовходового элемента И вЂ” НЕ, с тактовыми входами триггеров четных разрядов и через второй элемент НЕ с тактовыми входами триггеров нечетных разрядов регистра, единичные выходы каждого триггера которого соединены непосредственно с информационным входом последующего, а инверсные выходы — с входом установки в

«О» предыдущего триггера регистра, а вход установки в «1» триггера первого разряда соединен с выходом многовходового элемента И вЂ” НЕ.

В качестве примера конкретного выполнения взят распределитель импульсов на шесть выходов.

На чертеже приведена схема распределителя.

Распределитель импульсов содержит шину 1 входных тактовых импульсов, шину

2 управления, сдвигающий регистр íà D-триггерах 3 — 8, многовходовый элемент И вЂ” НЕ 9, элементы И вЂ” НЕ 10 и 11, первый 12 и второй 13 элементы НЕ и триггер 14 управления.

Устройство работает следующим образом.

В исходном состоянии на шине 2 управления — высокий потенциал, D-триггер 3 находится в единичном состоянии, триггеры 4 — 8 — -в нулевом. При этом состоянии входов J и К триггера 14 управления таково, что непрерывно поступающие на счетный вход тактовые импульсы (ТИ) по шине 1 формы «меандр» подтверждают нулевое состояние триггера, которое блокирует элемент И вЂ” НЕ 10 для прохождения ТИ.

При подаче потенциала нуля по шине 2 управления состояние входов J и К триггера 14 управления изменяется на обратное и по окончании очередного ТИ триггер 14 управления открывает элемент И вЂ” НЕ 10 для прохождения ТИ на триггеры регистра. Инвертированным ТИ D-триггер 4 устанавливается в «1» и сбрасывает D-триггер 3.

Следующим ТИ D-триггер о устанавливается в «1» и сбрасывает D-триггер 4. Аналогично функционируют остальные триггеры регистра. Таким образом, на выходах

D-триггеров 3 — 8 последовательно вырабатываются импульсы длительностью, равной длительности входных ТИ. Останов распределителя производится подачей по шине 2 управления высокого потенциала, при этом после установки D-триггера 3 в единичное состояние выходом элемента И вЂ” НЕ 11 блокируется прохождение ТИ через элемент

И вЂ” НЕ 10 на триггеры регистра, и выдача сигналов распределителем прекращается.

Возникновение ложных состояний ввиду произвольной установки триггеров по включению питания устраняется примененной схе1166293

Составитель В. Бабанов

Техред И. Верес Корректор М. Самборская

Тираж 872 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 l 3035, Москва, К вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент>, г. Ужгород, ул. Проектная, 4

Реда кто р И. Ни кол а йч ук

Заказ 4322 53 мой сброса каждым триггером предыдущего и использованием для сдвига информации в регистре как прямого, так и инвертированного ТИ. В случае установки всех триггеров в «0>, при поступлении инвертированного ТИ многовходовой элемент И вЂ” НЕ 9 вырабатывает сигнал на вход установки в

«1» D-триггера 3.

Предлагаемый распределитель импульсов обладает большим быстродействием, обеспечивает вдвое большую частоту распределения импульсов по сравнению с известным, что достигнуто использованием для сдвига как прямого ТИ с выхода элемента НЕ, так и инвертированного с выхода элемента И вЂ” НЕ, кроме того, в распределителе отсутствует большой разброс длительностей тактовых сигналов ввиду того, что выходы триггеров регистра непосредственно подключены к входам других.

Распределитель импульсов Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Изобретение относится к устройствам переключения управляющих каналов и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области сильноточной полупроводниковой радиоэлектроники и может быть использовано преимущественно для питания озонаторов

Изобретение относится к области техники связи, в частности к видеотелефону с высокочастотным коммутатором (ВК)

Изобретение относится к области связи для уменьшения количества каналов
Наверх