Устройство для отображения телетекста на экране телевизионного приемника

 

УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ТЕЛЕТЕКСТА НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО ПРИЕМНИКА, содержащее демодулятор и блок формирования видеосигнала, подключенный к телевизионному приемнику, отличающееся тем, что, с целью расширения области применения устройства путем обеспечения возможности отображения глаз-диаграммы для проверки демодулятора, в него введены модулятор, генератор несущей частоты, подключенный к первому входу модулятора, преобразователь испытательных цифровых сигналов, генератор испытательных цифровых сигналов, содержащий первьй генератор синхроимпульсов , подключенный к первому элементу И, первому и второму счетчикам, сдвигающему регистру и делителю частоты , соединенному с компаратором. подключенным к первому формирователю импульсов, соединенному с блоком синхронизации, подключенным к первому блоку регулирования уровня сигнала , компаратору, третьему счетчику , второму элементу И, связанному с третьим счетчиком, первому триггеру, соединенному с третьим элементом И и элементом НЁ-И, подключенным к второму триггеру, соединенному с третьим элементом И, подключенным к второму счетчику, соединенному с вторым элементом И, и к первому счетчику, подключенному к сдвигающему регистру, третьему триггеру и первому элементу ИЛИ, соединенному через инвертор с первым элементом И, подключенным к СО третьему триггеру и генератору случайных чисел, соединенному с вторым элементом ИЛИ, связанньм с третьим триггером и сдвигающим регистром,подключенным к третьему элементу ИЛИ, подключенному к элементу НЕ-И и второму блоку регулирования уровня сиг00 нала, соединенному через второй формирователь импульсов с сумматоромО1 усилителем, подключенным к второму Од входу модулятора и первому формиро00 вателю импульсов, соединенному с первым блоком регулирования уровня сигнала, а выход модулятора подключен к входу демодулятора, преобразователь испытательных цифровых сигналов содержит первый разделительный элемент, вход которого подключен к выходу деге модулятора, а выход первого разделительного элемента подключен к видеоусилителю , соединенному с селектором синхроимпульса, вторым разделительным элементом, детектором и блоком регенерации сигналов, подключенным к бло

„,ЯЦ „„1181568

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)ф G 09 G 1 06

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ПАТЕНТУ (21) 3212604/24-24 (22) 21. 11. 80 (31) 7929335 (32) 22.11.79 (33) FR (46) 23.09.85. Бюл. У 35 (72) Ив Морис Нуарель, Жозеф Блино, Пьер Лерай и Жан-Пьер Бодюэн (FR) (71) Л Эта Франсэ репрезанте пар ле

Секретэр д Эта о пост э Телекоммюникасьон э а ля Теледиффюзьон (Camp

Насьональ д Этюд де Телекоммюникасьон) и Этаблиссеман Пюблик де Диффюзьон ди "Теледиффюзьон де франс" (FR) (53) 621.327.11(088.8) (56) Патент Франции Р 2390862, кл. G 06 К 15/20, опублик. 1975.

Патент СССР У 828989, кл. G 09 G 1/06, опублик. 1977. (54)(57) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ

ТЕЛЕТЕКСТА НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО

ПРИЕМНИКА, содержащее демодулятор и блок формирования видеосигнала, подключенный к телевизионному приемнику, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства путем обеспечения возможности отображения глаз-диаграммы для проверки демодулятора, в него введены модулятор, генератор несущей частоты, подключенный к первому входу модулятора, преобразователь испытательных цифровых сигналов, генератор испытательных цифровых сигналов, содержащий первый генератор синхроимпульсов, подключенный к первому элементу И, первому и второму счетчикам, сдвигающему регистру и делителю частоты, соединенному с компаратором, подключенным к первому формирователю импульсов, соединенному с блоком синхронизации, подключенным к первому блоку регулирования уровня сигнала, компаратору, третьему счетчику, второму элементу И, связанному с третьим счетчиком, первому триггеру, соединенному с третьим элементом И и элементом НЕ-И, подключенным к второму триггеру, соединенному с третьим элементом И, подключенным к второму счетчику, соединенному с вторым элементом И, и к первому счетчику, подключенному к сдвигающему регистру, третьему триггеру и первому элементу ИЛИ, соеднненнону нерее инеертор I с первым элементом И, подключенным к третьему триггеру и генератору случайных чисел, соединенному с вторым элементом ИЛИр связанным с третьим триггером и сдвигающим регистром,подключенным к третьему элементу ИЛИ, подключенному к элементу НЕ-И и второму блоку регулирования уровня сигнала, соединенному через второй фор- О© мирователь импульсов с сумматоромусилителем, подключенным к второму Ю входу модулятора и первому формиро- ©1 вателю .импульсов, соединенному с 00 первыч блоком регулирования уровня сигнала, а выход модулятора подключен к входу демодулятора, преобразователь испытательных цифровых сигналов содержит первый разделительный элемент, вход которого подключен к выходу де модулятора, а выход первого разделительного элемента подключен к видео" . усилителю, соединенному с селектором синхроимпульса, вторым разделительным ;элементом, детектором и блоком регенерации сигналов, подключенным к бло. 1181568 ку фазовой синхронизации и детектору,: соединенному с первым блоком квантования, формирователем сигнала рассогласования и четвертым счетчиком, подключенным к второму блоку квантования, детектору ошибок и блоку фазовой синхронизации, соединенному с детектором ошибок, вторым генератором синхроимпульсов и пятым счетчиком, подключенным к детектору .ошибок, блоку кодирования, формирователю входного сигнала и формирователю сигнала рассогласования, соединенному с детектором ошибок и шестым счетчиком, подключенным к блоку .памяти и генератору пилообразного сигнала, соединенному с первым блоком квантования, подИзобретение относится к вычислительной и телевизионной технике н представляет собой устройство для испытания демодулятора телевизионного приемника телетекста, в котором производится индикация глаз-диаграммы на экране телевизионного приемника, что позволяет оценить качество демодулятора телевизионного приемника, так как демодуляторы составляют наиболее уязвимое звено в цепи передачи.

Целью изобретения является расширение области применения устройства путем обеспечения воэможности отображения глаз-диаграммы для проверки демодулятора.

На фиг.1 представлена часть блоксхемы устройства для отображения телетекста на экране телевизионного приемника, которая участвует в формировании глаз-диаграммы; на фиг.2— блок-схема генератора испытательных цифровых сигналов; на фиг. 3 — эпюры сигналов генератора испытательных цифровых сигналов; на фиг. 4 — блоксхема преобразователя испытательных цифровых сигналов;на фиг.5 — блок-схема детектора;на фиг. 6 - эпюры сигналов, соответствующих работе детектора, на фиг.7 — схема блока регенерации сигналов; на фиг.8 - схема шестого . счетчика," на фиг.9 - диаграмма наключенным к ограничителю уровня сигнала, соединенному с вторым разделительным элементом и вторым блоком квантования, соединенным с блоком кодирования, соединенным с формирователем выходного сигнала, выход которого соединен с входом блока формирования видеосигнала, а входы формирователя выходного сигнала подключены к блоку памяти, селектору синхроимпульса, блоку разделения сигналов и детектору ошибок, соединенному с третьим блоком квантования, соединенным с ограничителем уровня сигнала, генератором пилообразного сигнала, соединенным с блоком кодирования и блоком памяти. пряжения на выходе генератора пилообразного сигнала и его соответствия строкам телевизионного отображения, на фиг. 10 — схема блока кодирования; на фиг.11 — схема блока фаэовой синхронизации; на фиг.12а — эпюры сигналов, поступающих на вход преобразователя испытательных цифровых сигналов; на фиг.12в — эпюры сигналов, 10 формируемых генератором синхроимпульсов; на фиг.13 — эпюры сигналов блока фазовой синхронизации; на фиг; 14— схема формирователя сигнала рассог ласования, на фиг.15 - эпюры сигналов

1 формирователя сигнала рассогласования на фиг.16 — глаз-диаграмма, отображаемая на экране телевизионного приемника.

Устройство содержит телевизионный

20 прйемник 1, демодулятор 2, блок 3 формирования видеосигнала, генератор

4 несущей частоты, модулятор 5, преобразователь 6 испытательных цифровых сигналов, генератор 7 испытательных цифровых сигналов, первый генератор 8 синхроимпульсов, первый элемент И 9, первый счетчик 10, второй счетчик 11, сдвигающий регистр 12, делитель 13 частоты, компаратор 14, первый форми30 рователь 15 импульсов, блок 16 синхронизации, первый блок 17 регулирования уровня сигнала, третий счетчик

18, второй элемент И 19, первый триг3 11815

rep 20, третий элемент И 21, первый элемент НЕ-И 22, второй триггер 23, первый элемент ИЛИ 24, первый инвертор 25, третий триггер 26, генератор

27 случайных чисел, второй элемент ИЛИ 28, третий элемент ИЛИ 29, второй блок 30 регулирования уровня сигнала, первый формирователь 31 импульса, второй формирователь 32 импульса, сумматор-усилитель 33, первый разделительный элемент 34, видеоусилитель 35, селектор 36 синхроимпульса, второй разделительный элемент 37, детектор 38, блок 39 регенерации сигналов, блок 40 фазовой синхронизации, первый блок 41 кванто" вания, формирователь 42 сигнала рассогласования, четвертый счетчик 43, второй блок 44 квантования, селектор

45 ошибок, второй генератор 46 синхроимпульсов, пятый счетчик 47, блок

48 кодирования, формирователь 49 выходного сигнала, шестой счетчик 50, блок 51 памяти, генератор 52 пилообразного сигнала, ограничитель 53 уровня сигнала, блок 54 разделения сигналов, третий блок 55 квантования, второй компаратор 56, четвертый триг"

rep 57, пятый триггер 58, усилитель

59, четвертый элемент И 60, импульс

61 опорной строки, полезные импульсы

62 строки, импульсы 63 и 64 срабаты-вания триггера 57, третий компаратор

65, первый дифференциальный усилитель

66, третий разделительный элемент 67, резисторы 68-70, LC контур 71, второй 5 дифференциальный усилитель 72, шестой триггер 73, первый двоичный счетчик

74, второй двоичный счетчик 75, пятый элемент И 76, второй элемент HE-Й 77, второй 78 инвертор, выходы 79 и 80 40 второго двоичного счетчика 75, аналого-цифровой преобразователь 81, операционный усилитель 82, третий дифференциальный усилитель 83, седьмой триггер 84, восьмой триггер 85, ли- 45 нию 86 задержки, регистр 87, дешифратор 88, мультиплексор 89, третий инвертор 90, третий элемент НЕ-И 91, четвертый элемент НЕ-И 92, девятый триггер 93, транзистор 94, диод 95, генератор 96 тока, четвертый компаратор 97, квантователь 98,прерыватель

99, десятый триггер 100, седьмой счетчик 101, одиннадцатый триггер

102, четвертый инвертор 103. Устрой- ство для отображения телетекста содержит телевизионный приемник 1, генератор 7 испытательных цифровых

68

4 сигналов, преобразователь 8 испытательных цифровых сигналов, модулятор

5 и генератор 4 несущей частоты.

Видеовыход генератора 7 соединен с входом модулятора 5, несущий вход которого соединен с выходом генератора 5 несущей частоты. Высокочас- тотный выход модулятора 5 соединен с входом ВЧ испытываемого телевизионного приемника 1. Видеовыход демодулятора 2 телевизионного приемника 1 соединен с входом преобразователя 6 испытательных цифровых сигналов, выход которого соединен с видеовходом блока 3 формирования видеосигнала телевизионного приемника 1.

Генератор 7 испытательных цифровых сигналов содержит кварцевый первый генератор 8 синхроимпульсов, выход которого h посылает синхронизирующий сигнал, который распределяется по остальным цепям генератора 7. Выход программируемого делителя 13 частоты соединен с первым входом фазового компаратора 14, выход которого соеди" нен с управляющим входом первого формирователя 15 импульсов, выход которого соединен с входом блока 16 синхронизации. Блок 16 синхронизации имеет первый выход, который соединен с вторым входом фазового компаратора

14 и с входами третьего счетчика 18 и второго элемента И 19, второй выход блока 16 соединен с управляющим входом третьего счетчика 18 и с входами двух триггеров 20 и 23, соединенных последовательно, третий выход блока 16 соединен с входом первого блока 17 регулирования уровня сигнала. Выход второго счетчика 11 соединен с входом третьего элемента И 21, выход которого соединен с входом перного счетчика 10 и с входом синхронизирующего сигнала триггеров 20 и

23. Выход первого разделительного элемента 34 соединен с первым входом сумматора-усилителя 33. Выход Я триг" гера 23 соединен с вторым входом третьего элемента И 21. Выход счетчика

11, выход О„ ч риггера 20 и выход 6< триггера 23 соответственно соединены с входами элемента НЕ-И 22, имекицего три входа, а выход элемента НЕ-И 22 соединен с входом третьего элемента ИЛИ 29. Выход первого элемента 9 соединен с входом генератора 27 случайных чисел, выход первого счетчика

10 соединен с входом установления в начальное состояние сдвигающего ре1181568 гистра 12. Выход генератора 27 соединен с входом второго элемента ИЛИ 28, выход которого соединен с информационным входом регистра 12, на который также подается синхронизирующий сигнал. Выход регистра 12 соединен с вторым входом третьего элемента ИЛИ 29, выход которого соединен с вторым блоком 30 регулирования уровня сигнала, выход которого соединен с входом второго формирователя 31, выход которого соединен с вторым входом сумматора-усилителя 33. Выход сумматора-усилителя 33 составляет выход генератора 7 испытательных цифровых сигналов.

Кварцевый генератор 8 посылает синхронизирующий сигнал h с частотой т.е. с частотой двоичных эле20 ментов. Делитель 13 частоты является программируемым цифровым делителем, способным делить частоту принимаемо го сигнала генератора 8 на целое число n . .Выходной сигнал делителя

13 определяет частоту формирователя

15, которая является строчной частотой телевизионного сигнала, образуемого генератором 7 испытательных цифровых сигналов. Блок 16 синхрониза30 ции принимает от формирователя 15 сигналы строчной частоты и из них образует на первом и втором выходах логические сигналы синхронизации строки и полукадра и на третьем выходе — сигнал синхронизации, полностью З5 сформированный в соответствии со стандартом испытываемой сети телепередачи данных.

Второй выход блока 16 синхронизации соединен с входами счетчика 18 и элемента И 19, который также принимает синхронизирующие сигналы генератора 8. Счетный вход третьего счетчика 18 соединен с первым выходом блока 16 синхронизации,.и вход уста- 5 ковки в начальное состояние — с вторым выходом блока 16. Выход счетчика

18 соединен с входом второго элемента И 19, второй вход которого соединен с первым выходом блока 16 ° Выход эле. 50 мента И 19 соединен с входом достоверности второго счетчика 11, содержащего синхронизирующий вход. Счетчик

18, который принимает сигналы синхронизации полукадра и строки блока 16 синхронизации, возбуждает свой выход только видимыми строками. Счетчик 1 1 возбуждает свой выход только во время полезной длительности строки, т.е. когда она не активируется в течение примерно 10,5 мкс в начале строки, а также по истечении 63,5 мкс, что легко достигается путем отсчета. Выход счетчика 11 посылает двоичные единицы для каждой видимой строки между моментом начала пакета и концом пакета максимальной длительности.

Из этого следует, что счетчик 11 посылает "1" для каждой видимой строки во время длительности строки, предусмотренной для передачи пакетов.

Триггер 20 устанавливается в нулевое состояние при каждом приеме синхронизации растра. Когда первый синхронизирующий сигнал, который соответствует вводу первой строки, поступает от счетчика 11, как это показано на фиг.3а, и подается на триггер 20, его выход 6 переходит в "1" {фиг.3б), состояние триггера 23 не изменяется.

Выход элемента 22 посылает тогда сигнал, соответствующий сигналу, показанному на фиг.3а. При приеме второго сигнала, поступающего от счетчика 11, триггер 23 изменяет состояние, как показано на фиг.3с. Элемент 22 оказывается запертым для всех последующих строк. Наоборот, элемент 21, который бып заперт во время первой строки, отпирается для последующих строк, как это показано на фиг.3е.

Счетчик 10 принимает синхронизирующий h сигнал от генератора 8 и от элемента 21 для каждой видимой строки за исключением первой. Для ясности изложения счетчик 10 изображен в форме регистра, содержащего столько же выходных точек, сколько двоичных элементов, несущих информацию в строке. Первая выходная точка соединена с входом установки в "1" триггера 26, тогда как последняя выходная точка соединена с входом установки в "0" триггера 26. Выход 1 триггера 26 соединен, с одной стороны, с входом первого элемента И 9 с тремя входами, и с другой стороны, с вторым входом второго элемента ИЛИ 28. Причем две выходные точки, в частности а и Ь, соединены с входами первого элемента ИЛИ 24, выход которого соединен через инвертор 25 с вторым входом элемента И 9. Третий вход элемента И 9 принимает синхронизирующие сигналы 1 .

Выход элемента И 9 соединен с входом генератора 27 случайных чисел. Гене7, 1181 ратор 27 посылает для каждого синхронизирующего сигнала, проходящего через элемент И 9, двоичный элемент, составляющий часть случайной последовательности..

Для тактов, соответствующих выходам а и Ъ счетчика 10, соединенным с элементом ИЛИ 24, счетчик .10 посылает тот же сигнал, что и в предшествующий момент. Перед тактом, соответ-1р ствующим первой выходной точке, и после такта, соответствующего пос,ледней выходной точке, элемент ИЛИ 28 посылает "0", так как вход элемента ИЛИ 28 соединен с выходом тригге-. ра 26, который вследствие этого устанавливается в нуль.

В описываемом примере генератор

27 посылает псевдослучайную последовательность из 2047 двоичных элемен- 2О тов,. полученных делением по модулю два многочлена "единица с последующей бесконечностью нулей" на многочлен

Х" +Х +1. Эта последовательность не содержится целоечисло раз в полукадре и дает изменяющуюся структуру.

Можно фиксировать эту структуру, вновь устанавливая в начальное состояние делитель в начале каждого полукадра.

Сдвигающий регистр 12 имеет ем-.

1кость два байта и содержит параллельные входы ввода данных, соединенные поочередно с источником напряжения и массой,что позволяет вводить в него данные в виде двух октав, каждая из которых имеет следующий состав:

101010101 ° Начальный вход ввода дан" ных регистра 12 соединен с первой выходной точкой счетчика 10. Регистр

12, который принимает синхронизирующие сигналы на своем смещающем входе, О открывается в сторону элемента ИЛИ 29, При каждом выходе двоичного элемента регистра 12 записывается новый двоичный элемент, поступающий с выхода элемента ИЛИ 28, т.е. поступающии от

45 генератора 27 или от триггера 26.

Блоки 17 и 30 регулирования уровня сигнала, а также формирователи 31 и

32 являются классическими схемами в области телевидения и передачи данных. Сумматор-усилитель 33 является устройством согласования полного сопротивления °

В каждом полукадре, имея в виду 55 видимую часть изображения, генератор

7 испытательных цифровых сигналов посылает первую строку, полезная часть

568 8 которой состоит из "1", посылаемых триггером 23 через элемент ИЛИ 29, затем последовательность строк, полезная часть которых состоит из двух октав синхронизации двоичных элементов, затем последовательность псевдослучайных двоичных элементов.

Выходной генератор 7 служит модулирующим сигналом в модуляторе 5, который посылает модулированный сигнал на вход ВЧ испытываемого телевизионного приемника 1. В последнем сигнал демодулируется в демодуляторе

2, чтобы затем подать его на вход преобразователя 6 испытательных цифровых сигналов.

Преобразователь 6 содержит видеоусилитель 35, на который видеосигнал подается через первый разделительный элемент 34, выполненный в виде конденсатора, и выход которого соответственно соединен с входом селектора

36 синхроимпульса, с входом второго разделительного элемента 37, выполненного в виде конденсатора С2, с входом детектора 38 и с входом блока

39 регенерации сигналов.

Выход второго разделительного эле мента 37 соединен с входом блока 55. квантования и с входом ограничителя

53 уровня, выход которого соединен, с входом первого блока 41 квантования и с входом второго блока 44 квантования. Выход блока 41 квантования соединен с входом генератора 52 пилообразного сигнала, выход которого соединен с управляющим входом блока .

55 квантования и с управляющим входом блока 48 кодирования. Выход блока 44 квантования соединен с входом сигнала блока 48 кодирования.

Детектор 38 содержит два выхода.

Первый выход детектора 38 посылает сигнал детектирования опорной строки и соединен с управляющим входом первого блока 41 квантования и с входом установки в начальное состояние шестого счетчика 50 строк. Второй выход детектора 38 посылает сигнал для каждой полезной строки, не считая первой, и соединен с входом установки в начальное состояние четвертого счетчика 43. Второй. выход детектора 38 также посылает сигнал достоверности и соединен с управляющим входом блока

39 регенерации сигналов.

Четвертый счетчик 43 содержит че» тыре выхода. Первый выход счетчика 43

1181568

10 соединен с управляющим входом блока

44 квантования. Второй выход счетчика

43 посылает пусковой сигнал и соединен с управляющим входом селектора

45 ошибок. Третий и четвертый выходы счетчика 43 посылают управляющие сигналы при различных моментах и соединены с соответствующими управляющими входами блока 40 фазовой синхронизации. 10

Вход сигнала блока 40 фазовой синхронизации соединен с выходом второго генератора 46 синхроимпульсов, например кварцевого. Блок 40 фазовой синхронизации имеет еще один управляющий 15 вход, соединенный с выходом блока 39 регенерации очереди, и управляющий вход, на который подается сигнал с частотой строки Рн . Выход фазового блока 40 фазовой синхронизации соеди-20 нен с входом синхронизирующего сигнала селектора 45 ошибок и с входом пятого счетчика 47 двоичных элементов.

Выход блока 39 регенерации сигналов также соединен с управляющим входом 25 счетчика 43.

Счетчик 47 двоичных .элементов содержит три выхода. Первый выход счетчика 47 подает сигнал подтверждения 30 достоверности и соединен с управляющим входом селектора 45 ошибок и с входом установки в начальное состояние блока 48 кодирования. Второй выход счетчика 47 посылает сигнал, ука.35 зывающий середину строк, и соединен со схемой формирователя 42 сигнала рассогласования. Третий выход счетчика 47 соединен с входом формирователя 49 выходного сигнала, генерирую- 40 щего сигнал визуализации.

Выход селектора 36 синхроимпульса соединен с входом формирователя 49 выходного сигнала и с входом блока 54 разделения сигналов, посылающего на 45 свой выход сигнал с частотой строки

Выход третьего блока 55 квантования соединен с информационным входом селектора 45 ошибок. Выход шестого 50 счетчика 50 строк, который практически содержит несколько шин, соединен с соответствующим входом цепи генератора 52 пилообразного сигнала и с соответствующими входами блока 55

51 памяти, выход которого соединен с входом формирователя 49 выходного сигнала.

Видеоусилитель 35 образует входной каскад, посылающий видеосигнал под очень слабым полным сопротивлением.

Первый разделительный элемент 34 видеоусилителя 35 препятствует передаче постоянной составляющей. Селектор

36 синхроимпульса выделяет из видеосигнала сигнал синхронизации, который вновь вводится в формирователь

49, который может таким образом на своем выходе формировать полный видеосигнал для телевизионной трубки.

Блок 54 разделения сигналов позволяет получать на основе полного синхросигнала сигнал с частотой строки используемый в ограничителе 53, уровня ограничения сигнала, блоке

I40 фазовой синхронизации, формирователе 42 сигнала рассогласования и счетчике 50 строк.

Детектор 38 служит для детектирования первой строки, сформированной из "1", а также начал пакетов. Детектор 38 (фиг.5) содержит усилитель

59, вход "-" которого соединен с выходом видеоусилителя 35, вход "+" с массой. Выход усилителя 59 соединен со входом четвертого триггера

57, выход которого Q соединен с входами блока 39 и счетчика 43 и с входом четвертого элемента И 60, выход которого соединен с входами первого блока 41 квантования и формирователя

42 сигнала рассогласования. Выход 9 триггера 57 соединен с входом триггера 58, выход которого Q соединен с вторым входом четвертого элемента И 60.

Сигнал на фиг.ба представляет собой, образованный в видеоусилителе

35 в момент получения опорной строки 61, сопровождаемой полезными импульсами 62 строки. Этот сигнал не содержит непрерывной составляющей.

Строка сигналов, выдаваемая триггером 58, содержит только "1", откуда ее постоянная амплитуда. Средняя величина сигнала на фиг.ба обозначенЯ как Чсре 1неe . Вход "+" Усилителя 59 находится под потенциалом массы, выход усилителя 59 формирует сигнал (фиг.бв), т.е. части сигнала, поданного выше средней величины. Постоянная времени триггера 57 выбирается равной нескольким микросекундам (менее 10 мкс), кроме того, триггер

57 предполагается повторно спускаемым. Из этого следует, что первая

1181568

12 передача импульса 61 строки генерирует прямоугольный импульс 63, длительность которого равна ь постоянной времени триггера 57, однако для последующих строк триггер 57 остается в рабочем состоянии для импульсов всей строки и даже сверх того, как показывает прямоугольный импульс

64. Задний фронт, импульса 63 деблокирует триггер 58, постоянная време- 10 ни которого немного меньше длительности растра. Выходной сигнал четвертого элемента И 60 имеет вид, показанный на фиг.бе.

Блок 39 регенерации сигналов (фиг.7), содержит третий компаратор

65, состоящий из первого дифференциального усилителя 66, вход "-" которого соединен с выходом видеоусилителя 35 через третий разделительный элемент 67. При постоянном токе вход

"+" соединен с массой через резистор

69, а вход "-" через резистор 68. Выход усилителя 66 соединен через резистор 70, являющийся сопротивлени25 ем связи, с .LC контуром 71, средняя точка индуктивности (, которого соединена с массой. Выводы емкости С „С контура 71 соединены соответственно с входами второго дифференциального усилителя 72. LÑ контур 71 настроен на 3,1 МГц для устранения составляющих шума — паразитной модуляции ширины прямоугольных сигналов.

Выходы подтверждения достоверности 35 дифференциальных усилителей 66 и 72 соединены с выходом детектора 38. Таким образом сигнал, профильтрованный С контуром 71, повторно квантуется в усилителе 72, выход которого сое- 40 динен, с одной стороны, через шестой триггер 73 с одним устойчивым состоянием с входом блока 40 фазовой синхронизации, и с другой стороны, к счетчику 43. Счетчик 43 представляет 45 собой регистр сдвига с восьмью ступенями (не показан), у которого два выхода регистра соединены C входами элемента ИЛИ, выход которого соединен с управляющим входом второго 50 блока 44 квантования. Практически выход элемента ИЛИ определяет прямоугольный сигнал времени, в течение которого блок 44 квантования определяет среднюю величину сигнала, кото- 55 рый на нее подается в течение того же времени, третий выход регистра ,счетчика 43 определяет начало анализа данных и соединен с селектором

45 ошибок. Четвертый и пятый выходы соединены с блоком 40, фазовой синхронизации.

Ограничитель 53 уровня сигнала является классической схемой, позволяющей определять уровень 0 В для черных зон для строчных сигналов, подаваемых на блоки 41 и 44 квантования.

Блок 41 квантования состоит, например, из квантователя — составителя блоков, который интегрирует в конденсаторе максимальную величину напряжения сигнала 61 (фиг.ба) во время длительности прямоугольного сигнала 63, который на него подается с первого выхода детектора 38. Затем блок 41 квантования подает постоянно напряжение, равное напряжению, записанному в запоминающем устройстве, в конденсаторе, т.е. максимальное напряжение .V кривой 61. Блок 44 квантования содержит низкочастотный фильтр, за которым следует квантователь-составитель блоков, который приводится в действие во время прямоугольного сигнала времени, определяемое выходом первого счетчика 43.

3

Счетчик 50 строк состоит из двух двоичных счетчиков 74 и 75 с четырьмя ступенями, установленными последовательно. Входы установки в начальное состояние счетчиков соединены с выходом формирователя 42 и загружены максимально в начале каждого полукадра, т.е. для группы счетчиков в

255. Счетчик 50 также содержит пятый элемент И 76, вход которого принимает сигнал строчной частоты и выход которого подается на вход отсчетов двоичных счетчиков 74 и 75. Выход 79 высшего разряда счетчика 75 соединен с входом инйертора 78, вьмод которого соединен с входом элемента НЕ-И 77, второй вход которого, как и второй вход элемента И 76, соединен с выходом 80 переноса счетчика 75. Выходы счета счетчика 74 и выходы счета счетчика 75 за исключением выхода 79 старших разрядов сое" динены параллельно, так что выход элемента НЕ-И 77 соединен с соответствующими входами блока 51 памяти и с соответствующими входами цифровых данных аналого-цифрового преобразо" вателя 81 генератора 52 пилообраэного сигнала.

1181568 14

Ю

R3=1400 Ом, что дает линейное изме80 нение Е в зависимости от ч, показанное на фиг.9. В начале отсчета, т.е. с видимой части полукадра, имеем

a-i, откуда Е = (114/100)Чмакс

Когда содержимое счетчиков 74 и

75 выше или равно 128, выходы 79 и находятся каждый на "1", так как ин вертор 78 имеет "1" и "О" на входах элемента НЕ-И 77, который формирует

"1". Когда содержание счетчиков меньше .или равно 127, на выходе 79 находится "О", на обоих входах элемента НЕ-И 77 находятся "1" и генера-. тор 96 формирует "0". Что касается 1д блока 51 памяти и преобразователя 81, то во время отсчета все происходит так, как если бы их входы старших разрядов были непосредственно соединены с выходом 79. Когда содержимое счетчиков 74 и 75 составляет нуль в конце отсчета, выход 80 переноса переходит в "О", на входах элемента НЕ-И 77 находятся "О" и "1" и генератор 96 формирует "1", что приво- 2О дит к подаче величины 128 на входы блока 51 памяти и преобразователя 81 до следующего ввода данных в счетчики

74 и 75 при следующем растре.

Аналого-цифровой преобразователь

81 является преобразователем, например, типа NC 1408, выпускаемого фирмой "Мотрола", и имеет первую клемму, соединенную с массой через сопротивление R 3, вторую клемму, соединенную с выходом блока 41 квантования, посылающего напряжение У через сопротивление R 3, и третью клемму, соединенную с выходом блока 41 квантования через сопротивление R 2 и с входом — операционного усилителя

stre 35

82. Вход "+" операционного усилителя

82 соединен с массой через соответствующее сопротивление, и ее выход соединен с ее входом -" через со40 противление Р1. Третья клемма преобразователя 81 посылает ток,равный Ч„,„

/R, где коэффициент а выводится из

) У ледующей формулы где величины с А по А обозначают ( двоичные величины, подаваемые на входы того же номера преобразователя

81. Значение а изменяется от 0 до

255/256, т.е. практически от 0 до 1.

Напряжение Е на выходе усилителя 82 выводится из следующей формулы

Величины сопротивлений R„ - Ry выбраны: R„ =1792 Ом, Rg =12800 Ом и ц =А /2+А /4+А /8+ .. °... +А /256, S

Е=Ф1! R) ) aU„ „ (R le) V +Kc и в конце отсчета, т.е. в конце видимой части растра имеем:

q 0, откуда Е = (14/100) Ч„„„с

Видно, что спад напряжения, обеспечиваемый генератором 52 изменяется линейно от 1,14Ч до — 0,14V

Такой спад выбран для того, чтобы обеспечить в начале анализа ошибок порог решения выше максимального ,уровня видеосигналов, и в конце анализа — отрицательный порог решения.

На фиг.9 в первой колонке показаны величины (с точностью коэффициента (Ч „„ /100)Е), изменяющиеся между 0 и 100. Во второй колонке показаны значения адресов блока 51 памяти, для которых последние посылают сигнал маркировки на формирователь

49. Во время отсчета счетчиками 74 и 75, когда счет на выходе достигает величины, указанной во второй колонке вышее, соответствующая строка оказывается маркированной на экране телевизора. Выбранные величины соответствуют маркировке всех 10 между величинами 0-100 первой колонки.

Блок 48 кодирования (фиг.10) содержит дифференциальный усилитель 83, вход которого соединен с выходом генератора 52, другой вход блока 48 соединен с выходом блока 44 квантования, посылающего напряжение V q*„ . Вход подтверждения достоверности блока 48 соединен с выходом F . Выход усилителя 83 соединен со входом Р9 триггера 84, второй вход которого соединен с выходом F V

Выход Я триггера 84 соединен с входом 3 синхронизирующего сигнала триггера 85, выход которого Я соединен с формирователем 49, и вход установки в начальное состояние которого

P соединен с выходом счетчика 47, Блок 40 фазовой синхронизации представлен на фиг.11. Принимающий сигнал находится в заданной фазе, определяемой фазой генератора 8 (фиг.2), и имеет частоту, равную ьЕ„. Блок 40 фазовой синхронизации имеет частоту, определяемую частотой генератора 46, эта частота выбирается равной (и-2) 1181568

Нрн начале передачи каждого пакета производят совмещение фазы двух импульсов, соответствующих синхрониэирующим сигналам на кривых 12а, Ь, тогда имеют вдоль линии сдвиг, который изменяется линейно между двумя синхронизирующими сигналами. Назначение блока 40 фазовой синхронизации состоит в создании постоянного смещения по фазе сигналов, посылаемых 10 генератором 46 синхроимпульсов и блоком 39 регенерации сигналов, чтобы получать эту. начальную установку фазы. Б преобразователе 6 принимаемый сигнал подается на блоки 39 регенера-15 ции сигналов. Выход генератора 46 синхроимпучьсов соединен с находящейся на входе блока 40 линией 86 задержки, содержащей четыре выхода соответственно смещенных íà 7/8, где Т вЂ” пери-2р од генератора 46. Эти четыре выхода соответственно соединены с четырьмя входами регистра 87. Состояние этих выходов запоминается по команде, поступающей от счетчика 43, которая ха-25 рактеризует фазу очереди. Состояние регистра 87, декодированное дешифратором 88, адресуется мультиплексору 89, который выбирает соответствующую фазу из линии 86 задержки. Таким образом, получают предварительное фазовое смещение. Сигнал, посылаемый мультиплексором 89, является сигналом, фаза которого смежна с фазой очереди, по крайней мере, с точностью F/8.

Выход мультиплексора 89 соединен с входом инвертора 90, выход которого соединен с входом элемента НЕ-И

91, выход которого соединен с входом элемента НЕ-И 92, кроме того, с 40 вторым входом элемента НЕ-И 91 и, наконец, с входом Э синхронизирующего сигнала триггера 93. Выход Q триггера 93 соединен с вторым входом элемента НЕ-И 92, вход 2 соединен с чет-45 вертым входом счетчика 43, вход Р установки "1" соединен с третьим входом счетчика 43 и вход RAZ соединен с выходом блока 39 регенерации сигналов. Выход элемента НЕ-И 92 сое-5О динен с базой .транзистора 94, эмиттер которого соединен с массой, а коллектор соединен соответственно с анодом диода 95, с массой через конденсатор С4, с выходом генератора 55

96 тока и входом компаратора 97. Катод диода 95 соединен с массой через конденсатор С5, с входом квантователя

98, выход которого соединен с вторым входом компаратора 97, и наконец, с контактом прерывгтеля 99, который управляется строчной частотой

Выход компаратора 97 соединен с входом одностабильного триггера 100, который посылает сигнал синхронизации приема.

На фиг.13а показаны импульсы, полученные на основе переходных процессов очереди на выходе триггера 73 и которые являются активными на входе RAZ триггера 93 на основе четвертого импульса. На фиг.134 показаны импульсы, полученные на передних фронтах синхрониэирующего сигнала, поданного на вход синхронизирующего сигнала триггера 93. Импульсы на фиг.!ЗЬ формируются посредством инвертора 90 и элемента НŠ— И 91, сформированные импульсы подаются на элемент НЕ-И 92.

На фиг. 1Зб показана форма волны сигнала на выходе 9 триггера 93. На фиг.13d показана форма волны сигнала на выходе элемента НŠ— И 92. На фиг.13е показана форма волны сигнала на аноде диода 95, т.е. напряжение заряда конденсатора С4. На фиг.135 показана форма сигнала на катоде диода 95, т.е. напряжение заряда конденсатора С 5.

Время T которое протекает между передним фронтом синхронизирующего сигнала (фиг. 13 Ь ) и переходным процессом в очереди (фиг.13a) вычисляется триггером 93. Полученный прямоугольный сигнал (фиг. 13 И ) преобразуется в напряжение зарядом конденсатора С 5 в течение соответствующего времени, что до конца очереди соответствует одному зубцу пилы, максимальная величина которого М непосредственно зависит от ширины прямоугольного сигнала.

Когда конденсатор С4 заряжен до максимальной величины, диод 95 больше не проводит ток. Эта максимальная величина записывается в блоке памяти в квантователе 98 и служит затем опорной величиной. Действительно, при 16-ом двоичном элементе очереди вход P триггера 93 принимает сигнал от счетчика 43, что переводит выход

Я в единичное состояние, как показано на фиг.13с. Прямоугольный сигнал на фиг.13 4 расширяется и зубец пилы на фиг.13Ð превышает величину V, !

1181568

В момент, когда он превышает эту ве— личину, хомпаратор 97 посылает восходящий фронт импульсов (фиг.13 ).

Затем окончательные прямоугольные сигналы на фиг.13 повторяются, последние зубцы пилы превышают М и моменты реверсирования кампаратора 97 образуют моменты квантования. Наконец, одностабильный триггер 100 принимает передние фронты, посылаемые компаратором 97, и посылает импульсы (фиг.131 ) постоянной ширины, Установка фазы, которая обеспечивается в конце очереди, дает в после довательности строки постепенное линейное смещение, исходя из того, что частота генератора 46 равна (и-2) F< и меньше частоты принятого сигнала, равного п Fq

Формирователь 42 сигнала рассогласования (фиг. 14) содержит счетчик

101, пусковой вход которого ввода данных соединен с первым выходом детектора 38, вход синхронизирующего сигнала которого принимает сигнал

F.. Выход макс. счетчика 101 соеди4 нен с входом синхронизирующего сигнала триггера 102, вход 3 которого соединен с массой, и вход Р соединен

30 с вторым выходом счетчика 47, при этом второй выход счетчика 47 соответствует середине строки.

Выход 9 триггера 102 соединен с соответствующим входом селектора 45 35 ошибок и с входом 2 синхронизирующего сигнала триггера 103, вход 3 которого соединен с массой, вход Р— с выходом инвертора 103, на вход которого подается F„ . Выход Й триггера 40

103 соединен с входами ввода данных счетчиков 74 и 75 (фиг.8).

На фиг. 15 о!представлен график, показывающий импульсы середины строки, формируемые на втором выходе 45 счетчика 47. На графике фиг.15Ь представлены импульсы со строчной часто1 той „. График на фиг.15 с показывает изменение состояния выхода счетчика 101, когда он достигает своего 50 максимума. Счетчик 101 функционирует в схеме задержки. В телевизионном изображении имеется 275 видимых строк, но так как емкость счетчиков

74 и 75 составляет лишь 255, то мож- 55 но обрабатывать только 255 строк.

Задержка, создаваемая счетчиком 101, позволяет центрировать 255 строк, обрабатываемых в 275 видимых строках.

Функции триггеров 102 и 103 очевидны.

Ресинхронизация селектора 45 ошибок, который является приемником псевдослучайных данных, может быть совершена только тогда, когда вводят

11 правильных двоичных элементов в мультипликатор селектора 45. Рассматриваемая ситуация часто может возникнуть, когда порог квантования данных, посылаемых генератором 52, равен половине Ч „„, т.е. близкое к М,е „, и когда момент квантования находится в середине двоичного элемента. Поэтому вызывают первое условие конца од;ного растра в начале следующего,как это показано на фиг.9, благодаря выходу 80 второго двоичного счетчика

75. Второе условие существует вблизи середины телевизионной строки, которая представляет момент, определяемый триггером 102.

График на фиг.16 позволяет иллюстрировать функционирование испытательного устройства. Порог квантования цифрового сигнала в третьем блоке

55 квантования меняется линейным образом согласно спаду, образуемому генератором 52 пилообразного сигнала и синхронно с разверткой растра телевизора. Этот порог изменяется между экстремальными величинами, которые охватывают принимаемый цифровой сигнал. Кроме того, момент квантования данных, посылаемых блоком 55 квантования, изменяется линейно и синхронно с построчной разверткой телевизо.ра, как это показано на фиг.12с! и Ь, так как частота квантования при приеме немного ниже частоты двоичных элементов при передаче (разность составляет два периода на строку).

На фиг.16 при времени 1, которое соответствует середине строки,,подаваемой формирователем 42 сигнала рассогласования, момент квантования является правильным, тогда как во времена и 12 моменты квантования

1 соответствуют соответственно началу и концу двоичного элемента. В моменты 1„ и синхронизирующее устройство передачи опережает синхронизирующее устройство приема. Однако количество переданных двоичных элементов должно оставаться идентичным количеству обрабатываемых двоичных элементов в преобразователе 6, поэтому при тех же моментах, и tg дво19

1181 ичный элемент передается с двойной длительностью, что достигается элементом ИЛИ 24.

На фиг.16.в зоне Z1 которая соответствует части спада (фиг.9) ниже

О, все квантованные двоичные элементы очевидно равны 1, что вызывает

50Х ошибок. В зоне 22, симметрично, все квантованные элементы равны О, 10 что также составляет 50Х ошибок. В

568 20

1 зоне Z3 всегда будет присутствовать квантуемый двоичный элемент эа исклю-, чением случая восходящего переходного процесса, в этом случае будет одна ошибка. В этой зоне комбинации

О О, 1 1, 1 О не вызывает ошибок,,и только комбинация 01 ведет к квантованию О вместо 1. В этой зоне обьем ошибок составляет 25Х. Такое же положение имеет место в зонах с Z4 по

Z6.

Фиг. 1

1181568

1181568

11815á8

Фиг. б

11815б8

ФУ

1181568

От Я нччю

4Ье. 12.1181568

1

Фиг. Ц

С

4tce. 5

1181568

Составитель Л.Абросимов

Редактор С.Патрушева Техред Ж.Кастелевич Корректор Л.Пилипенко

Заказ 5959/64 Тираж 451 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиал ППП "Патент", r.Óæãoðoä, ул.Проектная, 4

Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника Устройство для отображения телетекста на экране телевизионного приемника 

 

Похожие патенты:

Изобретение относится к электронным устройствам, в частности к портативным приемникам поискового вызова (пейджерам), имеющим множество выбираемых пользователем режимов работы

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники и может быть применено в информационно-вычислительных системах и в системах автоматизированного проек тирования в качестве средств отображения

Изобретение относится к области автоматики и вычислительной техники, а именно к устройствам для визуального контроля распределения информации при проверке функционирования модулей ЗУ

Изобретение относится к автоматике и вычислительной технике и может найти применение в системах автоматизированного проектирования и управления в качестве средств отображения графической и алфавитно-цифро- , вой информации , выводимой из ЭВМ или устройств хранения.Целью изобретения является повьт ение точности и быстродействия

Изобретение относится к области вычислительной техники, автоматизированных систем управления и может быть использовано для визуального отображения массивов информации

Изобретение относится к области вычислительной техники и предназначено для использования в системе вывода графической информации из ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при проектировании устройства отображения информации на экране ЭЛТ
Наверх