Элемент с тремя состояниями
ЭЛЕМЕНТ С ТРЕМЯ СОСТОЯНИЯМИ , содержащий инвертор, вход которого является блокирующим входом устройства, и два каскодно включенных транзистора, исток первого транзистора соединен с общей шиной, исток второго транзистора - с шиной питания , выход инвертора - с затвором первого транзистора, исток одного транзистора инвертора - с затвором второго транзистора, исток другого транзистора инвертора -. с общей шиной , стоки транзисторов каскода являются выходом устройства, о т лич а ющи йся тем, что, с целью повышения надежности, введен элемент И-НЕ, выход которого соединен с затвором второго транзистора, входы элемента И-НЕ являются соответственно информационным и блок фующим инверсным входами устройства.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (191 (> ц (5!)4 Н 03 К 19/08
@: ®%ЗИЯЯ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИИ И ОТКРЫТИЙ (21) 3728207/24-21 (22) 18. 04. 84 (46) 30..09. 85. Бюл. М - 36 (72) Б.И.Каплан и A.И.Радугин(53) 621.375.382 (088.8) (56) Заявка ФРГ В 3330559, кл. Н 03 К 19/092, 08.03.84.
Авторское свидетельство СССР
В 725235, кл. H 03 К 19/08, 17. 10. 78. (54) (57) ЭЛЕМЕНТ С ТРЕМЯ СОСТОЯНИЯМИ, содержащий инвертор, вход которого является блокирующим входом устройства, и два каскодно включенных транзистора, исток первого транзистора соединен с общей шиной, исток второго транзистора — с шиной питания, выход инвертора — с затвором первого транзистора, исток одного транзистора инв ертор а — с з атвором второго транзистора, исток другого транзистора инвертора — с общей шиной, стоки транзисторов каскода являются выходом устройства, о т— л и ч а ю щ и и с.я тем, что, с целью повышения надежности, введен элемент И-НЕ, выход которого соединен с затвором второго транзистора, входы элемента И-НЕ являются соответственно информационным и блокирующим Я инверсным входами устройства.
При действии на входе 12 низкого уровня напряжения и на входе 2 высокого уровня напряжения транзис35 тор 6 закрыт, транзистор 8 открыт, на выходе элемента И-НЕ 10 устанавли-. вается высокий уровень напряжения.
Составитель А. Кабанов
Техред А.Бабинец Корректор Л.Пилипенко
Редактор M. Бандура
Заказ 6119/55 Тираж 871 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4
1 1
Изобретение относится к импульс- ной технике и может быть использовано в цифровых устройствах с шинной органиэацией.
Цель изобретения — повышение надежности за счет уменьшения числа транзисторов.
На чертеже представлена принципиальная электрическая схема элемента с тремя состояниями.
Устройство содержит инвертор 1, вход которого является блокирующим входом 2 устройства, и два каскодно включенных транзистора 3 и 4, выход инвертора 1 соединен с затвором первого транзистора 3, исток которого соединен с общей шиной 5, исток транзистора 6 инвертора 1 соединен с затвором второго транзистора 4, исток которого соединен с шиной 7" питания, исток транзистора 8 инвертора 1 соединен с шиной 5, стоки транзисторов 4 и 3 являются выходом
9 устройства, затвор транзистора 4 соединен с выходом элемента И-НЕ 10, входы которого являются соответственно информационным 11 и блокирующим инверсным 12 входами устройства.
Устройство работает следующим образом.
182665 г
Таким образом, йа затворе транзистора 4 действует высокий, а на затворе транзистора 3 - низкий уровни напряжения, следовательно, транзисторы 4 и 3 закрыты и на выходе устройства устанавливается третье состояние (высокий импеданс), независимо от уровня напряжения, действующего на входе 11.
10 При действии на входе 12 высокого уровня напряжения и на входе 2— низкого уровня напряжения, транзис. тор 8 закрыт, транзистор 6 открыт, при этом уровень напряжения на за15 творах транзисторов 4 и 3 и, следовательно, на выходе 9 устройства определяется уровнем напряжения, действующим на входе 11. Если на входе
11 действует низкий уровень напряже20 ния, на выходе элемента И-НЕ 10 устанавливается высокий уровень напряжения, который поступает на затвор транзистора 4, закрывая его, и через открытый транзистор 6 по25 ступает на затвор транзистора 3, открывая его. Таким образом, на выходе 9 устанавливается низкий уро-. вень напряжения. Если на входе 11 устройства действует высокий уровень
ЗО напряжения, на выходе элемента
И-НЕ 10 устанавливается низкий уровень напряжения, который открывает транзистор 4 и, действуя через открытый транзистор 6 на затвор транзистора 3, закрывает последний.
Следовательно, на выходе 9 устройства устанавливается высокий уровень напряжения.