Устройство для контроля выходных параметров электронных схем

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ВЫХОДНЫХ ПАРАМЕТРОВ ЭЛЕКТРОННЫХ СХЕМ, содержащее последовательно соединенные формирователь сигналов и согласующий блок, блок управления, €лок индикации, переключатель, блок сравнения , первый вход которо го соединен с выходом переключателя, выход согласующего блока соедннен с соответствующей клеммой для подключения объекта контроля, отличающееся тем, что, с целью повышения производительности контроля, в него введены амплитудный детектор, компаратор , аналоговый запомннающш : блок, блок опорного напряжения,блок опорных частот, пиковый дeteктop, два усилителя, причем вход формирователя сигналов соединен с первым выходом блока управления, второй, третий, четвертый, пятый выходы блока управления соединены соответственно с первым , вторым, третоим и четвертым входами блока индикации, пятый вход которого соединен с выходом компаратора , первые входы которого соединены с выходами блока опорного напряжения , а второй вход - с выходом пикового детектора и первым входом аналогового запоминающего блока, вход пикового детектора соединен с входами первого и второго усилителей и с вы9 ходом амплитудного детектора, вход которого срединен с соответствующей клe fliюй для подключения объекта контроля, выходы первого и второго усилителей соеданены соответственно S с первым и вторым входами переключателя , шестой выход блока управления соединен с. вторым входом аналогового СО запоминающего блока, выход которого о 00 соединен с вторым входом блока сравнения , выход которого соединен с шестым входом блока индикации, управляющий вход переключателя соединен с 9) седьмым выходом блока управления, вход которого соединен с выходом блока опорных частот.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУ БЛИН (l 9) (l l)

15цд 01 Я 31/28

r @

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬС ГВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

hO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3645269/24-21

;(22) 21.09.83 ,(46) 07.11.85. Бюл. В 41 (72) 10.Ф. Шеронов, А.И. Кара и Д.Н. Виприцкий (53) 621. 317 (088. 8) (56) Букреев И.Н. и др. Иикрозлект" ронные схемы цифровых устройств, с.279-280.

Авторское свидетельство СССР

11 553553, кл. 5 01 R 3.1/28, 1975.

Авторское свидетельство СССР

11 954904, кл. 4 О) R 3l/28, l98l. (54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

ВЫХОДНЫХ ПАРАМЕТРОВ ЭЛЕКТРОННЫХ

СХЕМ, содержащее последовательно соединенные формирователь сигналов и согласующий блок, блок управления, блок индикации, переключатель, блок сравнения, первый вход которого соединен с выходом переключателя, выход согласующего блока соединен с соответствующей клеммой для подключения объекта контроля, о т л и ч а ю щ ее с я тем, что, с целью повышения производительности контроля, в него введены амплитудный детектор, компаратор, аналоговый запоминающий блок, блок опорного напряжения, блок опорных частот, пиковый детектор, два усилителя, причем вход формирователя сигналов соединен с первым выходом блока управления, второй, третий, четвертый, пятый выходы блока управления соединены соответственно с первым, вторым, трет им и четвертым входами блока индикации, пятый вход которого соединен с выходом компаратора, первые входы которого соединены с выходами блока опорного напряжения, а второй вход — с выходом пикоаого детекгора и первым входом аналогового запоминающего блока, вход пикового детектора соединен с входами гервого и второго усилителей и с вы- I ходом амплитудного детектора, вход которого с единен с соответствующей кле ой для подключения объекта контро я, выходы первого и второго усилителей соединены соответственно а с первым и вторым входами переклю" чателя, шестой выход блока управления соединен с,вторым входом аналогового запоминающего блока, выход которого соединен с вторым входом блока сравнения, выход которого соединен с шестым входом блока индикации, управляющий вход переключателя соединен с седьмым выходом блока управления, вход которого соединен с выходом блока опорных частот.! 11

Изобретение относится к радиоиз- мерительной технике и может быть использовано для контроля выходных параметров электронных схем.

Цель изобретения — повышение производительности контроля за счет одновременной регулировки всех параметров электронной схемы.

На фиг.! представлена блок-схема устройства для контроля выходных параметров электронных схем; на фиг.2 — временная диаграмма работы блока управления.

Устройство содержит соединенные в кольцо формирователь 1 сигналов, согласующий блок 2, контролируемую схему 3, амплитудный детектор 4, первый усилитель 5, переключатель

6, блок 7 сравнения, аналоговый запоминающий блок 8, блок 9 управления, второй усилитель 10; пиковый детектор Il, компаратор 12, блок 13 опорных частот, блок 14 опорного напряжения, блок 15 индикации, состоящий; из первого 16, второго 17, третьего 18 триггеров ключа 19 и элементов 20-23 индикации (например, индикаторные лампочки);

Второй выход блока 9 управления соединен с входом установки "0" первого триггера 16. Третий выход блока

9 управления соединен с первым входом ключа 19, выход которого подключен к входу установки "1" первого триггера 16. Четвертый и пятый выходы блока 9 управления соединены с синхронизационными входами второго и третьего триггеров 17 и 18 соответственно. Седьмой выход блока 9 управления подключен к входу переключателя 6. Информационные входы триггеров 17 и 18 соединены с выходом блока 7 сравнения и с входом ключа 19, выходы триггеров 16-18 соединены с элементами индикации 2123 соответственно. Входы второго усилителя 10 и пикового детектора 11 подключены к выходу амплитудного детектора 4, а выход второго усилителя

10 соединен с вторым входом переключателя 6. Выход пикового детектора ll соединен с вторым входом аналогового запоминающего блока 8 и через компаратор 12 соединен с индикаторным элементов 20. Входы компаратора 12 подключены к выходам блока 14 опорного напряжения.

90316 2

Устройство работает следующим образом.

С блока 13 опорных частот сигнал тактовой частоты, задающий скорость

5 контроля параметров, поступает на блок 9 управления (фнг.2а).

Блок 9 управления формирует импульсы управления в четыре такта (фиг.2б,в,г,д).

IO На первом такте блок 9 управления вырабатывает импульс, подаваемый на формирователь 1, который формирует, ° сигнал с полосой частот, в которой измеряют неравномерность амплитудно15 частотной характеристики.

Сформированный сигнал подают через согласующий блок 2 на вход контролируемой схемы 3, с выхода которой сигнал поступает на амплитудный де20 тектор 4, где выделяется огибающая входного сигнала.

Полученный сигнал подают на входы первого и второго усилителей 5,10 и на вход пикового детектора 11. Пос25 ледний выделяет максимальное значение амплитудно-частотной характеристики.

Полученный сигнал и выхода пикового детектора I! поступает на аналоговый запоминающий блок 8.

На первом такте блок 9 управления также формирует импульс, поступающий на ключ 19 блока 15 индикации, и импульс, поступающий на переключатель 6 (фиг.2е). При этом ключ 19

35 подключает вход установки 0" первого триггера 16 к выходу блока 7 сравнения, а переключатель 6 подключает выход усилителя 5 к первому входу блока 7 сравнения. В усилителе

40 5 придается приращение "+", соответствующее величине допуска на неравномерность амплитудной частотной характеристики контролируемой схемы

3. В блоке 7 сравнения максимальное 5 значение огибающей амплитудно-частотной характеристики сравнивают с допустимым значением. Результат сравнения поступает на информационные входы второго и третьего триггеров

50 17 и 18 и через ключ 19 на вход триггера 16. Если результат сравнения будет "брак", то триггер 16 перекидывается в состояние "1", в противном случае триггер 16 остается в прежнем

H состоянии. Состояние триггера 16 отражается элементом 2! индикации.

На втором такте блок 9 управления формирует импульс, поступающий

1903!6 4

45 блока управления 9.

3 1 на формирователь 1, который вырабатывает частотно-модулированный сигнал в полосе контроля коэффициента передачи. Сигнал с выхода формирователя 1 подают через согласующий блок

2, контролируемую схему 3 и амплитудный детектор 4 на вход усилителей

5, 10 и на вход пикового детектора

11. С выхода пикового детектора 11 сигнал поступает на компаратор 12 и аналоговый запоминающий блок 8, куда в конце второго такта с блока 9 управления подают сигнал записи максимального значения амплитудно-частотной характеристики на весь последующий период контроля. В компараторе 12 поступивший сигнал сравнивают с допусковым значением, которое задается фиксированными напряжениями с блока 14 опорных напряжений. Результат сравнения поступает на информационный вход блока 15 и отражается элементом 20 индикации:

"Норма", "Ниже допуска", "Выше допуска". !

На третьем такте блок 9 управления вырабатывает импульс, поступающий на формирователь 1, который формирует сигнал с частотой, соответствующей нижней границе полосы пропускания амплитудно-частотной характеристики контролируемой схемы 3.

Сформированный сигнал через согласующий блок 2, контролируемую схему

3, амплитудный детектор 4 поступает на входы усилителей 5, 10 и пикового детектора 11. Одновременно .в начале третьего такта блок 9 управления формирует импульс, который поступает на переключатель б, подключающий выход второго усилителя 10 к входу блока 7 сравнения. Такое состояние остается до конца четвертого такта.

В усилителе 10 придают приращение

"+", соответствующее величине допуска на нижнюю границу полосы пропускания амплитудно-частотной характеристики схемы 3. При этом в блоке 7 сравнения допустимое значение нижней границы полосы пропуска=.ния сравнивают с максимальным значением огибающей сигнала контролиру" емой схемы. В конце третьего такта блок 9 управления формирует импульсы синхронизации, которые подают на синхровход третьего триггера 18, на информационные входы которого поступает сигнал с выхода блока 7 срав5

40 нения.На выходе триггера 18 записывается результат сравнения, характеризующий состояние данного параметра (нижней границы полосы пропускания контролируемой схемы 3) .

Если результат сравнения "Годен", проводится дальнейший контроль,при отрицательном результате производится регулировка параметров контролируемой схемы 3. При этом, так как вто рой вход блока 7 сравнения подключен к выходу аналогового запоминающего блока 8, где хранится результат записи максимального значения огибающей сигнала контролируемой схемы З,оператор имеет возможность провести регулировку параметров контролируемой схемы 3, одновременно наблюдая состояние всех параметров схемы 3.

На четвертом такте блок 9 управления вырабатывает импульс, по которому формирователь 1 формирует сигнал с частотой, соответствующей верхней границе полосы пропускания амплитудночастотной характеристики. При этом. в усилителе 10 сигналу придают приращение, соответствующее величине допуска на верхнюю границу полосы пропускания амплитудно-частотной характеристики схемь1 3. С выхода усилителя

10 сигнал поступает в блок 7 сравнения, где допустимое значение верхней границы полосы пропускания сравнивается с максимальным значением огибающей амплитудно-частотной характеристики.

В конце четвертого такта блок 9 управления формирует импульс синхронизации, поступающий на синхровхопы второго триггера 17 блока 15 индикации, на информационные входы которого поступает сигнал с выхода блока 7 сравнения. При этом на выходы триггера 17 записывается результат сравнения, характеризующии состояние данного параметра (верхней границы полосы пропускания контролируемой схемы 3). При этом, так как второй вход блока 7 сравнения подключен к выходу аналогового запоминающего блока 8, оператор имеет возможноСть провести регулировку контролируемой схемы 3, одновременно. наблюдая состояние всех параметров схемы 3.

В конце цикла первый триггер 16 вновь устанавливается в положение 0" импульсом, который подают с

I 1903 l 6

Фиг.!

При контроле электронных схем, таких как модуль задержанного сигнала телевизионного приемника, испытательные сигналы формируются с частотой

3,8 МГц — 4,8 МГц (a данной полосе частот определяется неравномерность амплитудно-частотной характеристики модуля задержанного сигнала согласно

ТУ) . Частотно-модулированный сигнал формируется с полосой 3,3 — 5,3 МГц (в данной полосе определяется коэф фициент передачи и максимум амплитудно-частотной характеристики, относительно которого определяется полоса пропускания и неравномерность

АХЧ.. 1190316

Составитель Н. Помякшева

Танкред А.Кикемезей Корректор И.Муска

Редактор С.Лыжова

Заказ 6975/48

Тирак 747 Подписное

BHHHGH Государственного комитета СССР по делам изобретений и открытий

113035, Москва,Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент" ° r. У кгород, ул. Проектная, 4

Устройство для контроля выходных параметров электронных схем Устройство для контроля выходных параметров электронных схем Устройство для контроля выходных параметров электронных схем Устройство для контроля выходных параметров электронных схем Устройство для контроля выходных параметров электронных схем 

 

Похожие патенты:

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники

Изобретение относится к области теплового неразрушающего контроля силовой электротехники, в частности тиристоров тиристорных преобразователей, и предназначено для своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода изделия в целом в специальный контрольный режим
Изобретение относится к области диагностирования силовой электротехники, в частности тиристорных преобразователей, и предназначено для поддержания надежности тиристорного преобразователя на требуемом уровне и своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода последних в специальный контрольный режим

Изобретение относится к импульсной технике и может быть использовано в качестве устройства диагностики при проведении пусконаладочных работ, эксплуатации и ремонте устройств автоматики и вычислительной техники на микросхемах эмиттерно-связанной логики (ЭСЛ)

Изобретение относится к автоматике и вычислительной технике для диагностики состояния объекта по результатам преобразования детерминированных и случайных сигналов и может быть использовано в телеметрических системах с эвакуируемыми накопителями информации ("черный ящик") и радиоканалом для передачи катастрофических отказов

Изобретение относится к области электронной техники и может быть использовано для диагностирования разветвленных электронных цепей

Изобретение относится к способам электрического контроля и испытаний на постоянном и переменном токе с последующей отбраковкой подложек из диэлектрика или полупроводника, содержащих изделия электронной техники и электротехники (электрорадиоизделия), содержащих плоские и объемные проводящие области, содержащих активные и пассивные функциональные элементы в виде полупроводниковых приборов, многослойных трехмерных структур, пленок с различным типом электрической проводимости, жидкокристаллических панелей и др

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано для контроля и поиска неисправностей в цифровых электронных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации
Наверх