Устройство для приема и обработки избыточных сигналов

 

УСТРОЙСТВО ДЛЯ ПРИЕМА И ОБРАБОТКИ ИЗБЫТОЧНЫХ СИГНАЛОВ, содержащее приемник, вход которого является входом устройства, выход приемника соединен с входом первого порогового блока и первыми входами вычитателя и первого блока памяти, выход которого соединен с входом первого блока регистров, вторым входом вычитателя и первым входом декодера, выход которого соединен с первым входом второго блока регистров и первым входом первого ключа, .выход которого соединен с первым входом регистра, первый выход которого соединен с первым входом блока оценки качества решения, выход которого соединен через второй пороговый блок с первым входом второго ключа, вторые выходы регистра соединены с соответствующими входами формирователя импульсов, первый выход которого соединен с вторым входом первого ключа, второй выход - с вторыми входами регистра и первого блока памяти, выход которого соединен с первым входом блока управления и вторым входом блока оценки качества решения, выходы и вторые входы блока управления подключены соответственно к вторым входам и первым выходам второго блока регистров, второй выход которого является выходом устройства, выход вычитателя соединен с входом второго блока памяти, выходы которого соединены соответственно с первым входами блока ключей и входами сумматора, выход которого подключен через последовательно соединенные третий пороговый блок и первый элемент задержки к второму входу второго ключа, выход которого соединен с третьим входом блока управления и вторым входом блока ключей, выходы которого соединены с соответствующими первыми входами блока усилителей, выходы и второй вход которого подключены соответственно к входам и первому выходу четвертого порогового блока, отличающееся тем, что, с целью повышения i помехоустойчивости устройства, в него введены элемент И, второй элемент задерж (Л ки, инверторы и дискриминаторы, каждый из которых выполнен на триггере, ключе и элементе задержки, выход триггера соединен с первым входом ключа, выход которого соединен через элемент задержки с первым входо.м триггера, выходы первого блока регистров соединены с первыми входами соответствующих инверторов, выходы инверторов соединены с соответствующими оо рыми входами декодера, вторые выходы четвертого порогового блока соединены с соответствующи .ми в,ходами элемента И и вторыми входами ключей соответствующих дискриминаторов, выходы ключей дискримиоо наторов соединены с вторыми входами соответствующих инверторов, выход элемента И соединен через второй элемент задержки с третьим входом блока усилителей и вторыми входами триггеров дискрими наторов.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1193713 А ц1) 4 G 08 С 19/28

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3738596/24-24 (22) 15.05.84 (46) 23.11.85. Бюл. № 43 (72) Ю. П. Зубков и Л. Ф. Бородин

|53) 621.398(088.8) (56) Бородин Л. Ф. Введение в теорию помехоустойчивого кодирования. М.: Советское радио, 1968, с. 270, рис. 3.03.

Авторское свидетельство СССР № 1062752, кл. G 08 С 19/28, 1982. (54) (57) УСТРОЙСТВО ДЛЯ ПРИЕМА И

ОБРАБОТКИ ИЗБЫТОЧНЫХ СИГНАЛОВ, содержащее приемник, вход которого является входом устройства, выход приемника соединен с входом первого порогового блока и первыми входами вычитателя и первого блока памяти, выход которого соединен с входом первого блока регистров, вторым входом вычитателя и первым входом декодера, выход которого соединен с первым входом второго блока регистров и первым входом первого ключа,,выход которого соединен с первым входом регистра, первый выход которого соединен с первым входом блока оценки качества решения, выход которого соединен через второй пороговый блок с первым входом второго ключа, вторые выходы регистра соединены с соответствующими входами формирователя импульсов, первый выход которого соединен с вторым входом первого ключа, второй выход — с вторыми входами регистра и первого блока памяти, выход которого соединен с первым входом блока управления и вторым входом блока оценки качества решения, выходы и вторые входы блока управления подключены соответственно к вторым входам и первым выходам второго блока регистров, второй выход которого является выходом устройства, выход вычитателя соединен с входом второго блока памяти, выходы которого соединены соответственно с первым входами блока ключей и входами сумматора, выход которого подключен через последовательно соединенные третий пороговый блок и первый элемент задержки к второму входу второго ключа, выход которого соединен с третьим входом блока управления и вторым входом блока ключей, выходы которого соединены с соответствующими первыми входами блока усилителей, выходы и второй вход которого подключены соответственно к входам и первому выходу четвертого порогового блока, отличающееся тем, что, с целью повышения помехоустойчивости устройства, в него Я введены элемент И, второй элемент задержки, инверторы и дискриминаторы, каждый из которых выполнен на триггере, ключе и элементе задержки, выход триггера соединен С с первым входом ключа, выход которого соединен через элемент задержки с пер- Я вым входом триггера, выходы первого блока регистров соединены с первыми входами >а соответствующих инверторов, выходы инверторов соединены с соответствуlollLHMH вторыми входами декодера, вторые выходы четвертого порогового блока соединены с соот- СИ ветствующими входами элемента И и вторыми входами ключей соответствующих дискриминаторов, выходы ключей дискриминаторов соединены с вторыми входами соответствующих инверторов, выход элемента И соединен через второй элемент задержки с третьим входом блока усилителей и вторыми входами триггеров дискриминаторов.

1193713

so

Изобретение относится к электросвязи и может быть использовано в приемных устройствах систем передачи информации, использующих избыточные коды большой мощности.

Целью изобретения является повышение помехоустойчивости приема избыточных сигналов, передаваемых по каналам высокого качества.

На чертеже представлена структурная схема устройства.

Устройство для приема и обработки избыточных сигналов содержит приемник 1 (аналоговый демодi.fÿòoð), пороговый блок

2, состоящий из элемента 3 сравнения и источника 4 порогового напряжения, вычитатель 5, блок 6 и 7 буферной памяти,. блок

8 усилителей, состоящий из усилителей 9 с регулируемым коэффициентом усиления и reffератора 10 линейно изменяющегося напряжения, блок 11 дискриминаторов, состоящий из дискриминаторов 1 2, выполненных на ключах 13, триггерах 14 и элементах 15 задержки, пороговый блок 16, состоящий пз элемента И. 1И 17, элементов 18 сравнения и источника 19 порогового напряжения, блок 20 регистров, блок 21 регистров, состоящий йз регистров 22, блок 23 управления выдачей информации, состоящий из корреляторов 24 и детектора 25 максимального сигнала, декодер 26, блок 27 ключей, состоящий из ключей 28, сумматор 29, пороговый блок 30, элемент 31 задержки, ключи 32 и 33, формирователь 34 импульсов (логический блок), регистр 35 сдвига, пороговый блок 36, блок 37 оценки качества решения, состоягций из сумматора 38 и умножителя 39, блок 40 управляющих инверторов, состоящий из управляемых инвенторов 41, выполненных на ключах 42 и 43, элементе НЕ 44 и элементе ИЛИ 45, элемент 46 задержки и элемент И 47.

Устройство работает следующим образом.

На вход аналогового демодулятора 1 поступает сложный избыто .ный сигнал.

На выходе аналогового демодулятора 1 появляется совокупность аналоговых сигналов, соответствующих элементам входного сигнала. Каждый аналоговый сигнал подается на вход элемента 3 сравнения, на другой вход которого поступает пороговое напряжение от источника 4 порогового напряжения. Если величина входного аналогового сигнала меньше величины порогового напряжения, то на выходе элемента 3 сравнения появляется сигнал «О», в противном случае — сигна 1«1». Таким образом, аналоговый сигнал преобразуется в двоичный сигнал.

В вычитателе 5 из величины аналогового сигнала вычитают величину двоичного сигнала. В декадере 26 последовательно записывается двоичная кодовая комбинация, соответствующая посимвольному гpvбому решенпк> llo входному сигналу. Декодер

26 записывает в регистр 22 двоичную разрешенную кодовую комбинацию, являющуюся ближайшей к двоичйой посимвольной.

В блок 20 регистров также записывается эта двоичная кодовая комбинация. В блок 7 буферной памяти записывается н хранится совокупность аналоговых сигналов, сформированных в вычитателе 5.

Из блока 7 эти сигналы параллельно подаются на информационные входы закрытых в исходном положении ключей 28 и на входы многовходового сумматора 29, в котором вычисляют сумму абсолютных величин выходных сигналов блока 7.

Выходной сигнал сумматора 29 подается на вход порогового блока 30, где он сравнивается с величиной порогового напряжения.

Если входной сигнал блока 30 равен или больше величины порогового напряжения, то закрывающий ключ 28 блока 27 выходной сигнал блока 30 не отключается, а при наличии этого сигнала в соответствующий момент времени из блока 23 в блок

21 поступает управляющий сигнал, считывающий на выход устройства хранящуюся в нем разрешенную кодовую комбинацию (или ее информационную часть). Если входной сигнал блока 30 окажется меньше величины порогового напряжения, то сигнал запрета с выхода блока 30 отключается.

При этом он снимается и с входов блока

23 и 27, вследствие чего ключи 28 блока

27 открываются и из блока 7 сигналы также подаются на усилители 9 блока 8.

Выходной сигнал порогового блока 30 полается на управляющие входы блока 28 ключей и блока 23 управления выдачей информации через элемент 31 задержки и открытый в исходном состоянии ключ 32.

В дополнение к вышеописанному (т. е. к случаю, когда ключ 32 открыт) рассмотрим случай, когда ключ 32 закрывается.

Первая разрешенная двоичная кодовая комбинация с выхода декодера 26 через открытый в исходном состоянии ключ 33 последовательно записывается в двоичный регистр

35 сдвига. После заполнения всех ячеек памяти регистра 35 на выходе логического блока 34, соединенном с блоком 6 и регистром 35, формируется сигнал считывания.

Синхронно из блока 6 и регистра 35 на выходы умножителя 39считываются соответственно первая разрешенная кодовая комбинация и аналоговый составной сигнал с избыточностью. Результаты перемножения накапливаются в сумматоре 38. По окончании обработки входных составных сигналов на выходе блока 37 формируется сигнал, который сравнивается в блоке 36 с пороговым сигналом. Если выходной сигнал блока 37 меньше порогового, то на выходе блока 36 формируется управляющий сигнал, закрывающий ключ 32.. В противном случае ключ 32 открыт.

1193713

После того как из блока 7 сигналы flBраллельно поданы на усилители 9, запускается генератор 10 линейно изменяющегося напряжения 10 и коэффициент усиления усилителей 9 увеличивается (его начальное значение равно 1). Выходные сгналы усилителей 9 подаются на элементы 18 сравнения, к другим входам которых подключен источник 19 порогового напряжения. Как только в каком-нибудь элементе 18 сравнения выходной сигнал усилителя 9 превысит величину порогового напряжения, срабатывает элемент ИЛИ 17 и генератор 10

«останавливается», т. е. прекращается увеличение выходного напряжения, на выхолах элементов 18 сравнения сформирована двоичная комбинация единичного веса. Единичный символ находится в том разряле, номер которого определяется наименее надежным аналоговым сигналом.

С выходов блока 16 параллельная кодовая комбинация поступает на входы блока

11 дискриминаторов. Каждый двоичный символ поступает на вход соответствуюгцего дискриминатора 12. Рассмотрим прохождение через дискриминатор 12 елиничного сигнала.

Этот сигнал проходит через открытый в исходном состоянии ключ 13 на выхол дискриминатора, а также через элемент 15 задержки поступает на вход триггера 14, который изменяет свое состояние на противоположное, вследствие чего ключ 13 закрывается, и последующие сигналы с входа дискриминатора 12 на его выход не прохолят (до тех пор, пока триггер не будет приведен в исходное состояние).

Нулевой входной сигнал дискриминатора 12 состояние ключа 13 не изменяет.

Таким образом, на выходе блока 11 дискриминаторов формируется двоичная кодовая комбинация единичного веса.

Выходная комбинация блока 11 дискриминатора поступает на входы блока 40 управляемых инверторов, на другие входы которого с параллельных выходов блока 20 поступает двоичная кодовая комбинация— грубая посимвольная оценка входного сигнала. Сигналы эти лвоичных комбинаций подаются на управляемые инверторы 41 блока 40.

Двоичный сигнал с выхода блока 11 поступает на управляющие входы ключей 42 и 43. Если этот двоичный сигнал является нулевым, то открыт ключ 42, а ключ

43 закрыт. Если сигнал является единичным, то ключ 42 закрывается на время действия сигнала, а ключ 43 открывается. При нулевом сигнале информационные сигналы с соответствующего выхода блока

20 через ключ 42 и элемент ИЛИ 45 проходят на выхол блока 40 без изменения.

При единичном сигнале информационные сигналы проходят через соответствующий ключ

43, инвертируются с помощью элементы HE

25

Таким образом, осуществляется инвертирование всех символов двоичной комбинации блока 20 в порядке, определяемом надежностями аналоговых сигналов.

Выходные комбинации блока 40 с по мощью декодера 26 преобразуются в разре4о шенные комбинации, которые записываются в регистры блока 21.

Когда все символы выходной комбинации блока 16 будут единичными,на выхоле элемента И 47 появляется сигнал. Этот

4 сигнал проходит через элемент 46 задержки и устанавливает генератор 10 в исходное состояние. при котором коэффициенты усиления усилителей 9 равны единице, устанав50

5

44 и через элемент ИЛИ 45 проходят на

Выход олокы 40.

Таким образом, выходная комбинация блока 40 отличается от комбинации блока

13 тем разрялом, номер которого совпадает с номером единичного символа в выходной комбинации блока 11. Выходная комбинация блока 40 в параллельном коле поступает в декодер 26.

Оформленная декодером 26 разрешенная двоичная кодовая комбинация записывается в регистр 22I, сдвигая первую разрешенную комбинацию в регистр 221.

После этого опять запускается генератор 10 блока 8, вследствие чего его выходное напряжение продолжает нарастать. Срабатывает второй элемент сравнения, отчего генератор 10 опять «останавливается». На выходе блока 16 формируется двоичная кодовая комбинация с двх мя единичHûìè символами. Она подается на входы блока 11 дискриминаторов. Первая елиница на выход соответствующего дискри минаторы 12 не проходит, так как ключ

13 закрыт. Вторая единица проходит на выход, своего лискримпнатора 2, ключ 13 этого лискриминатора закрывается. На выходе блока l lформ,ируется двоичная ко довая комбинация единичного веса. Она рование всех символов двоичной комбинацию блока 20. В результате на выходе блока 40 формируется двоичная кодовая комбинация, которая отличается от комбинации блока 20 тем одним разрядом, номер которого совпадает с номером следующего наименее належного символа сложного аналогового сигнала на выходе демодулятора 1. ливает триггеры 14 дискриминаторов 12 в состояние, при котором ключи 13 открыты.

Далее летектор 25 максимального сигнала считывает из регистров 22 разрешенные комбинации в корреляторы 24, на лругие входы которых подается комбинация аналоговыx величин из блока 6 буферной

ПаМЯтИ. Be1IIVIIIIbl ВЫХОДНЫХ СИГНаЛОв КОРреляторов 24 соответствуloT коэффициентам корреляции соответств) ющих комбинаций.

Эти сигналы поступают в детектор 25, в котором определяется максимальный из них.

1193713

Разрешеную комбинацию, соответствующую максимальному сигналу, считывают по управляющему сигналу из детектора 25 на соответствующий регистр 22. Далее все элементы памяти приводятся в исходное состояние и устройство готово к работе — обработке следующего избыточного сигнала.

Предлагаемое устройство обладает более высоким технико-экономическими показателями по сравнению с известным устройством.

1Q

Техническое преимущество предлагаемого устройства заключается в том, что в нем формируются вектора ошибок только единичного веса и с их помощью осуществляется коррекция комбинации грубой посимвольной оценки избыточного сигнала.

Положительный эффект, который может быть достигнут в результате использования изобретения, заключается в повышении помехоустойчивости приема избыточных >p сигналов в каналах высокого качества вследствие того, что в таких каналах наиболее вероятными ошибками являются однократные ошибки единичного веса.

Рассчитаем ориентировочный выигрыш вероятности правильного приема, которая и определяет помехоустойчивость приема избыточных сигналов.

Известное устройство исправляет ошибки различной кратности, поэтому вероятность правильного приема Р„р „этого устройства пропорциональна сумме вероятностей появления вектора ошибок указанных кратностей авь > г (il - Z)

Рараа р(1 — p) +P (1 — p) +...

+ p" = - :ð (1 — p) ", где р — вероятность искажения элементарного сигнала;

Н вЂ” количество элементарных сигналов в составном избыточном сигнале. 40

Вероятность правильного приема предлагаемого устройства пропорциональна сумме вероятностей появления однократных векторов ошибок

Pnpnn — р (1 — р) " + ...+ р (1 — p f

Нр(1 р)

Исключим общие члены и найдем отношение ньв

Рлрав

Н вЂ” 1 1—

P„",,, p - (1 — p) - +p (1 — p) " + +p"

Обозначим

Р а !

1 — р тогда

Пусть Р= 1 ° 10, тогда

1 ° 10

1 — 1 ° 10

Y- H-1 — (H — 1). 1 10

Пусть Р=0,5, тогда а=

1 — 0,5 у= (н — 1) Пусть Р=0,8, тогда а= -4

0,8

1 — 0,8

Таким образом, если исходный канал связи хорошего качества, т.е..Р(0,5, то помехоустойчивость предлагаемого устройства вы ше помехоустойчивости известного устройства. В каналах низкого качества P ) 0,5, предпочтительнее использовать известное устройство. Преимущества предлагаемого устройства тем выше, чем длиннее используемый код (больше величина Н) и выше качество канала связи (меньше значение P).

j j937 $

Редактор H. Пушненкова

Заказ 7318/54

Составитель М. Никулгнков

Техред И. Версс Корректор С. Черни

Тираж 610 Подписное

ВНИИПИ Государственного комитета СССР по делам . изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Устройство для приема и обработки избыточных сигналов Устройство для приема и обработки избыточных сигналов Устройство для приема и обработки избыточных сигналов Устройство для приема и обработки избыточных сигналов Устройство для приема и обработки избыточных сигналов 

 

Похожие патенты:

Изобретение относится к информационно-измерительной технике и может быть использовано в адаптивно-адресных телеметрических системах

Изобретение относится к области телемеханики и может быть использовано в частотно-временных системах телемеханики с совмещенными каналами телемеханики и дистанционного электропитания

Изобретение относится к области телемеханики и может быть использовано в системах передачи данных для работы во взрывоопасных средах

Изобретение относится к телеметрии, технике связи и может быть использована в системах передачи по каналам связи и позволяет повысить достоверность передачи информации без введения структурной избыточности в передаваемые сообщения, обнаруживать возникающие при передаче как одиночные, так и кратные ошибки, повысить скорость передачи информации

Изобретение относится к информационно-измерительной технике для передачи информации из забоя при бурении нефтяных или газовых скважин и при их освоении

Изобретение относится к информационно-измерительной технике, в частности к забойным телеметрическим системам с беспроводными каналами связи

Изобретение относится к информационно-управляющим комплексам, в которых устройства периферийных контролируемых пунктов рассредоточены относительно общей для них центральной приемопередающей станции (ЦППС) и соединяются с ней общей линией связи магистральной структуры

Изобретение относится к информационнно-управляющим комплексам

Изобретение относится к цифровым системам передачи телеизмерительной информации
Наверх