Аналого-дискретный сумматор

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51) 4 G 06 С 7/14

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ "

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

) (21) 3763326/24-24 (22) 03.07.84 (46) 07.01.86. Бюл. М - 1 (71) Научно-исследовательский проектно-конструкторский и технологический институт комплектного электропривода (72) В.С.Авдеев (53) 681.3(088.8) (56) Авторское свидетельство СССР

Р 314211, кл. G 06 G 7/14, 1972.

Патент Великобритании В 2008296, кл. С 06 G 7/14, 1982. (54) (57) АНАЛОГО-ДИСКРЕТНЫЙ СУММАТОР, содержащий управляемый источник напряжения, операционный усилитель, выход которого через первый ключ подсоединен к входу элемента памяти, запоминающий конденсатор, подключенный одной из обкладок к одному из информационных выводов второго ключа, резистивный делитель напряжения, включенный между выходом операционного усилителя и шиной нулевого потенциала, и блок синхронизации, первый, второй и третий выходы которого подключены соответственно к управляющему входу управляемого источника напряжения и управляющим входам первого и второго ключей, о т л и ч а ю — . шийся тем, что, с целью повышения точности суммирования, он содержит двухпозиционный коммутатор, информационные входы которого подключены соответственно к выходу управляемого источника напряжения и выходу элемента памяти, а выход соединен с неинвертирующим входом операционного с усилителя, подключенного выходом че- ю рез запоминающий конденсатор к своему инвертирующему входу, свободный информационный вывод второго ключа соединен с выходом резистивного делителя напряжения, управляющий вход двухпо- с зиционного коммутатора подключен к третьему выходу блока синхронизации.

1203542 и

Изобретение относится к аналоговой и комбинированной вычислительной технике и может быть использовано, например, в аналого-дискретных преобразователях, 5

Цель изобретения — повышение точности суммирования.

На чертеже привецена схема предлагаемого сумматора.

Сумматор содержит блок 1 синхрони- 10 заций; управляемый источник 2 напряжения, двухпозиционный коммутатор 3, элемент 4 памяти, второй ключ 5, запоминающий конденсатор 6, операционный усилитель 7, первый ключ 8 и 15 резистивный делитель 9 напряжения.

Аналого-дискретный сумматор работает следующим образом. (Первоначально в элементе 4 памяти и на запоминающем конденсаторе 6, 20 сигналы равны нулю, первый вход двухпозиционного коммутатора 3 замкнут с его выходом, ключ 5 разомкнут, а ключ

8 замкнут. С блока 1 синхронизации на управляемый источник 2 напря- 25 жения поступает управляющий сигнал, по которому на первый вход двухпозиционного коммутатора 3 подается первый уровень аналогового сигнала, и далее этот сигнал поступает g0 на неинвертирующий вход операционногс усилителя 7. Так как напряжение на. запоминающем конденсаторе 6 равно нулю, выходной сигнал равен уровню входного напряжения и через пер35 вый ключ 8 запоминается .на элементе

4 памяти. Далее сумматор работает в режиме пересылки, когда по соответствующему сигналу блока 1 синхронизации второй вход двухпозиционного коммутатора 3 замыкается с его выходом, ключ 5 замыкается, а ключ 8 размыкается. Сигнал с выхода элемен" та 4 памяти через двухпозиционный коммутатор 3 поступает на неинвертирующий вход операционного усилителя

7„ при этом на запоминающий конденсатор 6 с выхода резистивного делителя 9 напряжения подается сигнал, равный по уровню сигналу, хранящемуся в элементе 4 памяти, если резисторы R резистивного делителя 9 напряжения равны между собой. Затем сумматор переходит в режим суммирования и с источника 2 напряжения на первый вход двухпозиционного коммутатора 3 подается второй уровень аналогового сигнала и далее на неинвертирующий вход операционного усилителя 7, Так как на запоминающем конденсаторе 6 хранится первый сигнал, выходное напряжение сумматора равно сумме напряжений первого и второго аналоговых сигналов.

Далее работа сумматора. циклически

) повторяется, чередуясь режимами пересыпки и суммирования, в результате чего выходной сигнал равен где и — количество тактов суммирования.

Точность аналого-дискретного сумматора в основном определяется точностными параметрами операционного усилителя 7 и резисторов R резистивного делителя 9 напряжения.

ВН КИПИ Заказ 8419/53

Тираж: 709 Подписное

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Аналого-дискретный сумматор Аналого-дискретный сумматор 

 

Похожие патенты:

Изобретение относится к электронике, автоматике, измерительной и вычислительной технике и может быть использовано в высокоскоростных аналоговых и цифровых устройствах, в частности в электронных вычислительных машинах (ЭВМ) с элементами искусственного интеллекта

Изобретение относится к автоматике и вычислительной технике и позволяет вести параллельное сложение и восстановление длительностей группы временных интервалов, что расширяет его функциональные возможности

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для решения широкого класса задач исследования систем автоматического регулирования для организации аналогового управления, контроля и цепей обратной связи

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к автоматике и .вычислительной технике

Изобретение относится к гибридной вычислительной технике и может быть использовано при построении специализированных вычислительных устройств , ориентированных на решение систем алгебраических дифференциальных и разностных уравнений

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике
Наверх