Устройство для деления аналоговых сигналов

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК а91 П11.(511 4 G 06 G 7/16 (21) 3769998/24-24 (22) 05.07.84 (46) 15.02.86. Бюл. 11 - 6 (72) А.Ф. Гришков, А.В. Маргелов, С.П. Нежнов и В.А. Писков, (53) 681.335(088,8) (56) Авторское свидетельство СССР

У 456276, кл. G 06 Г 7/16, 1973.

Авторское свидетельство СССР

В 1037278, кл. G 06 G 7/16, 1981. (54)(57) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ

АНАЛОГОВЫХ СИГНАЛОВ, содержащее соединенные последовательно фазоннвертор, первый переключатель и сумматор, вход фазоинвертора явля,ется входом сигнала-делителя устройства и подключен к другому входу первого переключателя, второй переключатель, фильтрующий блок, выход которого является выходом устройства, о т л и ч а ю щ е е— с я тем, что, с целью повышения точности работы, в него введены квадратор, генератор тактовых импульсов, дополнительный фазоинвертор и дополнительный сумматор, причем выход сумматора подключен к входу квадратора, выход которого соединен с входом дополнительного фазоинвертора, выход которого подключен к первому входу второго переключателя, второй вход которого соединен с выходом квадратора, выход второго переключателя подключен к первому входу дополнительного сумматора, второй вход которого является входом сигнала-делимого устройства, выход дополнительного сумматора подключен к входу фильтрующего блока, выход которо-= го соединен с третьим входом дополнительного сумматора и с другим входом сумматора, выход генератора тактовых импульсов подключен к управляющим входам первого и второго переключателей.

Изобретение относится к электрическим вычислительным устройствам е и может быть использовано в аналоговых вычислительных машинах.

Целью изобретейия является повышение точности работы.

На чертеже изображена функциональная схема устройства для деления аналоговых сигналов. На чертеже приняты следующие обозначения: фазоинвертор 1, первый переключатель 2, сумматор 3, квадратор 4, дополнительный фазоинвертор 5, re» нератор тактовых импульсов 6, второй переключатель 7, дополнительный сумматор 8, фильтрующий блок 9, вход 10 сигнала-делителя, вход 11 сигнала-делимого, выход 12.

Устройство для деления аналоговык сигналов работает следующим образом.

Пусть на входе 11 действует сигнал х (t), пропорциональный делимому, а на входе 10 — сигнал х (t), пропорциональный делителю.

При этом первый и второй переключатели 2 и 7 находятся в положе нии, изображенном на чертеже, и на выходе сумматораЗ действуетсигнал

x (t) + уИ), (1) где у(С) — сигнал на выходе 12 про порциональный частному от деления сигналов, а на выходе квадратора 4 сигнал

Ц = k< (x(t) + у(О а у где k — коэфАициент передачи квад-. ( ратора 4; а — погрешность вносимая квадратором 4.

Сигнал с выхода квадратора 4 поступает через второй переключатель 7 на первый вход дополнительного сую" матора 8, на третий вход которого поступает сигнал с выхода 12, а на второй вход-сигнал-делимое с входа 11.

На выходе дополнительного сумматора 8 имеется сигнал

U — k k, (x (t) + y(t))+

+ k y(t) + k x„(t) + d (3) где k — коэффициент передачи до1, полнительного сумматора 8 по первому входу;

k коэффициент передачи дополз кительного сумматора 8 по третьему входу;

1211763

k4 - коэффициент передачи дополнительного сумматора 8 по второму входу, который поступает на вход фильтрующего блока 9.

В следующий момент времени, когда первый и второй переключатели 2 и 7 находятся в состоянии, противоположном изображенному на чертеже, на пер10 вый вход сумматора 3 поступает сигнал с выкода фазоинвертора 1 и иа

его выходе действует сигнал

° U",= y(t) — х,(). (4)

На выходе квадратора 4 действует

15 сигнал

U, - k, (y(t) - х1(t)) + а. (5)

Сигнал с выхода квадратора 4 поступает через дополнительный фазоинвертор 5 и второй переключатель 7

20 на первыйвход дополнительногосумматора 8, иа выходекоторого будетсигнал

U," - -1,1,(y(t) - x (t)) +

+ kp(t) + k,õ,(t) — а, (6) который поступает йа вход фильтрующего блока 9. Генератор тактовых импульсов 6, осуществляя принцип временного разделения сигиалов, формирует на входе фильтрующего блока 9 переменный сигнал, имеющий форЗО му меандра, амплитуда положительнык импульсов которого равна U, а отрицательных — 0".

На выходе фнльтрующего блока 9 и на выходе 12 получается сигнал

Y(t) = Ь jk,k, (х (t) + y(t)j + ,1„» (у() - x,(t)) + k,v(t)+

+k x,(t) — а,, (7) где Ь вЂ” оператор усреднения.

4О Упростив выражение (7) с учетом, что k q = 0,5 и k > = 0,5, на выкоде фильтрующего блока9 получаемсигнал

211 ()

z 2

45 ВыбиРаЯ 1 1= 2, получаем у()= ((9)

Таким образом, на выходе фильт50 рующего блока 9 имеем сигнал, пропорциональный частному от деления сигнала-делимого с входа 11 на сиг" нал-делитель с входа 10.

Из выражения (9) следует, что

55 погрешность квадратора 4 не влияет на результат преобразования сигналов.

Togaed 673 Полписное огород,, ул.Проекты я, 4

Устройство для деления аналоговых сигналов Устройство для деления аналоговых сигналов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может найти применение в аналоговых, цифроаналоговых, специализированных устройствах и вычислительных машинах

Изобретение относится к устройству для измерения расхода электроэнергии, содержащему по меньшей мере один преобразователь сигма-дельта, приспособленный для выдачи последовательности цифровых импульсов, цифровой счетчик для суммирования выходного сигнала преобразователя сигма-дельта и средство сигнализации для выдачи выходного сигнала при достижении суммарным сигналом заранее заданной величины

Изобретение относится к вычислительной технике и предназначено для использования в системах обработки и преобразования информации

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в измерительной технике

Изобретение относится к электронике и может быть использовано при обработке аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в цифровых системах управления
Наверх