Устройство для контроля схем сравнения

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации средств тестового диагностирования блоков дискретной техники. Цель изобретения - повьшение достоверности контроля. Устройство содержит два регистра, триггер, генератор тактовых импульсов, блок контроля, эталонную схему сравнения,два элемента И, элемент ИЛИ, два элемента ИЛИ-НЕ. Блок контроля содержит элемент сравт нения и элемент И. Проверка схемы : сравнения продолжается до тех пор, пока в регистрах не сформируются нулевые наборы, Если в процессе контроля схема сравнения вьщает неправильный сигнал, блок контроля формирует сигнал ошибки, который поступает на выход устройства. 1 Ил. . i (Л 1С со О) 4 С сл

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5g < G 06 F 1i/22

/ л„

ОПИСАНИЕ ИЗОБРЕТЕНИЯ ., /-..

Н ASTOPCH0IVlV СЕМЛДЕТЕЛЬСТВУ (21) 3817187/24-24 (22) 27. 11.84 (46) 07.06.86. Бюл. У 21 (72) Г.Н. Тимонькин, В.П. Улитенко, В.С. Харченко, Б.О. Сперанский и С.Н. Ткаченко (53) 681.3{088.8) (56) Авторское свидетельство СССР

У 583436, кл. G 06 F 11/00, 1976.

Авторское свидетельство СССР

Ф 767767, кл. G 06 F 11/22, 1981. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СХЕМ

СРАВНЕНИЯ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации

„„SU„„ I 236485 А I средств тестового диагностирования блоков дискретной техники. Цель изобретения — повышение достоверности контроля. Устройство содержит два регистра, триггер, генератор тактовых импульсов, блок контроля, эталонную схему сравнения,два элемента

И, элемент ИЛИ, два элемента ИЛИ-HE.

Блок контроля содержит элемент сравнения и элемент И. Проверка схемы сравнения продолжается до тех пор, пока в регистрах не сформируются нулевые наборы, Если в процессе контроля схема сравнения выдает неправйльный сигнал, блок контроля формирует сигнал ошибки, который поступает на выход устройства. 1 ил.

36485 з Выход генератора 6 тактовых импуль сов соединен с вторым входом второго элемента И 10, прямым входом первого элемента И 9 и третьим прямым входом третьего элемента И 11, выход .которого соединен с вторым входом элемента ИЛИ 14. Вход 16 пуска устройства соединен с инверсным входом третьего элемента И 11. Выход

10 первого элемента И 9 соединен с третьим входом элемента ИЛИ 14.

К<энтролируемая схема 1 сравнения предназначена для сравнения

15 на входы А и В, и формирования по результатам сравнения одного из трех сигналов . А )  — на выходе 17, А  — на выходе 18 или А с В на выходе 19. эо . Эталонная схема 2 сравнения предназначена для формирования эталонных выходных сигналов при контроле схемы

1 сравнения.

Первый 3 и второй 4 регистры формируют испытательные текстосигналы, которые подаются на входы А и В соответственно контролируемой 1 и эталонной 2 схем сравнения. Они представляют собой регистры сдвига. Сдвиг

ЗО информации осуществляется по заднему фронту импульса, поступающего на вход С. При этом в младший разряд регистра записывается сигнал, присутствующий на его информационном входе З .

Триггер 5 служит для пуска — останова

35 работы устройства и управляет работой генератора 6.

Генератор 6 формирует последовательность импульсов, обеспечивающих

40 работу устройства, и включается при единичном сигнале на его управляющем входе, а выключается при нулевом.

Блок 7 контроля служит для формирования сигнала ошибки, если выходные

<1<1 сигналы контролируемой схемы 1 сравнения не совпадают с выходными сигналами эталонной схемы 2 сравнения. Он реализует логическую функцию

12 использовано при реализации средств тестового диагностирования блоков дискретной техники.

Целью изобретения является повышение достоверности контроля.

На чертеже приведена функциональ-. ная схема устройства для контроля схем сравнения.

Устройство для контроля схем сравнения содержит контролируемую схему

f сравнения, эталонную схему 2 сравнения, первый 3 и второй 4 регистры, триггер 5, генератор 6 тактовых импульсов, блок 7 контроля, содержащий лемент 8 сравнения и первыи элемент

И 9, второй 10 и третий 11 элементы И, первый 12 и второй 13 элементы ИЛИНЕ, элемент ИЛИ 14, вход 15 начальной установки, вход 16 пуска.

Вход 16 пуска устройства соединен с первым входом триггера 5, выход которого соединен с входом генератора 6 тактовых импульсов, выход которого соединен с синхровходом первого регистра 3. Выходы первого 3 и второго 4 регистров соединены соответственно с первым и вторым входами контролируемой схемы 1 сравнения, группа выходов которой соединена с первой группой входов элемента 8 сравнения блока 7 контроля. Выход элемента 8 сравнения соединен с инверсным входом .первого элемента И 9, выход которого является выходом ошибки устройства.

Вход 15 начальной установки устройства соединен с входами сброса первого

3 и второго 4 регистров и первым входом элемента ИЛИ 14, выход которого соединен с нулевым входом триггера 5.

Выходы первого 3 и второго 4 регистров соединены соответственно с пер<вым и вторым входами эталонной схемы

2 сравнения, группа выходов которой соединена с второй группой входов элемента 8 сравнения блока 7 контроля. Выход старшего разряда регистра

3 соединен с первым входом второго элемента И 10, выход которого соединен с входом синхронизации второго регистра 4. Выходы первого 3 и второго 4 регистров соединены соответственно с входами первого 12 и второго 13 элементов ИЛИ-НЕ, выходы которых соединены соответственно с информационными входами первого 3 и второго 4 регистров и первым и вторыми входами третьего элемента И 11

Изобретение относится к автоматике и вычислительной технике и может быть Л<т Х го (Х <5 Х < < Х<9 Х 1 Х д

50 где х,, Х <, Х <9 выходы схемы 1 сравнения;

Х, Л„,Х„ — выходы схемы 2 сравнения; выход генератора 6.

В соответствии с этой логическои функцией блок 7 контроля реализован на элементе 8 сравнения и первом элементе И 9.

12364

Второй элемент И 10 предназначен для управления сдвигом информации во втором регистре 4.

Третий элемент И 11 предназначен для формирования сигнала останова 5 в конце работы устройства. Первый 12 и второй 13 элементы ИЛИ-НЕ служат для формирования единичного сигнала на информационные входы регистров 3 и

4 соответственно, когда каждый из них 10 находится в нулевом состоянии.

Элемент ИЛИ 14 служит для формирования сигнала установки в исходное состояние триггера 5.

Устройство работает следующим 5 образом.

Перед началом работы все элементы памяти устройства устанавливаются в исходное (нулевое) состояние подачей сигнала "Сброс" на вход 15 устроиства 20

Работа устройства начинается по сигналу "Пуск", поступающему на вход

16 устройства. Этот сигнал устанавли— вает в единицу триггер 5, который запускает генератор 6. 25

Длительность сигнала Пуск" выбирается большей времени первого срабатывания регистра 3, что исключает возврат триггера 5 в исходное состояние до окончания цикла контроля.

Первый импульс, сформированный re— нератором 6, поступает на вход блока

7 контроля, в результате чего проверяется правильность работы схемы сравнения на нулевых входных наборах (А=В=О). Далее по заднему фронту этого импульса в младший разряд регистра 3 записывается единица. По каждому следующему импульсу осуществляется контроль правильности работы

40 схемы 1 сравнения и формирование следующей пары тестовых наборов сдвигом единицы в следующий разряд регистра 3. После того, как очередным П -м импульсом единица записывается в старший (n-й) разряд регистра 3, на его выходе появляется единичный сигнал, который открывает элемент

И 10. В результате этого по следующему импульсу срабатывают регистры

3 и 4 одновременно: в регистре 3 ус— танавливается нулевой код, а в младший разряд регистра 4 записывается единица. В дальнейшем устройство работает аналогично описанному выше, последовательно проверяя исправность цепей формирования единичных выходных сигналов и блокировки младших разрядов старшими на всех возможных

85 4 парах унитарных входных наборов А и

В, что обеспечивает высокую достоверность контроля.

Проверка схемы 1 сравнения продолжается до тех пор, пока в регистрах 3 и 4 не сформируются нулевые ,наборы (A=B=O). В этом случае сработают элементы ИЛИ-НЕ 13 и 14, их единичные выходные сигналы открывают элемент

И 11 и очередной тактовый импульс возвращает триггер 5 в исходное остояние. Если в процессе контроля в одном из тактов схема 1 сравнения выдает неправильный сигнал, блок 7 контроля сформирует сигнал ошибки, который поступает на выход устройства, сигнализируя об отказе, и через элемент ИЛИ 14- — на вход К триггера 5. В результате этого работа устройства прекращается.

Формула изобретения

Устройство для контроля схем срав" кения, содержащее первый и второй регистры, триггер, генератор тактовых импульсов, блок контроля, содер- . жащий элемент сравнения и первый элемент И, причем вход пуска устройства подключен к единичному входу триггера, прямой выход которого соединен с входом запуска генератора тактовых импульсов, выход которого соединен с синхровходом первого регистра, выходы первого и второго регистров соединены соответственно с первым и вторым информационными входами контролируемой схемы сравнения, группа выходов которой соединена с первой группой информационных входов элемента сравнения блока контроля, выход элемента сравнения блока кон- троля соединен с инверсным входом первого элемента И, выход которого является выходом ошибки устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены эталонная схема сравнения, второй и третий элементы

И, первый и второй элементы ИЛИ-НЕ и элемент ИЛИ, причем вход начальной установки устройства соединен с входами сброса первого и второго регистров и первым входом элемента ИЛИ, выход которого соединен с нулевым входом триггера, выходы первого и второго регистров соединены соответственно с первым и вторым информационными входами эталонной схемы сравне1236485

Составитель H.Ñàôðoíoíà

Техред М.Ходанич Корректор M.демчик

Редактор Г. Волкова

Заказ 3092/52 Тираж 671 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Производственно-полиграфическое предприятие,, r.Ужгород, ул.Проектная,4 ния, группа выходов которой соединена с второй группой информационных входов элемента сравнения блока контроля, выход старшего разряда первого регистра соединен с первым входом второго элемента И, выход которого соединен с входом синхронизации второго регистра, выходы первого и второго регистров соединены соответственно с входами первого и второго элементов ИЛИ-НЕ, выходы которых соединены соответственно с информационными .входами первого и второго регистров и первым и вторым прямыми входами третьего элемента И, выход генератора тактовых импульсов соединен с вторым входом второго элемента И, прямым входом первого элемента И и третьим прямым входом третьего элемента И, выход которого соединен с вторым входом элемента ИЛИ, вход начапьной установки устройства соединен с инверсным входом третьего элемента И, выход первого элемента И соединен с третьим входом элемента

ИЛИ.

Устройство для контроля схем сравнения Устройство для контроля схем сравнения Устройство для контроля схем сравнения Устройство для контроля схем сравнения 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля исправности логических блоков и цифровых интегральных схем

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике

Изобретение относится к области испытания и контроля цифровых полупроводниковых интегральных микросхем (ИС) и может быть использовано в сборочном производстве электронных средств при входном контроле показателей радиационной стойкости ИС, содержащих запоминающие устройства (ЗУ)

Изобретение относится к ремонтному обслуживанию персональных компьютеров, а именно к диагностике работоспособности аппаратных средств и программного обеспечения

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места потенциально неисправного устройства, входящего в состав цифрового блока

Изобретение относится к области диагностики технических систем и может быть использовано при диагностике состояния технических систем различной степени сложности

Изобретение относится к средствам тестирования взаимосвязанных больших интегральных микросхем (БИС) на уровне плат в реальных условиях эксплуатации
Наверх