Запоминающее устройство с автономным контролем

 

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть применено в составе специализированных ЦВМ с пре;;варительной выборкой информации из запоминающего устройства . Целью изобретения является повышение надежности устройства.Устройство содержит накопитель, регистр адреса, дешифратор адреса, регистр числа, блоки сравнения, сумматор по модулю два, группу регистров сдвига, группу счетчиков, формирователь, импульсов , счетчик, регистр 6 сдвига, элементы НЕ, элемент И, элемент задержки . Самоконтроль устройства осуществляется путем сравнения считанных из накопителя контрольных разрядов и формирования на контрольных выходах устройства признаков, указывающих на исправность или неисправность информационной и адресной частей накопителя. 1 з.п. ф-лы, 2 ил. § СО

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5D 4 G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ У СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3859114/24-24 (22) 20.02.85 (46) 23.08.86. Бюл. ¹ 31 (72) Е.Я.Ваврук, А.A.Ìåëüíèê и И.Г.Цмоць (53) 681.327(088.8) (56) Авторское свидетельство СССР

¹ 467409, кл. G 11 С 29/00, 1974.

Авторское свидетельство СССР № 972598, кл. G 11 С 29/00, 1981 ° (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ABTOH0MHblM КОНТРОЛЕМ (57) Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть применено в составе специализированных ЦВМ с предварительной выборкой

„„SU„, 1252817 А 1 информации из запоминающего устройства. Целью изобретения является повышение надежности устройства.Устройство содержит накопитель, регистр адреса, дешифратор адреса, регистр числа, блоки сравнения, сумматор по модулю два, группу регистров сдвига, группу счетчиков, формирователь импульсов, счетчик, регистр 6 сдвига, элементы НЕ, элемент И, элемент задержки. Самоконтроль устройства осуществляется путем сравнения считанных из накопителя контрольных разрядов и формирования на контрольных выходах устройства признаков, указывающих на исправность или неисправность информационной и адресной частей накопителя. 1 з.п. ф-лы, 2 ил.

40

1 12528

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам,. и может быть использовано в составе специализированных цифровых вычислительных машин и в устройствах обработки с предварительной выборкой информации из запоминающего устройства.

Цель изобретения — повышение надежности устройства. 1О

На фиг. 1 приведена функциональная схема предложенного устройства, на фиг. 2 — то же, формирователя импульсов.

Устройство содержит (фиг. 1) ре- 15 гистр 1 адреса, дешифратор 2 адреса, накопитель 3, регистр 4 числа, группу регистров 51-5„ сдвига (где К— целое число), регистр 6 сдвига, группу счетчиков 7 -7, счетчик 8, первый 9 и второй 10 блоки сравнения, сумматор 11 по модулю два, формирователь 12 импульсов, первый 13 и второй 14 элементы НЕ, элемент И

15 и элемент 16 задержки.

Устройство имеет адресный 17 и управляющий 18 входы, информационные

19 и контрольные 20-22 с первого по третий выходы.

Формирователь 12 импульсов (фиг.2)

30 содержит генератор 23 импульсов, регистр 24 сдвига, первый 25 и второй

26 элементы И. В накопителе 3 отведено два поля для контрольных разрядов (адреса и информации), в которые 35 записывается количество единиц в информации и в адресе.

Элементы формирователя 12 должны быть более быстродействующими, чем элементы регистра 1, дешифратора 2, накопителя 3 и регистра 4.

Устройство работает следующим образом.

На вход 18 (фиг. 1) подается сигнал опроса, а на входы регистра 1 45 и регистра 6 — код адреса. При наличии сигнала опроса на входе дешифратора 2, управляемого регистром 1, на одном из его выходов появляется сигнал, при помощи которого выбирается информация из соответствующей ячейки накопителя 3. Одновременно сигнал опроса поступает на вход формирователя 12, записывая нулевую и единичную информации в регистр 24 (фиг. 2).При 55 поступлении импульсов с генератора 23 происходит сдвиг в регистре 24 и выдача импульсов на второй выход форми17 2 рователя 12. Эти импульсы по переднему фронту осуществляют сдвиг адреса в регистре 6, а по заднему фронту запись количества единиц в счетчик 8.

Сдвиг осуществляется в сторону младших разрядов.

Считанная информация из накопителя 3 записывается в регистр 4 и поступает на регистры 5 -5 число котоК рых определяет быстродействие устройства. Организация сдвигов и запись в счетчики 7, -7„ происходит аналогично описанному.

После необходимого количества сдвигов на выходах регистра 24 появляется нулевой уровень, запрешающий прохождение импульсов с генератора

23 на выходы формирователя 12. Считанные из накопителя 3 контрольные разряды также записываются в регистр

4 и поступают на блоки 9 и 10 для сравнения и формирования контрольных признаков.

При исправности устройства на выходе 22 формируется признак достоверности, указывающий, что информацию из регистра 4 (выход 19) можно принимать для обработки. При неисправности в адресной или в информационной частях накопителя 3 на выходах 21 или 20 соответственно присутствует нулевая информация, указывающая объект неисправности и запрещающая передачу информации из устройства.

Время задержки на элементе 16 выбирается больше, чем время процесса обработки информации по одному адресу в устройстве.

Формула изобретения

1. Запоминающее устройство с автономным контролем, содержащее ре- гистр адреса, выходы которого соединены с входами дешифратора адреса, выходы которого подключены к адресным входам накопителя, информационные выходы которого соединены с одними .из входов регистра числа, первый и второй блоки сравнения, первые входы которых подключены соответственно к контрольным выходам регистра числа, сумматор по модулю два, выход которого соединен с вторым входом первого блока сравнения, элемент задержки и элемент И, причем выходы блоков сравнения являются первым и вторым контрольными выходами уст1252817

ZZ Ю 5 ройства, информационными выходами которого являются информационные выходы регистра числа, о т л и ч а ющ е е с я тем, что, с целью повышения надежности, в него введены формирователь импульсов, регистр сдвига, группа регистров сдвига, счетчик, группа счетчиков и элементы НЕ, причем первый выход формирователя импульсов соединен с управляющими входами регистров сдвига группы и входом первого элемента НЕ, выход которого подключен к управляющим входам счетчиков группы, выходы которых соединены с входами сумматора по модулю два, а входы — с выходами одноименных регистров сдвига группы, входы которых подключены к информационным выходам накопителя, контрольные выходы которого соединены с другими входами регистра числа, второй выход формирователя импульсов подключен к входу второго элемента НЕ и управляющему входу регистра сдвига, выходы которых соединены с входами счетчика, выход которого подключен к второму входу второго блока сравнения, входы первого регистра сдвига соединены с входами регистра адреса, входы элемента И подключены соответственно к выходу элемента задержки, к выходам первого и второго блоков сравнения, выход элемента И является третьим контрольным выходом устройства, управляющим входом которого являются управляющий вход дешиф10 ратора адреса и входы формирователя импульсов и элемента задержки.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что формирователь импульсов содержит регистр сдви15 га, первый и второй элементы И и генератор импульсов, выход которого соединен с входом синхронизации регистра сдвига и первыми входами элементов И, вторые входы которых соеди20 иены с выходами регистра сдвига, информационный вход старшего разряда которого подключен к шине нулевого потенциала, другие информационные входы соединены с выходом источника

25 питания, а управляющий вход является входом формирователя, выходами которого являются выходы элементов И.

1252817

Составитель Т.Зайцева

Техред О.Сопко Корректор М.Пожо

Редактор О.Головач

Заказ 4625/51

Тираж 543 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4

Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при изготовлении больших интегральных схем запоминающих устройств (БИС ЗУ) с произвольной выборкой

Изобретение относится к области вычислительной техники, в частности к устройствам для контроля полупроводниковой памяти, и является усовершенствованием изобретения по авт.св

Изобретение относится к области вычислительной техники и может быть использовано при построении высоконадежных запоминающих устройств

Изобретение относится к вычислительной технике и позволяет осуществлять оперативный контроль блоков памяти, в частности, выполненных в виде микросхем с большим объемом памяти

Изобретение относится к вычислительной технике и может быть использовано для построения надежных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств повышенной надежности

Изобретение относится к области вычислительной техники и может быть использовано для обнаружения ошибок в запоминающих устройствах с последовательным доступом

Изобретение относится к вычислительной технике и может быть использовано в отказоустойчивых микро - процессорных системах

Изобретение относится к запоминающим устройствам и может быть использовано в системах автоматики и вычислительной техники

Изобретение относится к вычислительной технике и может найти применение при построении оперативных запоминающих устройств

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх