Устройство идентификации адреса и управляющей информации модуля вычислительной системы

 

Изобретение относится к вычислительной технике и может найти применение при построении высокопроизводительных распределительных вычислительных и управляющих систем на основе однотипных модулей. Целью изобретения является расширение области применения за счет реализации взаимодействия множества идентичных модулей. Устройство содержит регистр адреса модуля, две сравнения, группу блоков элементов 1ШИ, буферньй регистр, регистр команд, десять элементов И, восемь блоков элементов И, элемент РШИ и одновибратор. Цель изобретения достигается тем, что в устройстве реализован принцип близкодействия функционирования системы , обеспечивающий парный обмен информацией между любыми модулями системы на основе транзитной передачи информации. 3 ил., 1 табл. 15

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (5D 4 G 06 F 1 00 9/36

ОПИСАНИЕ .ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ(СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3800628/24-24 (22) 10. 10. 84 (46) 07.09.86. Бюл. 9 33 (72) В.А.Мельников (53) 681.32 (088.8) (56) Соучек Б. Микропроцессоры и микро-3BN. N.: Советское радио,1979, с. 244-245, рис.7. 19.

Авторское свидетельство СССР

9 970369, кл . G 06. F 9/36, 1980. (54) УСТРОЙСТВО ИДЕНТИФИКАЦИИ АДРЕСА

И УПРАВЛЯЮЩЕЙ ИНФОРМАЦИИ МОДУЛЯ ВЫЧИСЛИТЕЛЬНОЙ СИСТЕМЫ (57) Изобретение относится к вычислительной технике и может найти применение при построении высокопроизводительных распределительных вы„„SU„„1256005 А 1 числительных и управляющих систем на основе однотипных модулей. Целью изобретения является расширение области применения за счет реализации взаимодействия множества идентичных модулей. Устройство содержит регистр адреса модуля, две с: -: ы сравнения, группу блоков элементов ИЛИ, буферный регистр, регистр команд, десять элементов И, восемь блоков элемен- тов И, элемент ИЛИ и одновибратор.

Цель изобретения достигается тем, что в устройстве реализован принцип блиэкодействия функционирования системы, обеспечивающий парный обмен информацией между любыми модулями системы на основе транзитной передачи информации. 3 ил., 1 табл. нозначно местоположение модуля в системе (фиг.3). Режимы функционирования по передаче информации от i-ro модуля к j ìó модулю и организация транзитной передачи информации аналогичны. Так1 при передаче информации от i-ro модуля к j-му модулю на один из информационных входов устройства поступает код, формат которого представлен на фиг.2. Информационные вхоцы 12.1-12,9 соединены с восьмью соседними модулями системы для организации транзитной передачи информации. Один информационный вход предназначен для выдачи информации от модуля системы, в которой входит данное устройство идентификации к

1 аналогичному устройству, адрес модуля которого указан в адресной части передаваемой информации.

При поступлении информации на один из входов 12.1-12.9 устройства она заносится в буферный регистр 2 на временное хранение. Информация об адресе модуля, которому необходимо передать информацию, с выхода второго поля буферного регистра 2 поступает на соответствующие входы схем 5 и 6 сравнения. На другие входы схем 5 и 6 сравнения поступает информация об адресе данного модуля. Схемы 5 и 6 сравнения совместно с элементами И 7.17.9 проводят анализ поступившей информации и определяют направление дальнейшей передачи поступившей информации в соответствии с таблицей;

Выходы схемы сравнения 6 .(срав некие по вертикали) Выходы схемы сравне-. ния 5 (срав

Выходы элементов И

7.1-7.9 (выбор направления движения информации) некие по го риз он тали) г, 3

Больше Больше Вправо Вниз

Равно

Вправо

Больше

Меньше

Вправо Вверх

Влево Вверх

Меньше

Больше

Влево Вниз

Равно

Влево

11 1256005

Изобретение относится к цифровой вычислительной технике, в частности к модулям матричных вычислительных и управляющих систем, и может найти применение при построении высокопроизводительных распределенных вычислительных и управляющих систем и комплексов.

Целью изобретения является расширение области применения за счет 10 реализации взаимодействия множества идентичных модулей.

На фиг.1 представлена функциональная схема устройства; на фиг,2 формат принимаемой (передаваемой) 1 транзитной информации; на фиг.3— фрагмент размещения модулей в вычислительной системе. устройство идентификации адреса и управляющей информации модуля вычис- 2б лительной системы (фиг.1) содержит группу блоков элементов ИЛИ 11 буферный регистр 2, регистр 3 адреса модуля, регистр 4 KoMaHp a-.opyn схему 5 сравнения„ первую схему 6 25 сравнения, с первого по девятый 7.17.9 элементы И, десятый элемент И 8, элемент ИЛИ 9, одновибратор 10, восемь блоков элементов И 11,1-11.8, информационные входы 12.1-12.9 устрой-з, ства, управляющий вход 13 устройства, информационные выходы 1 .1-14.8 устройства, управляющий выход 15.

Формат передаваемой информации (фиг.2) содержит адресную А и управляющую (С -P) части. Адресная часть

35 содержит код адреса модуля-приемника (получателя) информации и содержит код строки и код столбца расположения мо дуля в распределенной вычислительной

40 системе, Каждый модуль системы (фиг.3) имеет свой адрес, состоящий из двух частей, определяющих местоположение модуля по вертикали и горизонтали.

Взаимодействие модулей может осуществляться по принципу близкодействия, т.е. только через соседние модули.

Организуя транзитную передачу информации, возможно взаю одействие любых д Больше пар модулей системы.

Работа устройства идентификации адреса модуля вычислительной системы заключается в следующем.

Перед началом функционирования с управляющего входа 13 устройства заносится код адреса модуля в регистр 3 в парафазном ниде. Адрес модуля сосМеньше таит из двух частей и определяет од1256005

Продолжение таблицы

Вниз

Больше

Равно

Вверх

Меньше

Равно

Стоп (свой модуль)

Равно

Равно

Формула изобретения

Устройство идентификации адреса и управляющей информации модуля вычислительной системы, содержащее регистр адреса модуля, две схемы сравнения, причем выход первого поля регистра адреса модуля соединен с пер- <0 вым входом первой схемы сравнения, отличающееся тем, что, с целью расширения области применения за счет реализации взаимодействия множества идентичных модулей, устройство содержит группу блоков элементов ИЛИ, буферный регистр, регистр команд, десять элементов И, восемь блоков элементов И, элемент ИЛИ, одновибратор, причем настроечный вход устройства соединен с входом регистПосле анализа поступившей информации на выходе одного из элементов

И 7.1-7.9 появляется сигнал, опреде- 5 ляющий направление передачи информации. Выходы элементов И 7.1-7,9 соединены с управляющими входами соответствующих блоков элементов И

11.1-11.8, что определяет направление транзитной передачи, При появлении сигнала на одном из выходов элемента И 7.1-7.9 на выходе элемента

ИЛИ 9 появляется сигнал логической

" 1, а по переднему его фронту на вы- 25 ходе одновибратора 10 формируется импульс. Этот импульс поступает на управляющие входы группы блоков элементов И 11.1-11.8 и разрешает тем самым прохождение информации тран- З0 зитом в соответствующий канал системы. ра адреса модуля, выход второго поля регистра адреса модуля соединен с первым входом второй схемы сравнения, выход "Больше" которой соединен с первыми входами первого, второго и третьего элементов И, выход "Меньше" второй схемы сравнения соединен с первыми входами четвертого, пятого и шестого элементов И, выход Равно" второй схемы сравнения соединен с первыми входами седьмого, восьмого и девятого элементов И, выход "Больше" первой схемы сравнения соединен с вторыми входами первого, четвертого и седьмого элементов И, выход "Меньше первой схемы сравнения соединен с вторыми входами второго, пятого и восьмого элементов И, выход "Ðàâío" первой схемы сравнения соединен с вторыми входами третьего, шестого и девятого элементов И, выходы с перного по девятый элементов И соединены с входами элемента ИЛИ, выход которого соединен с входе одновибратора, информационные входы устройства соединены с входами группы блоков элементов ИЛИ, выходы которой соединены с входом буферного регистра, выход первого поля которого соединен с информационным входом регистра команд и первыми входами с первого по восьмой блоков элементов И, выход второго поля буферного регистра соединен с вторыми входами с первого по восьмой блоков элементов И и вторыми входами первой и второй схем сравнения, выходы с первого по восьмой элементов И соединены с треть пчи входами соответственно с первого по восьмой блоков элементов И, выход девятого элемента И соединен с первым входом десятого элемента И, выход которого соединен с синхронизирующим входом регистра команд, выход регистра команд соединен с управляющим выходом устройства, выход одновибратоpB oe HHeH c. BTopblM входом десятого элемента И и четвертыми входами с перво"o по восьмой блоков элементов И, выходы которых являются информационными выходами устройства.

1256005

Составитель Ю.Ланцов

Техред М. Ходанич" Корректор С Шекмар

Редактор Л.Коссей

Заказ 4823/47 Тираж 671 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-полиграфическое предприятие, r..Óæãîðoä, ул. Проектная, 4

Устройство идентификации адреса и управляющей информации модуля вычислительной системы Устройство идентификации адреса и управляющей информации модуля вычислительной системы Устройство идентификации адреса и управляющей информации модуля вычислительной системы Устройство идентификации адреса и управляющей информации модуля вычислительной системы 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в автоматизированньЕх цифровых измерительных системах, регистрирующих информацию, относящуюся к одному; или к нескольким одновременным процессам

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано при проектировании специа .лизированных ЭВМ с памятью, информационная емкость которой больше адресного пространства процессора

Изобретение относится к области вычислительной техники

Изобретение относится к области вычислительной техники

Изобретение относится к устройствам для предварительной выборки команд ЭВМ, к которым предъявляются высокие требования по быстродействию, аппаратурным затратам и энергопотреблению

Изобретение относится к вычислительной технике я может быть использовано для проверки технического соетояния блоков и устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля и диагностики применяемой в ней цифровой аппаратуры (микросхем, типовых элементов замены, блоков, устройств и систем в целом)

Изобретение относится к автоматизации производственных процессов и может быть использовано для управ .ления автоматическими кранами-штабелерами

Изобретение относится к вычислительной технике

Изобретение относится к средствам обработки информации, может быть использовано при оперативной обработке сигналов (информации), радиосвязи , телеметрии

Изобретение относится к вычислительной технике, предназначено для вычисления спектров сигналов по алгоритму быстрого преобразования Фурье с выполнением контрольных функций и может быть использовано в анализаторах спектра, работающих в реальном масштабе времени, в геологии, медицине , радиолокации

Изобретение относится к технике спектрального анализа методом дискретного преобразования Фурье (ДПФ) и может быть использовано в радиотехнике , геофизике, вычислительной технике при построении спектроанализаторов различного назначения

Изобретение относится к цифровой вычислительной технике и может быть использовано для быстрого решения систем линейных алгебраических уравнений

Изобретение относится к вычислительной технике, позволяет повысить точность определения минимальных ресурсов восстановления

Изобретение относится к вычислительной технике и может быть использовано для определения состава и веса критических путей в орграфе без петель
Наверх