Амплитудно-фазовый анализатор гармоник
Изобретение относится к электроизмерительной технике. Является iдополнительным к авт.св. СССР № 815669. Цель изобретения - расширение функциональных возможностей. В устройство, содержащее генератор 1 синусно-косинусного напряжения, операционный усилитель 3, блок 4 цифрового управляемого сопротивле ния, блок 5 цифровой управляемой проводимости, аналоговые ключи 7-11, для достижения цели введены аналоговый ключ 12, резистор 13, компаратор 14, триггер 15, одновибратор 16, логический элемент И-НЕ 17, счетчик 18, регистры 19, 20. Устройство позволяет дополнительно к ан алоговым значениям представлять результаты измерения амплитуды и фазы в цифровом виде. При использовании устройства в качестве автономного измериСО тельного прибора наличие кодовых выходов позволяет применять цифровые с индикаторные и запоминающие устройства , что приводит к расширению области применения. 5 ил. 1уаД Ю го ю IsP
СОЮЗ СОНЕТСНИХ
СОРИА ЛИСТИЧЕСНИХ
РЕСПУБЛИК
„„SU,„, 1272272!
А 4 G О1 R 23/16
ОПИСАНИЕ И3ОБРЕТЕНИЯ
Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 815669 (21) 3873016/24-21 (22) 26.03.85 (46) 23 ° !1.86. Бюл. Ф 43 (71) Ленинградский ордена Ленина электротехнический институт им. В.И,Ульянова (Ленина) (72) В.А.Семенов, А.М.Смирнов и Е.П,Угрюмов (53) 621 317,757(088.8) (56) Аналоговые и цифровые интегральные схемы. /Справочное пособие под ред, Якубовского С.В. — М.: .Радио и связь, 1984.
Авторское свидетельство СССР
1! 815669, кл. G 01 R 23/16, 1981, (54) АМПЛИТУДНО-ФАЗОВЫЙ АНАЛИЗАТОР
ГАРМОНИК (57) Изобретение относится к электроиэмерительной технике, Является, дополнительным к авт. св. СССР
9 815669. Цель изобретения — расширение функциональных возможностей .
В устройство, содержащее генератор
1 синусно-косинусного напряжения, операционный усилитель 3, блок 4 цифрового управляемого сопротивле " ния, блок 5 цифровой управляемой проводимости, аналоговые ключи 7-11, для достижения цели введены аналоговый ключ 1?, резистор 13, компаратор 14, триггер 15, одновибратор 16, логический элемент И-НЕ 17, счетчик
18, регистры 19, 20. Устройство позволяет дополнительно к аналоговым значениям представлять результаты измерения амплитуды и фазы в цифровом виде. При использовании устройства в качестве автономного измерительного прибора наличие кодовых выходов позволяет применять цифровые индикаторные и запоминающие устройства, что приводит к расширению области применения. 5 ил.
1272272
Изобретение относится к электроизмерительной технике, Цель изобретения — расширение. функциональных возможностей за счет получения дополнительно к аналоговым значениям амплитуды и г аэь также и цифровых значений амплитуды и фазы.
На фиг, 1. показана принципиальная схема предлагаемого устройства, на фиг, 2 — принципиальная и функциональная схемы генератора синуснокосинусного напряжения, на фиг. 3 схемные реализации блока цифровой управляемой проводимости и его эквивалентная схема, на фиг. 4 — схемные реализации блока цифрового управляемого сопротивления, на фиг, 5временные диаграммы, поясняющие работу устройства, Амплитудно-фазовый анализатор гармоник содержит (фиг, 1) генератор синусно-косинусного напряжения, компаратор 2, операционный усилитель
3 блок 4 цифрового управляемого сопротивления, блок 5 цифровой управляемой проводимости, конденсатор 6, аналоговые ключи 7-12, резистор 13, компаратор 14, триггер 15, одновибратор 16, логический элемент И-HF. 17, счетчик 18, регистры 19 и 20.
Вход аналогового ключа 7 подключен к первому входу устройства, первый выход которого через аналоговый ключ
8 соединен с первым выходом генератора I синусно-косинусного напряжения, выход аналогового ключа 7 через блок 4 цифрового управляемого сопротивления подключен к первому входу генератора 1 синусно-косинусного напряжения, второй вход которого гоединен с вторым входом устройства и с первым входом блока 5 цифровой управляемой проводимости, второй вход которого через аналоговый ключ 9 подключен к третьему входу устройства, выход блока 5 цифровой управля емой проводимости соединен с входом операционного усилителя 3, выход ко. торого через параллельно соединенные аналоговый ключ 10 и конденсатор 6 подключен к выходу блока 4 цифровой управляемой проводимости и через аналоговый ключ 11 — к второму выходу устройства, второй выход генератора I синусно-косинусного напряжения соединен с входом компаратора 2, третий вход устройства через после.— довательно соединенные аналоговый ключ 12 и резистор 13 соединен с первым входом генератора I синусно-косинусного напряжения, первый выход которого соединен с входом компаратора !4, выход которого соединен с первым входом регистра 20, второй
BxGfJ, которого связан с выходом триггера 15, выход компаратора 2 соеди1О нен с первыми входами регистра 19 и триггера 15 и входом одновибратора
I6, выход которого соединен с первым входом логического элемента И1!Е 17, выход которого соединен с
IS первым входом счетчика 18, четвертый вход устройства соединен с вторыми входами триггера 15, регистра
19 и логического элемента И-НЕ 17, пятый вход устройства соединен с
2р вторым входом счетчика 18, выход которого соединен с третьими входа. ми регистров 19 и 20, выход регистра 20 соединен с третьим выходом устройства, выход регистра 19 сое- динен с четвертым выходом устройства, третий вход триггера 15,второй вход компаратора 2 и второй вход компаратора 14 соединены с общей шиной.
Генератор 1 синусно-косинусного напряжения (фиг. 2с ) содержит операционные усилители 21 и 23, аналоговые ключи 24-28, блоки 29 и 30 цифроуправляемой проводимости, резисторы 31 и 32, конденсаторы 33 и
34, блок 35 цифроуправляемого со° противления, резистор 36 и аналоговый ключ 37. Ключи 24 и 26 позволяют отключать входные цепи интегра40 торов, переводя их в режим хране— ния, ключи 25 и 28 предназначены для установки нулевых начальных условий на интеграторах, ключ 27 коммутируeò Входной сигнал.
В устройстве генератор работает
45 в двух режимах.
На принципиальной схеме генератора (фиг. 2г1) первый интегратор
38 образован операционным усилителем 21, конденсатором 33 и блоком
29 цифровой управляемой проводимости, второй интегратор 39 — операционным усилителем 22, конденсатором
34 и блоком 30 цифровой управляемой проводимости 30, сумматор 40 — операционным усилителем 23, резисторами 31 и 32, т.е. генератор может быть реализован с помощью стандартных изделий электронной техники.
1272272
Блок 5 цифровой управляемой проводимости является распространенным элементом аналого-цифровых вычислительных устройств, каноническая схема реализации которого представлена на фиг. За, Однако для построения таких блоков более удобным является испольэование(в силу воэможности изготовления их в интегральном исполнении) декодирующих резистивных 1О матриц 8-2R. Для выходного напряжения декодирующей матрицы 8-28 (фиг, Зо).справедлива запись
15 где U Ua„„- входное и выходное наSx пряжения декодирующей матрицы В-2R;
n — разрядность матрицы;
N — управляющий код, подаваемый на матрицу;
R — выходное сопротивление сетки; сопротивление нагруз- 25 ки.
Эквивалентная схема декодирующего преобразователя на основе матрицы
R-28 со стороны входного зажима представлена на фиг. 3 6. Если выход матрицы R-28 является потенциально заземленной точкой, а именно такому случаю соответствует применение ее в качестве элемента входной цепи решающего усилителя, то эквивалентная проводимость УЙ определяется выраже- нием
Isbix
Й )) В )й (2) в)
40 откуда следует, что на основе сетки
В-2R возможно построение эквивалента цифровой управляемой проводимости.
Коэффициенты передачи операционных усилителей 21 и 22 при этом (фиг.2с)):45
YN9 (3)
С, С„В
Yixlo N эг= = ° (4
С14 В С14 2
Где УЙ9 Y„эквивалентная проводи
Й9 Н)0 мость блоков цифровой управляемой проводимости
29 и 30 (фиг. 2a);
С С вЂ” емкость конденсаторов 33 55
)9 ° 14 и 34 (фиг. 2о),.
Таким образом, коэффициенты передачи интеграторов а1 и а могут иэгде N — управляющий код (обратный) блок 4 цифрового управляемого сопротивления;
m — разрядность блока.
Переход к обратному коду в выражении (5) связан с тем, что для современных интегральных аналоговых ключей замкнутое состояние обеспечивается при уровне логической 1 на входе управления ключа.
Коэффициент передачи сумматора а4 (фиг..2а а ) с учетом выражения (5) оказь)вается равным
RÄ 8„2 -1 R„ (6)
R)x т ° е ° может изменяться под воздействием управляющего кода блока 4 цифрового управляемого сопротивления.
Коэффициент передачи сумматора (фиг. 2 а,b } ll
В а =
81г (7) устройство определяет амплитуду
С „и фазу (1 „для гармоники входного сигнала U(t) в соответствии с
Bb)p аж ели ям) ):
c,= -ив.,+b„; (8) (к =arctic -- +пи, (9) ь„ ак где т а„= -- J U(t)cos2uk — dt (10) о т о
1„= —,JИ.,kin2lk -, 6k, ill) о
n=0 при aÄ> 0, и=! при а с 0; к
Т вЂ” период входного сигнала, с, k — номер гармоники.
Вычисленш-.;е амплитуда и фаэа представляются в устройстве в виде напряже)1)1я; (12) т1 =С
Ск "К меняться под воздействием управляющего кода.
Схема четырехразрядного блока 4 цифрового управляемого сопротивления (фиг, 4) может быть реализована с использованием дискретных резисторов и аналоговых ключей, подобных указанным ° Сопротивление блока 4 описывается выражением
ВЙ=-р--158=ИВ,(5) 1272272
4 где U(p) — входное напряжение устройства в операторной форме, Учитывая, что выходное напряжение второго интегратора (13) 1(1р =1(1с 0 к р
N =М,! ср„, (14) где М, — масштабный коэффициент по !С амплитуде для цифрового выхода, 1/В;
М вЂ” масштабный коэффициент по фазе для цифрового выхода, 1/рад. !5
Устройство работает следующим образом.
Весь линейчатый амплитудно-фазовый спектр вычисляется за время цикла, Цикл состоит из К выполняемых 26 последовательно во времени подциклов, в каждом иэ которых вычисляется амплитуда и фаза .очередной гармоники.
Каждый подцикл содержит четыре такта разной длительности. Функционирование предлагаемого устройства в первом-втором тактах происходит так же, как в известном. Обозначение вида 0 в дальнейшем соответству- 30 ет началу отсчвта времени в 1 м такте.
В первом такте на всех интеграторах устройства устанавливаются нулевые начальные условия (фиг. 5, ин35 тервал 0,-02), что достигается.замыканием ключей 10 (фиг. 1) и 25, 28 (фиг. 2а) на время, достаточное для полного разр- а конденсаторов 6 (фиг. 1) и 33, 34 (фиг. 2а), ключи
7, 9, 12 (фиг ° 1), 24 и 26 (фиг. 24) разомкнуты.
Во втором такте вычисляются коэффициенты разложения в ряд Фурье а„ и Ь„, т.е. реализуются соотношения (10) и (11). Для этого входной
45 сигнал U(t) подается на вход генератора синусно-косинусного напряже-(, ния через замкнутый ключ 7 (фиг, 1), Ключи 24 и 26 (фиг, 2a) замыкаются, соединяя интеграторы и сумматор в замкнутое кольцо, ключи 25 и.28 (фиг. 2а)разомкнуты.
Уравнение для выходного напряжения первого интегратора (фиг. 2о) в операторной форме (18) Положим (20) 2кk
=а
T (21 ) аг (22) а
1 (23а) (236) и,(р)=- - - (-.,v (v)-;.,р(р)), (is) Ц =ш ц„, где m — масштабный коэффициент по фазе для аналогового выхода, В/рад, и дополнительно s виде кода:
U„(p)=- U„(p), (16) подстановкой выражения (16) в формулу (15) получают уравнение замыкания:
8, 8.2 8. а, 84 (р ) =- — 1 - — - - — U (р ) + — — — U(p )
P Р (!7)
Аналогично получают для выходного напряжения второго интегратора:
8., à2 яq
U (p)=- -- — — - - U (p)22,г 21 а, а, а4 — — — — — — — U(p) р 2
Из выражений (17) и (18) получают систему уравнений: (p)=a. a4 у+ U(p) (19а)
2. Ъ (р) - -- -- --4- U(p) (196)
22 p +à, à . 8, При этом из выражения (19) U (p) = — ††- 0(р) (1к Р
2i k 4 p2+(Д . ) )к к
22 р2 .(< Я 2
Из таблицы функций, преобразованных по Лапласу, извлекают:
1, (††---)=cosa t (24) р
2+ К Р () (- — — ")(=я пи t. (25) к
Воспользуемся теоремой свертывания
Ф
1 (р, (р) Fz(v)7= Jf (). f (t-t)st, (26)
О и преобразуем выражение (23) с учетом выражений (24) и (25) во времен-. ную область:
U ()= --"- (и(7)сояо (t-i)d"=
kт( к о, 1 к Г
-, (co s(Bent J 0(7 ) соя о„2 d c+
1272272 г
+sino,t j U()sinrs„"sdT); (27а) о>
1) (t) — -"-"- j U(<,)sinu„(t- )а = гг К "7( ог
1
1сояы t I U() sinu„ d к
02
-sintl,t f 17(Е)co è,"d"). (27 )
О1
Пусть длительность такта равна периоду входного сигнала Т. По окончании такта выходные напряжения интеграторов равны:
Т
U (T)cc —" 1 cosu, T J U()coors, d.+
К(1 1
+sin<„T J U() я »(.) -„д . о
Т 7 ()= (cosQ,T) ц(;)sinn ",d
Х2 КН
02 (28б)
-sinu„T J 1)(7 ) сову„Сс) ь .
01
С учетом выражений (21) и (22), получаем:
Q„21 К 2
Кк тЯ т сояу „Т=со я2(1 k-=1, я.7. пц кт= я 1 пЖ К=О .
Окончательно
U (Т)= — ) U((, )сояакТdd=U ; (29а)
2 (2.1
01
U (Т)= — J U(<)sing„dC=U . (29б)
2 1
Таким образом, в рассмотренном режиме генератор 1 синусно-косинусного напряжения реализует пару преобразований Фурье (10) и (11) °
Во втором такте дополнительно вводимые схемные элементы участия в работе не принимают. На четвертый ,вход устройства (вход нРазрешение счета") подается напряжение логического "011. Этот сигнал воздействует непосредственно на вход управления приемом данных DE (data enable — соответствует вместе соединенным входам 1 и 23 регистра) второго регистра 19, переводя его в режим хранения данных. Кроме того, этот сигнал, воздействуя на вход установки в "1" триггера 15 (вход H), устанавливает этот триггер в состояние логического "0 по инверсному выходу, кото55
Ш1- — К
U),. (32) (2 К
Уравнение (32 ) им - j0,7) два р е()(е((и я: рый соединен с входом DE первого регистра 20. Таким образом во втором такте регистр 20 также сохраняет ранее записанную информацию. Наконец, сигнал "Разрешение счета" переводит выход логического элемента И-НЕ 17 в состояние "l" что обеспечивает установку счетчика 18 во втором такте в исходное нулевое сос 0 тояние.
В качестве сигнала "Разрешение счета" может быть использован, например, проинвертированный сигнал управления аналоговым ключом 7 из
t5 схемы известного устройства.
В третьем такте известное устройство реализует соотношения (8) и (9), т.е. выполняет операцию построения вектора по двум составляющим
20 (преобразование координат иэ прямоугольной системы в полярную).
В этом такте анализируемый сигнал на входе генератора 1 синуснокосинусного напряжения не подается
25 (ключ 7 разомкнут, ключи 24 и 26 замкнуты, ключи 25 и 28 разомкнуты).
При этом генератор переходит в режим свободных колебаний, моделируя закон изменения прямоугольных сосЗО тавляющих вектора U заданного начальными координатами Ua « U(, во вращающейся с угловой скоростью ц системе прямоугольных координат (фиг. 7а,о):
35 U (t)=U (О, )cosset+U (О, )sinut; (30а)
U (t)=-1) (О ) sinut+U (О ) cosset,(30б) где а — частота собственных колебаний генератора.
Учитывая,что начало этого такта соответствует окончанию предыдущего, т. е.
U„(o =U(1 ; (.)12(О )=U(), приводят выражение (30) к виду
45 U (t)=Б сояц1+1(sinzt (31а) (.) (т )=-Ц, slngt+Li cosQt. (31б)
В некоторый момент времени О 14(t )=О, при этом из урав»е»ия (316) получают 1272272 +naj =U (37) (33а) 1 Ць arctic -- 1 у 11о „ t = -(arctic — "- +t ). (33б) г И . 130„ пропорционально Из сравнения (37) масштабный логового выхода к ° выражений (12) и коэффициент для анапо фазе Физически это означает, что выходное напряжение второго интегратора за период свободных колебаний проходит через нуль дважды. В соответствии с уравнением (9) при U „ p 0 в качестве решения должно быть принято уравнение (33а), при U аΠ— уравнение (33б). Схема выби.рает правильное решение автоматически если дополнительно потребою с вать, чтобы в момент решения t, выходное напряжение второго интеграто,ра, переходя через нуль, меняло знак с минуса на плюс. При этом момент времени -t отмечается положительным l перепадом напряжения ("О"-"1") на выходе компаратора 2 (фиг. 5д), а t. = -(д,гс1 --"- +nii), (34) Ub Ц n=0 при U Äz О и n=l при У„к. О. Таким образом, интервал от начала такта до указанного момента пропорционален искомой фазе анализируемой гармоники. Этот интервал преобразуется в напряжение, как в известном устройстве и дополнительно в код ° Преобразование интервал-напряжение выполняется в этом же такте третьим интегратором на основе операционного усилителя 3 (фиг. 1)„ключ 9 замкнут, ключ 10 разомкнут): (t, ) =a 11 . (35) где U - напряжение опорного источника постоянного напряжения, В; (36) «С-, коэффициент передачи трес тьего интегратора, с Y .эквивалентная проводимость блока 5 цифровой управляемой проводимости определяемая из выражения (.2),См, С вЂ” емкость конденсатора, Ф. В момент времени t, выходное напряжение третьего интегратора из выражений (35) и (34) с а с Ць (t, )=д. U ° t, = - U а,rctg(--"- )+ Ца„ m=-- - U а5 q с,1 о (38) Частота собственных колебаний генератора (фиг. 2) (39) аг а и при выполнении условий (20) и (21) дг (40) С учетом формул (2)-(4), (36) имеем: Я = (41) С с С1 r,„NC„ m = — — - — ° U = ---,— . (42) Сб йч 1с9 6 Выражение.(42) позволяет определить масштабный коэффициент по фазе для аналогового выхода, из него следует также вывод о том, что для независимости m< от номера гармоники достаточно подавать на входы управления блоков 5 и 29, 30 одинаковые коды N. В предлагаемом устройстве в третьем такте на вход N подается код N,, обеспечивающий настройку генератора на первую гармонику(=О,), Из 35 уравнений (2) и (41) 20 2 сс НС „сп 2сс ВСсе п N = ----- 2 = ††--- 2 . (43) Т T N(t )=t ° f = ---(arctg(— "- +na(= оп 1.1Ьк ап п<д, (17 ок В момент времени t размыкается 40 ключ 9, а ключ 11 замыкается, передавая U на второй выход устройства. В этом такте определяется и значение фазы в цифровой форме. 45 Сигнал "Разрешение счета" прини мает значение логической "1" (фиг,55) Напряжение на выходе одновибратора 16 нормально имеет значение логической "1", соответственно при этом выход логического элемента И-НЕ 17 приобретает значение. логического "0". При этом счетчик 18 подсчитыва-, ет импульсы опорной частоты Гд„ (фиг.5 г, y). В момент времени t чи5S сло, накопленное в счетчике, оказывается равным 1272272 Гоп т =-- — у=И к Р (44) он у Ч 2н (45) 30 причем 35 (47) 45 б I аб дП Ъ U,-а, а6 (51) Иэ сравнения выражений (14) и (44) масштабный коэффициент по фазе для цифрового выхода Положительный перепад на выходе I компаратора 2 в момент времени t (фиг. 5д), поступая на динамический тактовый вход регистра 19 обеспечивает считывание кода N иэ счетчика 18 в регистр 19. Кроме того, укаэанный перепад запускает одновибратор 16, на выходе которого формируется короткий импульс отрицательной полярности U (фиг.5e). Этот импульс инвертируется логическим элементом И-НЕ 17 (на втором входе элемента логическая "1") и сбрасывает счетчик 18 в исходное нулевое состояние, подготавливая его к- работе в новом такте. В третьем такте определяется и значение амплитуды в аналоговой форме, Преобразуем уравнение (31а) к виду U ü(t ) 11д co sgt+U s 1п U » U „ со s (ut-cp„), (46 ) П » tev= » » Ц к Согласно выражению (32) в момент 1 времени t 1.1ь» t g(at Ua» откуда следует, что t =q„v I к Ъ„с»> т.е. в момент времени t выходf ное напряжение первого интегратора (фиг. 2) равно амплитуде k-A гармоники исследуемого сигнала. Замыкание в указанный момент времени ключа 8 позволяет передать значение амплитуды в форме напряжения в регистрирующее устройство,. Продолжительность третьего такта является величиной переменной, изменяющейся в пределах 0-T в за- . висимости от.начальной фазы k-й гармоники. Четвертый такт в предлагаемом устройстве требуется для определения значения амплитуды в цифровой форме. Начало четвертого такта отмечается сменой состояния триггера 15 под воздействием положительного перепада на выходе компаратора 2 на вход синхронизации (тактовый) триг10 гера, Состояние логической "1" на инверсном выходе триггера 15 разрешает запись информации в регистр 20. Ключи 7, 9, 10 разомкнуты (фиг,. 1), ключ 9 (фиг. 1) замкнут. B генера 15 торе 1 синусно-косинусного напряжения (фиг. 2) ключи 25, 26 и 28 разомкнуты, ключи 24 и 26 замкнуты. В этом такте напряжение, равное амплитуде k-й гармоники (47), преоб20 разуется в результате "списывания его напряжением опорного источника в пропорциональный временной интервал. Напряжение на выходе первого интегратора линейно изменяется до 25 нуля по закону: U„(t) =U„(04 )-..".-..,э с Uî, (48) где U,(04)=U — напряжение на выходе первого интегратора в начале первого такта, В; Н4 а = -- — коэффициент передаб R чи сумматора (фиг.2) по третьему входу; а, — коэффициент передачи первого интегра- . тора, с, определяемый формулой (3), напряжение опорного источника, В ° В момент времени t напряжение Н на выходе первого интегратора равно нулю, при этом из выражения (47): е((4) с» (49) Б ° а, ° а Б s., а В начале четвертого такта счетчик 18 сбрасывается в исходное нулевое состояние, поэтому число, накопленное в счетчике 18 на момент времени t МасштабньпЪ коэффициент по циАрosn55 му выходу 1272272 В момент перехода выходного напряжения первого интегратора через нуль t" компаратор 14 изменяет свое состояние с "О" на "1" (фиг. 5ж). Этот перепад, поступая на вход синхронизации (тактовый) регистра 20, обеспечивает считывание кода N из счетчика 18. Этим тактом подцикл заканчивается. Далее, если это необходимо, начина- 10 ется новый подцикл, в котором вычисляется другая гармоника. При практической реализации в конкретной элементной базе часть дополнительных элементов может быть ис- f5 ключена. Например, для сброса установки в "О" счетчика может быть дополнительно использована запись в счетчик числа 0000 (в двоичной системе счисления) с использованием со- 20 ответствующих входов микросхемы. При этом исключается логический элемент И-НЕ. Одновибратор мо ет быть реали.зован на основе неиспользованных .триггера, логических элементов, ком- 25 паратора, т ° е. без привлечения дополнительных аппаратурных средств, Таким образом, получение результатов измерения в форме кода достигается практически лишь введением счетчика и двух регистров. При использовании одного аналогоцифрового преобразователя для хранения кода также должны быть использованы регистры. В итоге имеем вместо ,аналого-цифрового-.преобразователя. 35 счетчик, который значительно более дешев и надежен„Хроме того, известные од нокристальные аналого — цифровые преобразователи тербуют значительных допол 40 нительных аппаратурных затрат для фор мнрования управляющих сигналов, ста-. бильного опорного напряжения и т,д, Предлагаемое устройство позволяет дополнительно к аналоговым значениям представлять результаты измерения амплитуды и фазы в цифровом виде. При этом становится возможным использование известного устройства 50 в управляющих и измерительных системах с цифровой формой представления информации, что существенно расширяет его область применения. При использовании устройства в качестве автономного измерительного прибора наличие кодовых выходов позволяет применять цифровые индикаторные и запоминающие устройства, что также приводит к расширению области применения, Формула изобретения Амплитудно-фазовый анализатор гармоник по авт.св. Ф 815ÜÜ9, о т л ич а ю шийся тем, что, с целью расширения функциональных возможностей, в него дополнительно введены аналоговый ключ, резистор, компаратор, триггер, одновибратор, логический элемент И-НЕ, счетчик, первый и второй регистры, причем третий вход устройства через последовательно соединенные аналоговый ключ и резистор соединен с первым входом генератора синусно-косинусного напряжения, первый выход которого соединен с входом дополнительного компаратора, выход которого соединен с первым входом первого регистра, второй вход которого связан с выходом триггера, выход компаратора соединен с первыми входами второго регистра и триггера и входом одновибратора, выход которого соединен с первым входом логического элемента И-НЕ, выход которого соединен с первым входом счетчика, четвертый вход устройства соединен с вторыми входами триггера, второго регистра и логического элемента И-НЕ, пятый вход устройства соединен с вторым входом счетчика, выход которого соединен с третьими входами первого и второго регистров, выход первого регистра соединен с третьим выходом устройства, выход второго регистра соединен с четвертым выходом устройства, третий вход триггера, второй вход компаратора и второй вход дополнительного компаратора соединены с общей шиной. 1272272 )272272 l272272 d) Par «ие g) m г)Я, Иь У Ю к ипаАи<п Тираж 728 Подписно е BHHH1IH Государственного комитета СССР по делам изобретений и открытий 113035, Москва, 8-35, Рауп ская наб., д ° 4/5 Заказ 6335/45 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 Составитель И. Янус евский Редактор И.Николайчук Техред А.Кравчук Корректор M,Максимишинец