Устройство коммутации абонентских линий

 

Изобретение может быть использовано в автоматических цифровых коммутационных системах с микропроцессорным управлением. Цель изобретения - coкpap eниe :времени установления соединения абонентских линий. Устройство содержит коммутационное поле (КП) 2 и узел 1 управления, состоящий из элемента 3 памяти, двух буферных регистров 4 и 5, клапана 6, генератора 7 тактовых импульсов, двоичного счетчика .8 адреса, коммутатора (к) 9, блока 10 памяти (БП) и дешифратора 11. Информация с выхода счетчика 8 через К 9 поступает на адресные входы БП 10, обеспечивая последовательное считывание информации из всех ячеек памяти. Дпя осуществления записи информации в БП 10, на его вход записи подается сигнал с выхода клапана 6. С выходов БП 10 информация поступает в дешифратор 11 , который управляет работой электронных ключей в КП 2. Цель достигается введением клапана 6 и К 9, с помощью которых уменьшается время доступа к ячейкам БП 10. 1 ил. ё СП

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1277434 А 1

iso 4 Н 04 4 11/04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

»

Ъ

»

Н А BTOPGHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 3829836/24-09 (22) 24.12.84 (46) 15.12.86. Бюл. У 46 (71) Московский ордена Трудового

Красного Знамени электротехнический институт связи (72) А. С. Аджемов, М. Ю. Савицкий и Ю. И. Филюшин (53) 621.395.44(088.8) (56) Патент США М 4286!19, кл. Н 04 Q 11/04, 1981, Статья "Mikrorechnergestenerter

Vermiltlungsmodul nach dern Zeiteilungsprinzip", Н. Petasch, "Fernmeldetechnik" 21. 1981, Н. 1, 8 1О. (54) УСТРОЙСТВО КОММУТАЦИИ АБОНЕНТСКИХ ЛИНИЙ (57) Изобретение может быть использовано в автоматических цифровых коммутационных системах с микропроцессорным управлением. Цель изобретения — сокращение.:времени установления соепинения абонентских линий.

Устройство содержит коммутационное поле (КП) 2 и узел 1 управления, состоящий из элемента 3 памяти, двух буферных регистров 4 и 5, клапана 6, генератора 7 тактовых импульсов, двоичного счетчика 8 адреса, коммутатора (К) 9, блока 10 памяти (БП) и дешифратора 11. Информация с выхода счетчика 8 через К 9 поступает на адресные входы БП 10, обеспечивая последовательное считывание информации из всех ячеек памяти. Для осуществления записи информации в БП 10 на его вход записи подается сигнал с выхода клапана 6. С выходов БП 1 0 информация поступает в дешифратор 11, который управляет работой электронных ключей в КП 2. Цель достигается введением клапана 6 и К 9, с помощью которых уменьшается время доступа к ячейкам БП 10. 1 ил.

1277434 ходное состояние.

55

Изобретение относится к связи и может быть использовано в автоматических цифровых коммутационных системах с микропроцессорным управлением.

Цель изобретения — сокращение времени установления соединения абонентских линий путем уменьшения времени доступа к ячейкам блока памяти.

На чертеже приведена структурная электрическая схема устройства коммутации абонентских линий.

Устройство коммутации абонентских линий содержит узел 1 управления, коммутационное поле 2. Узел 1 управ ления содержит элемент 3 памяти, первый и второй буферные регистры 4и 5, клапан 6, генератор 7 тактовых импульсов, двоичный счетчик 8 адреса, коммутатор 9, блок 10 памяти, дешифратор 11.

Устройство коммутации абонентских линий работает следующим образом.

Узел 1 управления служит для распределения управляющих сигналов между различными точками коммутации; коммутационное поле 2 — для коммутации абонентских линий, первый .и второй буферные регистры 4 и 5 — для запоминания информации, поступающей от микропроцессора; элемент 3 памя" ти — для записи контрольного бита, выдача которого через клапан 6 с инверсным входом разрешает считывание информации из первого и второго буферных регистров 4 и 5 и запись ее в блок 10 памяти, генератор 7 тактовых импульсов — для управления рабо-. той дешифратора 11, клапана б, двоичного счетчика 8 адреса, коммутатора 9; двоичный счетчик 8 адреса— для последовательного считывания информации из блока 10 памяти;.коммутатор 9 — для подключения к одному и тому же входу блока 10 памяти выходов первого буферного регистра 4 и двоичного счетчика 8 адреса; блок 10 памяти — для хранения информации об установленных соединениях в коммутационном поле 2; дешифратор 11 — для дешифрации двоичной информации из блока 10 памяти и посылки управляю-. щего сигнала к соответствующим точкам коммутации коммутационного поля 2.

Под действием импульсов генератора 7 тактовых импульсов переключается двоичный счетчик 8 адреса и информация с его выхода через коммута5

35 тор 9, вход которого стробируется импульсами генератора 7 тактовых импульсов, поступает на первые адресные входы блока 10 памяти, обеспечивая тем самым последовательное считывание информации из всех ячеек памяти. С выходов блока 10 памяти информация поступает на входы дешифратора 11. При наличии на стробирующем входе дешифратора 11 сигнала от генератора 7 тактовых импульсов на соответствующем выходе дешифратора 11 появляется импульс, который управляет работой электронных ключей в коммутационном поле 2.

При необходимости установить новое соединение микропроцессор записывает во второй буферный регистр 5 номер абонента, а в первый буферный регистр 4 — номер временной последо вательности, которая предоставляется этому абоненту. Контрольный бит, сигнализирующий и возможности произведения считывания информации из первого и второго буферных регистров 4 и 5, записывается в элемент 3 памяти. Сигнал с выхода элемента 3 памяти подготавливает к открыванию клапан 6, который открывается при отсутствии на его инверсном входе сигнала от генератора 7 тактовых импульсов. Сигнал с выхода клапана 6 подается на вход записи блока 10 памяти для осуществления записи в него информации, на входы первого и второго буферных регистров 4 и 5 для осуществления считывания из них информации и на вход "Установка О" элеМента 3 памяти, возвращая его в исТаким образом, перезапись информации из второго буферного регистра

5 в блок 10 памяти происходит по адресу, записанному в первом буферном регистре 4 между моментами считывания из блока 10 памяти. При этом запись новой информации в буферные регистры 4 и 5 может быть произведена сразу же после считывания предыдущей информации в блок 10 памяти. Максимальное время задержки записи информации в блок 10 памяти равно длительности тактового импульса. формулаизобретения

Устройство коммутации абонентских линий, содержащее коммутационное по1277434

Составитель Г. Лерантович

Редактор И. Касарда Техред М.Ходанич Корректор И. Эрдейи

Заказ 6763/59 Тираж 624

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 ле, к входам которого подключены выходы узла управления, состоящего из первого и второго буферных регистров, элемента памяти, генератора тактовых импульсов, двоичного счетчика адреса, блока памяти и дешифратора, к стробирующему входу которого и входу двоичного счетчика адреса подключен выход генератора тактовых импульсов, при этом выходы второго буферного регистра подключены к входам данных блока памяти, выходы которого подключены к входам дешифратора, выходы которого являются выходами узла управления, о т л и ч а ю щ е е с я тем, что, с целью сокращения времени установления соединения абонентских линий путем уменьшения времени доступа к ячейкам блока памяти, в него введены клапан и коммутатор, выходы которого подключены к адресным вхо-5 дам блока памяти, к входу записи которого и входам элемента памяти, первого и второго буферных регистров подключен выход клапана, к прямому входу которого подключен выход эле1о мента памяти, при этом выход генератора тактовых импульсов подключен к инверсному входу клапана и стробирующему входу коммутатора, к первым и вторым входам которого подключены

1> соответственно выходы двоичного счетчика адреса и первого буферного регистра.

Устройство коммутации абонентских линий Устройство коммутации абонентских линий Устройство коммутации абонентских линий 

 

Похожие патенты:

Изобретение относится к системе связи и обеспечивает достижение наивысшего качества обслуживания пользователей в среднем во всей многопользовательской системе связи за счет управления скоростью передачи данных использователем многопользовательской системы связи

Изобретение относится к системе связи и в частности к асинхронной распределенной сетевой системе для реализации тактовой синхронизации, основанной на временной информации, принимаемой от спутника связи глобальной спутниковой системы местоопределения (GPS)

Изобретение относится к системам связи, а более конкретно к системам с возможностью одновременной передачи радиовещательных программ различными станциями

Изобретение относится к вычислительной технике и может использоваться в узлах коммутации сообщений (пакетов) сети передачи данных автоматизированной системы управления

Изобретение относится к средствам и способам коммутации в телекоммуникационных системах, в частности к переключателю и способу выполнения операции переключения с однобитовым разрешением в цифровой телекоммуникационной системе

Изобретение относится к способу и системе радиосвязи для передачи информации посредством пакетов асинхронного режима передачи (стандарта АТМ) через интерфейс радиосвязи между базовыми станциями и мобильными станциями

Изобретение относится к процессору сигнализации коммуникационной системы, предназначенному для обработки сообщений сигнализации Системы Связи # 7 для выбора виртуальных соединений асинхронного режима передачи (АРП) и выработки управляющих сообщений, указывающих на выбранные виртуальные соединения АРП

Изобретение относится к области передачи и обработки сообщений связи, конкретнее к системе для ограничения межсетевого обмена вызова между множеством сетей с различными формами
Наверх