Устройство для передачи и приема сигналов дельта-модуляции

 

Изобретение относится к вычислительной технике. Его применение в системах передачи данньк с дельтамодуляцией (дм) позволяет повысить п пропускную способность. Устройство для передачи и приема сигналов ДМ состоит из передающей 1 и приемной 2 сторон. Передающая сторона устройства содержит регистр 3 сдвига и триггер 5, приемная сторона устройства содержит регистр 6 сдвига, элемент И 7 и триггер 8. Введение на передающую сторону 1 мажоритарного элемента 4 обеспечивает кодирование входного ДМ-сигнала на втрое меньшей тактовой частоте, при этом искажения сигнала на выходе приемной стороны 2 не влияют на разборчивость передаваемого речевого сигнала . 1 ил. (О С/) с п

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5П 4 Н 03 M 7/32 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3921959/24-24 (22) 01.07.85 (46) 15.03.87. Бюл. ¹ 10 (72) П.И,Варкан (53) 621.376 ° 56(088.8) (56) Авторское свидетельство СССР № 832717, кл. Н 03 M 3/02, 1979.

Дельта-модуляция. Теория и применение. М.: Связь, 1976, с. 223, рис. 8. 17. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ

И ПРИЕМА СИГНАЛОВ ДЕЛЬТА-МОДУЛЯЦИИ (57) Изобретение относится к вычислительной технике, Его применение в системах передачи данных с дельтамодуляцией (ДМ) позволяет повысить

Ы 1297233 А 1 пропускную способность. Устройство для передачи и приема сигналов ДМ состоит иэ передающей 1 и приемной 2 сторон. Передающая сторона устройства содержит регистр 3 сдвига и триггер 5, приемная сторона устройстьа содержит регистр 6 сдвига, элемент И 7 и триггер 8. Введение на передающую сторону 1 мажоритарного элемента 4 обеспечивает кодирование входного ДМ-сигнала на втрое меньшей тактовой частоте, при этом искажения сигнала на выходе приемной стороны 2 не влияют на разборчивость передаваемого речевого сигнала. 1 ил. г

Продопже

1297233

Т а б л и ц а 2

Хс

У.

0

0

Изобретение относится к вычислительной технике и может использоваться в системах передачи данных с помощью дельта-модуляции (ДМ).

Цель изобретения — повышение про- 5 пускной способности.

На чертеже представлена функциональная схема устройства.

Устройство для передачи и приема сигналов ДИ состоит из передающей

10 и приемной сторон 1, 2. Передающая сторона 1 устройства содержит регистр 3 сдвига, мажоритарный элемент 4 и триггер 5. Приемная сторо!

5 на 2 устройства содержит регистр 6 сдвига, два элемента И 7 и триггер 8.

На чертеже обозначены информационный вход 9, первыи и второй тактовые входы 10 11 и выход 12.

Изобретение основано на том факте, что наибольшей информативностью, особенно в адаптивных кодексах,.обладают пачки однозначных символов ДИсигнала, соответствующие резким изме- 25 нениям передаваемого аналогового сигнала, тогда как чередование символов ...101010... составляет более поло вины времени в речевом сигнале (постоянный уровень или незначительные изменения сигнала).

Устройство для передачи и приема; сигналов ДК работает следующим образом.

Исходный дельта-модулированный сигнал с входа 9 поступает на информационный вход трехразрядного регистра 3 сдвига с тактовой частотой Г „„ по первому тактовому входу 10, Выходы разрядов регистра 3 сдвига соединены с соответствующими входами мажоритарного элемента 4, на выходе которого в зависимости от характера исходной последовательности формируется сигнал У по алгоритму, представленному в табл.1 (Х вЂ” текущий символ входного ДИ-сигнала; период частоты f„„„ ).

Таблиц а

С выхода мажоритарного элемента 4 преобразованная последовательность поступает на информационный вход триггера 5, где она стробируется с пониженной тактовой частотой f>< > /3 с входа 12. Преобразованная низкочастотная последовательность поступает в тракт передачи. На приемной стороне приходящая по тракту передачи преобразованная последовательность поступает на регистр 6 сдвига с частотой f „ /3. В случае однозначной информации последовательных отсчетов преобразованной последовательности на выходе одного из элементов И 7 появляется уровень " 1", которым триггер 8 устанавливается в одно из логических состояний. В случае разнозначных значений преобразованной последовательности на выходах элементов

И 7, а следовательно, на установочных входах триггера 8 — состояние

tI н

0 . В этом положении триггер 8 работает как делитель тактовой частоты f „„, поступающей на его синхронизирующий вход. Таким образом, на приемной стороне 2 реализуется алгоритм восстановления исходной последовательности, представленный в табл. 2.

129723 и з обретения

Формула

Составитель О.Ревинский

Редактор Н.Швыдкая Техред А.Кравчук Корректор M.màðîøè

Заказ 795/61 Тираж 902 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4

Как видно, описанные преобразования не являются обратимыми и характеризуются увеличением компрессии в случае медленно меняющегося исходного сигнала и уменьшением шумов квантования в паузах, так как любая случайная комбинация ...00011101;

1001100; 101010; 11010010 на передаче заменяется при восстановлении однозначной комбинации ...1010 10... 10

Влияние этих искажений на качество передачи сигнала относительно невелико и эквивалентно эффекту клиппирования при аналоговой обработке сигнала, что не отражается на разборчивос-15 ти речи.

Таким образом, ценой внесения минимальных искажений обеспечивается лонижение канальной скорости цифрового потока ДМ-сигнала в 3 раза, чем и 20 обусловлено повышение пропускной способности.

Устройство для передачи и приема сигналов дельта-модуляции, содержащее на передающей стороне триггер и регистр сдвига, информационный вход и вход синхронизации которого являют-30 ся соответственно информационным и первым тактовым входами передающей стороны устройства, на приемной сто3 4 роне — триггер, элементы И и регистр сдвига, инверсный выход первого и прямой выход второго разрядов которого подключены к первым входам соответствующих элементов И, информационный вход регистра сдвига и тактовый вход триггера являются соответственно информационным и первым тактовым входами приемной стороны устройства, о тл и ч а ю щ е е с я тем, что, с целью, повышения пропускной способности устройства, на передающей стороне введен мажоритарный элемент, прямые выходы первого, второго и третьего разрядов регистра сдвига подключены к соответствующим входам мажоритарного элемента, выход которого соединен с информационным ьходом триггера, вход синхронизации и выход которого являются. соответственно вторым тактовым входом и выходом передающей стороны устройства, на приемной стороне инверсный выход второго и прямой выход первого разрядов регистра сдвига подключены к вторым входам соответственно первого и второго элементов И, выходы которых соединены

Q соответственно с S- u R-входами триггера, вход синхронизации регистра сдвига и выход триггера являются соответственно вторым тактовым входом и выходом приемной стороны устройства.

Устройство для передачи и приема сигналов дельта-модуляции Устройство для передачи и приема сигналов дельта-модуляции Устройство для передачи и приема сигналов дельта-модуляции 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к импульсным модуляторам для преобразования комплексного входного сигнала в импульсный сигнал и способу импульсной модуляции комплексного входного сигнала

Изобретение относится к автоматике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах передачи информации

Изобретение относится к вычислительной технике и технике связи, является усовершенствованием изобретения по авт

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к автоматике и вычислительной технике и является усовершенствованием устройства по авт.св

Изобретение относится к импульсной технике и может использоваться в вычислительных системах передачи информации

Группа изобретений относится к области кодирования. Техническим результатом является увеличение степени сжатия данных. Кодек (30) включает, по меньшей мере, один кодер (10) и, по меньшей мере, один декодер (20). Кодер включает схему обработки данных для применения к входным данным (D1) одной из форм разностного и/или суммирующего кодирования для формирования одной или более соответствующих кодированных последовательностей, которую подвергают циклическому переходу относительно максимального значения и/или циклическому переходу относительно минимального значения для формирования кодированных выходных данных (D2 или D3). Декодер включает схему обработки данных для обработки одной или более частей кодированных данных (D2 или D3), выполненную с возможностью применения одного из видов разностного и/или суммирующего декодирования к одной или более соответствующих кодированных последовательностей упомянутых одной или более частей, при этом одна или более кодированные последовательности подвергаются операции циклического перехода относительно максимального значения и/или циклического перехода относительно минимального значения, для формирования декодированных выходных данных (D5). 7 н. и 37 з.п. ф-лы, 3 ил., 2 табл.
Наверх