Устройство для обращения к блокам памяти

 

Изобретение относится к вычислительной технике и может быть использовано при построении магнитны.х запо.минающих устройств ЭВМ. Целью изобретения является Г1овын1ение быстродействия и надежности устройства. Устройство для обраще 1 . ния к блокам памяти содержит регистр адреса 1, выходы которого подключены к дешифратору адреса 2, формирователи сигналов 3i - Зк (К - число выходов устройства ), переключатель 4 на транзисторах 5j - 5iK с одними 6, - бгк и другими 7( - 7гк вторичными обмотками и первичными обмотками 8j - 8гк - дополнительные ограничительные элемент, в виде резисторов 9) - 9к и ограничителы Ы 1 -цемент в виде еременного резистора 10. Одноименные концы вторич 1ых обмоток 7i 7гк каждой ары ров являются выходами I 1 -- 1 IK устройства , к котор э м г Одкл Очается а -рузка (блоки памяти ЭВМ). 1 1л. 00 О со о 00 //о //А fo

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„, 1309081 А 2 (5)) 4 G 11 С 00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ ФаЖ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

112 (61) 1112405 (21) 3920114/24-24 (22) 28.06.85 (46) 07.04.87. Бюл. № 17 (72) Ю. С. Ермолин (53) 681.327.66 (088.8) (56) Авторское свидетельство СССР № 1112405, кл. G 11 С 7/00, 1982. (54) УСТРОЙСТВО ДЛЯ ОБРАЩЕНИЯ

К БЛОКАМ ПАМЯТИ. (57) Изобретение относится к вычислительной технике и может оыть использовано при построении магнитных запоминающих устройств ЭВМ. Целью изобретения является повышение быстродействия и надежности устройства. Устройство для обращения к блокам памяти содержит регистр адреса 1, выходы которого подключены к дешифратору адреса 2, форм ироватсли сигналов 3, — 3„(К -- число выходов устройства), переключатель 4 на транзисторах 5, — 5„, с одними 6, -- 6p н друtèми 7 — 7 вторичными обмотками и первичными обмотками 8, — 8 к, дополнительные ограничительные элементы в виде резисторов 9> — 9„и ограничительный элемент в виде переменного резистора 10. Одноименные концы вторичных обмоток 7<

7 к каждой пары смежных трансформа I()ров являются выходами 11, -- 1(„устройства. к которым подкл|очается нагрузка (блоки памяти ЭВМ). 1 ил.

1309081

Форму,га изо б1>етентг

55 вниипи Заказ 14З8 44 ираж 590 !однионоо

Проивводотвенно-полиграфическое нродиринтисн г. Ужгород, у.>. !1рооктнан, 4

Изобретение относится к вычислительной технике, может быть использовано при построении магнитных запоминающих усстройств ЭВМ и является усовершенствованием устройства по авт. св. № 111240>»

Цель изобретения — повышение быстродейсгвия и надежности устройства.

На чертеже изображена принципиал»ная схема предлагаемого устройства.

Устройство для обращения к блокам памяти содержит регистр адреса, выходы которого подключены к дешифратору 2 адреса, формирователи 3, — Зак сигналов (где К вЂ” число выходов устройства), переклгочатель 4 на трансформаторах 5, — 5ак с одними бi — 6гк H другими 7,, — 7« вторичными обмотками и первичными- обмотками 8, — 8 к, дополнительные ограничительные элементы в виде резисторов

9l — 9к и ограничительный элемент в виде переменного резистора 10. Одноименные концы вторичных обмоток 7, — 7д, каждой пары смежных трансформаторов являются выходами 11> — l l„устройства, к которым подключена нагрузка 121 — 12„.

Устройство работает следующим образом.

В соответствии с кодом, поступагощим на регистр 1 и дешифратор 2, запускаются все, кроме выбра нного, форм и ровател и 3.

Предположим, что выбран формирователь

3 . Последний не работает, а формирователи

За — Зак работают. (Пару трансформаторов с выбранным формирователем 3 называют выбранной, а остальные невыбранные).

При этом по обмоткам 8а — 8а„потечет ток, который вызывает появление ЭДС lla обмотках 6 — 6» и 7 — 7« .

На выходах 11а — l l„импульсы ЭДС из-за встречного включения пар обмоток

7, и 7>, 7,. и 7, 7„,, и г,.;< компенсируготся, т.е. при подключении к ним резисторов 12> — 12к нагрузки токов (помех) в них не будет.

Если обмотки бг — - 6 < совместно с резистором 10 образуют замкнутую цепь, llo ней потечет ток, который создает падение напряжения на обмотке 61 "ðàíñôîðìàòîðà

5, неработающего формирователя 3, выбранной пары. В результате по обмоткам

7, — 7z выбранной пары трансформаторов при подключении к ней нагрузки 12, потечет ток опроса соответствующей полярности (при выбранном формирователе За потечет ток опроса противоположной полярности). Если входные обмотки 8, — Я« пар трансформаторов подключены к источникам напряжения через один из резис горов 9> — 9„, ток в обмотке 8а работагощего формирователя 3 выбранной пары устанавливается в два раза болыпе,;ем

40 в обмотках 8,, 8, -- 8 „невыбранных пар трансформаторов. Поэтому формирователь

За выбранной пары работает в активном режиме, т.е. он отдает мощность в нагрузку. Через трансформатор 6z текут ток первичной обмотки 8а, ток вторичной обмотки

7, (ток нагрузки). При иодключеггии резисторов 91 — 9к к парам входных обмоток

81 — 8гк ток в обмотке 8а работающего формирователя 3, выбранной пары всегда больше суммы токов обмоток 6, и 7,, т.е. формирователь 3z в !бранной пары работает в активном режиме.

В противном случае (обмотки 81 -- 8« пар трансформаторов не подключены к одному резистору) ток в обмотке 8 работающего формирователя 3z выбранной пары меньше суммы токов обмоток 6 и 7,, т.е. форм ировател ь Зв при этом представляет собой дополнительное сопротивление, вносимое в выходную обмотку 7, — — 7а (выход

11, ) выбранной пары.

Таким образом, подключение первичных обмоток 81 — 8«пар трансформаторов 5, — Бак к одному резистору 9, — 9к имеет решающее значение для работы и использования устройства.

Кроме этого, на коллекторах транзисторов выбранных формирователей возникают выбросы напряжений, полярность которых соответствует полярности источника напряжения, что позволяет использовать формирователи на максимальную мощностьотбирать максимальный ток при минимальном напряжении от работающHx формирователей и суммировать на выбранном (неработающем ) трансформаторе (форм и рователе) максим алыгое напряжение.

Использование формирователя на максимальную мощность позволяет использовать более маломощный формирователь (по сравнению с известным устройством ), что повышает быстродействие H надежность устройства.

Устройство для обращения к блокам памяти по авт. св. ¹ 1112405, от.гггчающееа>г тем, что, целью повышения быстродействия и надежности устройства, QHo содержит дополнительные ограничительные элементы в виде резисторов, одноименные концы перви IHhlx обмоток каждой пары смежных трансфоругатор<>в !годключены к одним выводам соответствующих дополнительных резисторов. другие выводы которых подключены к источнику питания, а одноименII»II. концы другHx BTopH !Hhlx обмоток каж;IoH пары смежных трансформаторов являются выходами устройства.

Устройство для обращения к блокам памяти Устройство для обращения к блокам памяти 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано при построении буферных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств управления блоками памяти, используемых в составе процессора цифровой вычислительной мап1ины

Изобретение относится к вычислительной технике и может .быть использовано в ЭВМ и вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано для сопряжения, блоков оперативной и постоянной памяти с произвольной выборкой с общей шиной микроЭВМ

Изобретение относится к области вычислительной техники и может быть использовано в системах управления различными объектами и технологическими процессами для запоминания и хранения информации, сохраняющейся при отключении питающего напряжения

Изобретение относится к области вычислительной техники и может быть использовано при построении буферных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано при построении буферных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств управления блоками памяти, используемых в составе процессора цифровой вычислительной мап1ины

Изобретение относится к вычислительной технике и может .быть использовано в ЭВМ и вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано в ЗУ на КМДП транзисторах для считывания информации

Изобретение относится к области вычислительной техники, в частности ,к запоминающим устройствам, может быть использовано в качестве буферного запоминающего устройства систем обработки информации и является усовершенствованием изобретения по авт

Изобретение относится к вычислительной технике и предназначено для использования в магнитных запоминающих устройствах

Изобретение относится к вычислительной технике и предназначено для использования в магнитных запоминающих устройствах
Наверх