Частотное множительно-делительное устройство

 

Изобретение относится к вычислительной технике и может быть использовано при построении устройств, формирующих сетки частот. Цель изобретения - уменьшение динамической погрешности за счет получения периодической выходной последовательности импульсов, равномерно распределенных во времени. Устройство содержит триггер 1, четыре элемента И 2-5, четыре формирователя 6-9 импульсов, четыре счетчика 10-13, два элемента 14 и 15 задержки, две группы элементов И 16 и 17, три элемента ИЛИ 18-20, три информационных входа и выход 24 с соответствующими связями. За счет попеременного подключения двух входных частотных сигналов к входам двух параллельно подключенных делителей частоты с частотой третьего входного сигнала на выходе устройства формируется равномерная импульсная последовательность, пропорциональная отношению второго входного сигнала к первому. 1 йл. S (Л со 1чЭ ел -№ 5ДЗ 13 Э

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУ БЛИН

„„Я0„„1312571 (so 4 С 06 F 7/68

ВСЕС6ЮЗ%4% .13 „",.;,,,13 ! БНБЛМО ТИА

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTQPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4004758/24-24 (22) 02.01.86 (46) 23.05.87. Бюл. й- 19 (72) Л.А.Фомин и В.К.Ухов (53) 681,327(088.8) (56) Авторское свидетельство СССР

Ф 596945, кл. G 06 F 7/68, 1976.

Авторское свидетельство СССР и 628489, кл, С 06 F 7/68, 1977. (54) IAGT0TH0E MH0IHTEJIbH0-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть использовано при построении устройств, формирующих сетки частот, Цель изобретения — уменьшение динамической погрешности за счет получения периодической выходной последовательности импульсов, равномерно распределенных во времени. Устройство содержит триггер 1, четыре элемента И 2-5, четыре формирователя 6-9 имп„льсов, четыре счетчика 10 — 13, два элемента 14 и 15 задержки, две группы элементов

И 16 и 17, три элемента ИЛИ 18-20, три информационных входа 21-23 и выход 24 с соответствующими связями.

3а счет попеременного подключения двух входных частотных сигналов к входам двух параллельно подключенных делителей частоты с частотой третьего входного сигнала на выходе устройства формируется равномерная импульсная последовательность, пропорциональная отношению второго входного сигнала к первому. 1 ил.

С:

1 1312571 2 которого соединен с входом сброса счетчика 10 и входом элемента 14 задержки, .выход которого соединен с первыми входами элементов И 16 группы, инверсные разрядные выходы счетчика 11 соединены соответственно с вторыми входами элементов И 16 группы, выходы которых соединены соответственно с установочными входами счетf0 чика 10, выход элемента ИЛИ 20 соединен с входом формирователя 9 импульсов, выход которого соединен с входом сброса счетчика 13 и входом элемента 15 задержки, выход которого соединен с первыми входами элементов И 17 группы,,инверсные разрядные выходы счетчика 12 соединены соответственно с вторыми входами элементов

И 17 группы, выходы которых соединены соответственно с установочными входами счетчика 13.

Устройство работает следующим образом.

Б исходном состоянии счетчики 10l3 обнулены, управляющий триггер 1 находится в исходном состоянии, так что на его инверсном выходе присутствует высокий потенциал, благодаря которому элементы И 3 и 5 находятся в открытом состоянии. Импульсы с частотой поступают на вход счетчика

11 с входа 22 устройства. Одновременно с этим с входа 21 устройства импульсы с частотой F через открытый элемент И 5 поступают на вход счетчика 19.

Изобретение относится к. вычислительной технике и может быть испопь.зовано при построении устройств, формирующих сетки частот.

Цель изобретения — уменьшение,цинамической погрешности за счет получения периодической выходной последовательности импульсов, равномерно распределенных во времени, На чертеже представлена функциональная схема устройства.

Частотное множительно-делительное устройство содержит триггер 1, первый, второй, третий и четвертый элементы И 2-5, первый, второй, третий и четвертый формирователи 6-9 импульсов, первый, второй, третий и четвертый счетчики 10-13, первый и .второй элементы 14 и 15 задержки, первую и вторую группы элементов И 16 и 17, первый, второй и третий элементы ИЛИ

18-20, первый, второй, третий информационные входы 21-23 и выход 24, причем первый информационный вход 21 25 устройства соединен с первыми вхоцами элементов И 2 и 5, второй информационный вход 22 устройства соеди,нен с первыми входами элементов И 3 и 4, третий информационный вход 23 30 устройства соединен с входом синхронизации триггера 1, прямой выход которого соединен с вторым входом элемента И 2, вторым входом элемента И

4 и входом формирователя 7 импульсов, выход которого соединен с первым входом элемента ИЛИ 18 и входом сброса счетчика 12, инверсный выход триггера 1 соединен с вторым входом элемента И 3, ьторым входом элемента И 40

5 и входом формирователя 6 импульсов, выход которого соединен с первым входом элемента ИЛИ 20 и с входом сброса счетчика 11, выход элемента И 2 соединен со счетным входом счетчика

10, выход переполнения которого соединен с вторым входом элемента ИЛИ

18, выход элемента И 3 соединен со счетным входом счетчика 11, выход элемента И 4 — со счетным входом счет.50 чика 12, выход элемента И 5 — со счетным входом счетчика 13, выход переполнения которого соединен с вторым входом элемента ИЛИ 20, выходы элементов ИЛИ 18 и 20 соединены с входа- 55 ми элемента ИЛИ 19, выход которого соединен с выходом 24 устройства, выход элемента ИЛИ 18 соединен с входом формирователя 8 импульсов, выход

При появлении на входе 23 устройства первого импульса управляющий триггер 1 переходит во второе устойчивое состояние, при котором на его инверсном выходе появляется низкий потенциал, а на прямом выходе — высокий потенциал, Благодаря этому элементы И 3 и 5 закрыты, а элементы

И 2 и 4 открыты. В момент переключения триггера 1 на выходе формирователя 7 импульсов формируется сигнал, который через элемент ИЛИ 18, формирователь 8 импульсов и элемент 14 задержки переписывает содержимое счетчика 11 через элементы И 16 группы, первые входы которых связаны с инверсными выходами счетчика 11, в счетчик 10, предварительно обнулив его.

Так как .состояние разрядов счетчика

11 однозначно определяется двоичным выражением числа М импульсов, записанных в нем, то те разряды, в кото1312571

Р2 F й. у

TnF„n F1 рых записан ноль, обеспечивают прохождение импульса с выхода элемента

14 задержки на выход соответствующих элементов И 16, связанных своим выходом с входом установки в "1" разрядов счетчика 10, Таким образом, коэффициент пересчета счетчика 10 равен К = N Это означает, что импульсы, поступающие на вход счетчи— ка 10 через открытый элемент И 2 с входа 21 устройства с частотой F появляются на его выходе с частотой

Р2 /N ю причем каждый импульс ° появившийся на выходе счетчика 10 через элемент ИЛИ 18, формирователь 15

8 импульсов и элемент 14 задержки, переписывает содержимое счетчика 11 в счетчик 10. Если на вход 23 устройства поступают импульсы с частотой

F>, то за время T„ = 1/Р„ одного пе- 20 риода в счетчике 11 накапливается

N = T„F èìïóëüñîâ. На выходе счетчика 10, а следовательно, и на выходе устройства происходит формирование импульсной последовательности с 25 частотой т.е. с частотой, пропорциональной от-ЗО ношению частот Р и F„, поступающих на второй 22 и первый 21 входы устройства. Частота F» входящая в формулу (1) в виде коэффициента пропор,циональности, определяет масштаб выходной частоты F . Если выбрать F

1 (например, 1 Гц, К кГц и т. д.) в зависимости от диапазона изменения частот F> и F,, то результирующая частота F в точности равна частному 40 от деления двух входных,частот Р /F

1 и по размерности совпадает с размерностью входной частоты F При э.том коэффициент пересчета первого 11 и второго 10 счетчиков должен удовлет- 45 ворять условию К вЂ” К, Ъ Р„Т, при. котором не наблюдается их переполнение, С другой стороны, длительность интервала Т„ определяет требуемую точность работы устройства, которая 50 зависит от того, являются кратными частоты F„,F2 и Р„ или нет. Если эти частоты являются кратными, то импульс в последовательности F появляется в момент переключения управ-55 ляющего триггера 1 и по своему временному положению соответствует положению очередного импульса в данной периодической последовательности.

Одновременно с появлением первого импульса на первом входе 23 устройства сразу же после опрокидывания триггера 1 начинается заполнение счетчика 12 в течение интервала времени Т, С приходом второго по истечении интервала Т„ сразу же после возврата триггера 1 в исходное состояние процесс формирования последовательности F> повторяется.

Формула изобретения

Частотное множительно-делительное устройство, содержащее триггер, первый и второй элементы И, первый и второй счетчики и первый формирователь импульсов, причем первый и.второй информационные входы устройства соединены соответственно с дервыми входами первого и второго элементов

И, третий информационный вход устройства соединен с входом синхронизации триггера, прямой выход которого соединен с вторым входом первого элемента И, выход которого соединен со счетным входом первого счетчика, инверсный выход триггера — с вторым входом второго элемента И, выход которого соединен со счетным входом второго счетчика, о т л и ч а ю щ ее с я тем, что, с целью уменьшения динамической погрешности за счет получения периодической выходной последовательности импульсов, равномерно распределенных so времени, в него введены третий и четвертый счетчики, третий и четвертый элементы И, второй,,третий и четвертый формирователи импульсов, первый, второй и третий элементы ИЛИ, первый и второй элементы задержки, первая и вторая группы элементов И, причем инверсный выход триггера соединен с входом первого формирователя импульсов, выход которого соединен с входом сброса второго счетчика, прямой выход триггера соединен с входом второго формирователя импульсов, выход которого соединен с входом сброса третьего счетчикау первый вход первого элемента

И соединен с первым входом четверто" го элемента И, выход которого соединен со счетным входом четвертого счетчика, первый вход второго элемента И соединен с первым входом третьего элемента И, выход которого соединен со счетным входом третьего счетчика, прямой выход триггера сое13125

Составитель В.русев

Техред Л. Олийнык

Редактор Н,Лазаренко

Корректор С.Черни

Заказ 1972/47 Тираж 673

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Подписное

Производственно-полиграфическое предприятие, г,Ужгород, ул.Проектная, 4 динен с вторым входом третьего элемента И, а инверсный выход — с вторым входом четвертого элемента И, выход переполнения первого счетчика соединен с первым входом первого элемен5 та ИЛИ, второй вход которого соединен с выходом второго формирователя импульсов, выход первого элемента

ИЛИ соединен с первым входом второго элемента ИЛИ и с входом третьего фор- щ мирователя импульсов, выход которого соединен с входом сброса первого счетчика и с входом первого элемента задержки, выход которого соединен с первыми входами элементов И первой >5 группы, инверсные разрядные выходы второго счетчика соединены соответственпо с вторыми входами элементов

И первой группы, выходы которых сое- . динены соответственно с установочны- 2ц ми входами первого счетчика, выход

71 6 переполнения четвертого счетчика соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом первого формирователя импульсов, выход третьего элемента ИЛИ соединен с вторым входом второго элемента ИЛИ и с входом четвертого формирователя импульсов, выход которого соединен с входом сброса четвертого счетчика и с входом второго элемента задержки, выход которого соединен с первыми входами элементов

И второй группы, инверсные разрядные выходы третьего счетчика соединены соответственно с вторыми входами элементов И второй группы, выходы которых соединены соответственно с установочными входами четвертого счетчика, выход второго элемента ИЛИ соединен с выходом устройства.

Частотное множительно-делительное устройство Частотное множительно-делительное устройство Частотное множительно-делительное устройство Частотное множительно-делительное устройство 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах контроля и сбора информации

Изобретение относится к области вычислительной техники и может быть использовано при построении устройств 64

Изобретение относится к области вычислительной техники и может быть использовано при построении устройств обработки частотных сигналов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в функциональных преобразователях информации для умножения частоты следования импульсов

Изобретение относится к вычислительной технике и может быть использовано в качестве устройства управления вычислительными процессами

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств функциональной обработки частотно-импульсных сигналов

Изобретение относится к вычислительной технике и может быть использовано при.построении арифметических устройств ЦВМ, в блоках контроля и обработки информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в преобразующей аппаратуре для аппаратного моделирования устройств с динамически изменяемыми параметрами

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и может использоваться в устройствах, обрабатывающих операнды, представленные в широтно-импульсной, частотной и кодовой формах

Изобретение относится к автоматике и вычислительной технике, а также к системам автоматического управления и может найти применение в системах числового программного управления, в измерительных и вычислительных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для цифроаналогового преобразования знакопеременного кода в частоту с возможностью цифровой коррекции, а также в вычислительных устройствах для умножения частоты следования импульсных сигналов на параллельный двоичный код

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении функциональных преобразователей, а также в специализированных вычислительных устройствах для умножения частоты следования импульсных сигналов на параллельный двоичный код

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах управления производственными процессами

Изобретение относится к автоматике и вычислительной технике, а также к системам автоматического управления и может найти применение в системах числового программного управления, в измерительных и вычислительных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть применено, в частности, для умножения частоты следования импульсных сигналов, искаженных случайными помехами

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах обработки сигналов частотных датчиков и при синхронизации сигналов в бесфильтровых анализаторах спектра
Наверх