Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное

 

Изобретение относится к преобразовательной технике и может быть использовано в системах автономного электроснабжения. Целью изобретения является повьшение точности стабилизации выходного напряжения. С выхода модуля разности кодов арифметического устройства 6 код поступает на первый вход схемы 8 сравнения кодов,на второй вход которой поступает число с выхода задатчика 7 допустимого расхождения кодов. С выхода схемы 8 сравнения кодов сигнал поступает на первые входы элементов Pi 9 и 10, на вторые входы которых поступают сигналы: на элемент И 9 - сигнал нарастания полуволны, на элемент И 10 - сигнал убывания полуволны. Таким образом, в реверсивном счетчике 11 происходит добавление единицы, если полуволна выходного напряжения нарастает, и вычитание, если полуволна убывает. Во избежании сбоев по окончании каждой полуволны, аппроксимируемой программной кривой, реверсивный счетчик И обнуляется. 4 ил,, 2 табл. 3 (Л ФигЛ

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„19206 (51) 4 Н 02 M 7/48

Му„,.„.Фц с, ОПИСАНИЕ ИЗОБРЕТЕНИЯ. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К ABTQPCHOMY СВИДЕТЕЛЬСТВУ (21) 3697253/24-07 (22) 20. 12. 83 (46) 23. 06. 87. Бюл. и 23 (72) M.À. Швынденков, Д, И. Правда, В.П, Гапченко и 10,А.Розанов (53) 62 1 . 316. 722 (088. 8) (56) Авторское свидетельство СССР

N - 505104, кл. Н 02 M 7/48, 1971, Авторское свидетельство СССР

N - 905962, кл. Н 02 M 7/48, 1982. (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПРЕОБРАЗОВАТЕЛЕМ ПОСТОЯННОГО НАПРЯЖЕНИЯ В. МНОГОСТУПЕНЧАТОЕ КВАЗИСИНУСОИДАЛЬНОЕ (57) Изобретение относится к преобразовательной технике и может быть использовано в системах автономного электроснабжения, Целью изобретения является повьппение точности стабилизации выходного напряжения. С выхода

1 модуля разности кодов арифметического устройства 6 код поступает на первый вход схемы 8 сравнения кодов,на второй вход которой поступает число с выхода задатчика 7 допустимого рас— хождения кодов. С выхода схемы 8 сравнения кодов сигнал поступает на первые входы элементов И 9 и 10, на вторые входы которых поступают сигналы: на элемент И 9 — сигнал нарастания полуволны, на элемент И 10 — сигнал убывания полуволны. Таким обра- зом, в реверсивном счетчике 11 происходит добавление единицы, если полуволна выходного напряжения нарастает, и вычитание, если полуволна убывает.

Во избежании сбоев по окончании каждой полуволны, аппроксимируемой программной кривой, реверсивный счетчик

1l обнуляется. 4 ил., 2 табл.

1 1319206

Изобретение относится к преобразовательной технике и может быть использовано в системах автономного электроснабжения.

Целью изобретения является повыщение точности стабилизации выходного напряжения при сохранении массогабаритных показателей и гармонического состава выходного напряжения.

На фиг.1 приведена функциональная схема устройства для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное; на фиг. 2 — функциональная схема блока формирования программного кодового сигнала; на фиг. 3 — функциональная схема блока формирования мгновенного значения выходного напряжения; на фиг. 4 — диаграмма выходного напряжения.

Предлагаемое устройство (фиг,1) содержит блок 1 формирования программного кодового сигнала в виде двоичного кода, значение которого пропорционально программному мгновенному значению ступенчато-аппроксимированной синусоиды, инверторный блок 2, блок 3 формирования мгновенного значения выходного напряжения, измерительный выпрямитель 4, аналого-цифровой блок 5, арифметическое устройство 6, задатчик 7 допустимого расхождения кодов, схему 8 сравнения кодов, элементы И 9 и 10, реверсивный счетчик 11.

Выход полярности полуволны выходного напряжения; блока 1 формирования мгновенного значения программного кодового сигнала соединен с управляющим входом инверторного блока 2, выполненного по схеме однофазного мостового инвертора с обратными диодами, силовой выход которого является выходом всего преобразователя, а силовой вход подсоединен .к выходу блока 3 формирования мгновенного значения выходного напряжения, выполненного в виде M последовательно соединенных по выходу силовых ячеек, каждая из которых состоит из последовательно включенных источника напряжения, управляемого ключа и подключенного параллельно к ним диода, электроды которого образуют выход ячейки, при этом величины напряжений источников пропорциональны весам двоичных разрядов управляющего кода, к выходу инверторного блока 2 подсоединен вход измерительного выпрямителя 4, 5

55 выходом подключенный по выходу аналого-цифрового блока 5, выход которого подключен к первому кодовому входу арифметического устройства 6, второй кодовый вход которого подключен к выходу программного мгновенного значения ступенчато-аппроксимированной синусоиды блока 1 формирования программного кодового сигнала, выход задатчика 7 допустимого расхождения кодов подключен к второму кодовому входу схемы 8 сравнения кодов, к первому кодовому входу которой подключен выход модуля разности (т,е. абсолютной величины разности) кодов арифметического устройства 6, выход приоритета сигнала на первом входе схемы 8 сравнения, являющейся также выходом равенства сигналов на первом и втором входах, соединен с первыми входами двухвходовых элементов И 9 и 10, суммирующий вход реверсивного счетчика 11 соединен с выходом элемента И 9, вычитающий вход реверсивного счетчика 11 соединен с выходом элемента И 10, вход обнуления реверсивного счетчика 11 соединен с выходом нулевого сигнала блока 1 формирования программного кодового сигнала, имеющего также выход сигнала нарастания полуволны, соединенный с вторым входом элемента И 9 и выход сигнала убывания полуволны,соединенный с вторым входом элемента

И 10, M-разрядный кодовый выход реверсивного счетчика 11 поразрядно соединен с М управляющими входами силовых ячеек блока 3 формирования мгновенного значения выходного напряжения.

Блок формирования программного кодового сигнала (фиг.2) содержит задающий генератор 12, выходом подключенный к счетному входу счетчика 13, кодовый выход которого подключен к первому кодовому входу цифрового компаратора 14, выход совпадения кодов которого соединен с обнуляющим входом счетчика 13 и подключен к первым входам первого логического элемента И 15, второго логического элемента И 16, логического элемента И-НЕ !7, первый реверсивный счетчик !8, кодовой выход которого соединен с адресным входом программируемого запоминающего устройства (ПЗУ) 19, кодовый выход которого соединен с вторым кодовым входом цифрового компаратора, выход переполне3 131920 ния прямого счета (+Р) реверсивного счетчика 18 блока формирования программного кодового сигнала соединен с нулевым входом триггера 20 управления реверсивным счетчиком и с вторым входом логического элемента

И-HE 17, выход которого соединен с первым входом логического элемента

ИЛИ 21, выход переполнения обратного счета (-P) реверсивного счетчика f0

18 блока формирования программного кодового сигнала соединен с счетным входом триггера 22 управления инвертором и с единичным входом триггера

20 управления реверсивным счетчиком, 15 единичный выход которого соединен с вторым входом первого логического элемента И 15, а нулевой выход — с вторым входом второго логического элемента И 16, выход первого логичес-20 кого элемента И 15 соединен с суммирующим входом реверсивного счетчика

1 8, а выход второго логического элемента И 16 — с вторым входом логического элемента ИЛИ 21, выход которого соединен с вычитающим входом реверсивного счетчика 18 блока формирования программного кодового сигнала, при этом кодовый выход реверсивного счетчика 18 является выходом прог- З0 раммного мгновенного значения ступенчато-аппроксимированной синусоиды блока 1 формирования программного кодового сигнала, выход триггера 22 управления инвертором является выхо- 35 дом полярности полуволны выходного напряжения, единичный выход триггера

20 управления реверсивным счетчиком является выходом сигнала нарастания полуволны, нулевой выход триггера .20 40 управления реверсивным счетчиком— выходом сигнала убывания полуволны, а выход переполнения обратного счета (-Р) реверсивного счетчика 18 блока формирования программного кодово- 4>

ro сигнала — выходом нулевого сигнала.

Функциональная схема блока 3 формирования мгновенного значения выходного напряжения содержит три сило-50 вых ячейки (фиг.3). Источники 23-25 напряжения, управляемые ключи 26-28 и диоды 29-31 образуют три последовательно соединенные по выходу силовые ячейки, каждая из которых состоит из последовательно включенных источника напряжения, управляемого ключа и подключенного параллельно к ним диода, 6 4 электроды которого образуют выход ячейки, при этом величины напряжений источников пропорциональны весам двоичных разрядов управляющего кода, т,е. U = 2U = 4U, . В общем случае в блоке, содержащем M силовых ячеек, U; = 2 U, где i = 1,2,.. °, M.

В табл.! представлены значения величин L; Р;, 4 i для случая, когда блок 1 формирования программного кодового сигнала имеет 5-разрядный кодовый выход.

В табл,l el, — угол формирования

i-й ступени при ступенчатой аппроксимации синусоиды выраженный в угловых градусах; P — номер тактового импульса (считая от начала полупериода аппроксимируемой синусоиды); hi ширина -й ступени ступенчато-аппроксимированной синусоиды, выраженная в импульсах 4i = P + 1 — Р..

Величины, Р;, 41. определяются следующим образом.

Число разрядов кода .Х в блоке формирования программного кодового сигнала равно N. Полуволна программной синусоиды аппроксимируется ступенчатой кривой, мгновенное значение которой равно текущему весовому значению кода Х и которая формируется из S = 2 — 1 уровней, н

При этом осущеетвляется ступенчатая аппроксимация с равномерным квантованием по уровню

i-0 5

cf = 0 Рр = 0 о(. = arcsin(— — -)

О 1 Ю Э где i = 1,2,3...,,S.

Наибольшую ширину имеет верхняя ступень, ее угловая ширина

= 90 — Ы S это соответствует ширине измеренной в импульсах 45 = P— — PS, где P — число тактовых импульсов, соответствующее четверти периода выходного напряжения, т.е. электрическому уГлу 90 . Необходимо выбирить В 2 — 1 = $, тоГДи и

Pd 4s 90

Р;

0 .

90 4Ы 90

Лз — — — — 0(.

90 -4s и 41= Pi+ — P где i = 1,2,3,..., (S-l).

Для выбранного примера N = 5, тог. да$31

1319206

P. Ы.

)0,3

t+ Р ь где f ð

При N получаем лижения значения

90 йз

90 -Ы

55 1-0 5,(.= arcsin (— -- -), 1

31 где i = 1,2,...,31, 31-0 5 р(„= arcsin (†--- -) " 79 7

31 31

Ь

do = 90 -Ыз = 10,3 д „((31.

Выберем значение а = 30, Тогда где i = 1,2,..., 31, где i = 0,1,2...,,30, Частота задающего генератора в общем случае

4. 90ds

Е = 4P-S — — — -- — — и

90 -

- частота выходного напряжения всего преобразователя (на выходе инверторного блока) . — Б, fop = 50 Гц, йз = 30

f, = 52400 Гц. Знак прибпоявляется при округлении до целого числа. По данным табл,l определяется информация для записи в ПЗУ К вЂ” номер адреса ПЗУ (К

= 0,1,2,...,8), „ — значение кода Т, записанное в К-м адресе — 8K, где К = 0,1,2,... Таблица состояний ПЗУ, соответствующая значениям Л i и Р; табл.1 (N=5),представлена в виде табл.2.

Измерительный выпрямитель 4 выполнен по однофазной мостэвой схеме и содержит также согласующее устройство, например делитель напряжения, позволяющее пропорционально уменьшать значение напряжения до величины допустимой для работы аналого-цифрового блока 5. .Арифметическое устройство 6 выполняется на основе типового арифметического устройства и реализует математическую операцию (у — х), где у и х — текущие значения N-разрядных кодов Y и Х..

Задатчик 7 допустимого расхождения кодов выполнен в виде ключей, 5

30 включаемых поразрядно, или в виде

ПЗУ или собран на логических элементах. Его функция постоянно выдавать сигнал в виде числа Q в N-разрядном коде. Величина Q определяется из следующих условий. Для повышения точности стабилизации выходного напряжения необходимо число N выбирать из условия N — N>r 3.

При этом величина Q может выбираться в пределах от значения кода

У,, соответствующего IJ „„= - — V, до значения Т, соответствующего

U,„ = V, . В общем виде это условие записывается как 2 " "1 Q < 2 и-м-

При значениях Q близких к 2 возможны случайные обратные переключения (динамически неустойчивый режим) по причине, например, флуктуации питающего напряжения. Увеличение числа Я ведет к появлению сдвига по фазе выходного напряжения (основной гармоники) от программного сигнала, задаваемого кодом Х, что не влияет на точность стабилизации выходного напряжения.

Преобразователь работает следующим образом, В исходном состоянии реверсивный счетчик 11 (фиг,l), реверсивный счетчик 18 блока 1 Фовмивования программного кодового сигнала и счетчик 13 (фиг. 2) обнулены, триггер 20 управления реверсивным счетчиком (фиг. 2) находится в единичном состоянии, триггер 22 (фиг.2) управления инвертором находится в произвольном, допустим в единичном, со стоянии, при этом управляемые ключи ннверторного блока 2 пропускают положительную полуволну выходного напряжения, управляемые ключи 26 и 28 (фиг.3) блока 3 (фиг.l) формирования мгновенного значения выходного напряжения закрыты, напряжение на выходе преобразователя отсутствует.

В блоке 1 формирования программного кодового сигнала на выходе

ПЗУ 19 (фиг. 2) значение кода Т соответствует значению t = 1,,т.е. ширине нулевой ступени кривой, формируемой в блоке 1 формирования программного кодового сигнала.

При включении преобразователя запускается задающий генератор 12 (фиг.2), тактовые импульсы поступают на счетный вход счетчика 13. Когда значение числа тактовых импуль7 I 3192 сов в счетчике 13 совпадает с числом

t, =д на кодовом выходе ПЗУ 19, с выхода совпадения кодов цифрового компаратора 14 подается импульс напряжения на обнуляющий вход счетчика

13 и на первые входы логических элементов И 15 и 16, и И-НЕ 17. Так как . на второй вход логического элемента

И 15 поступает сигнал с единичного выхода триггера 20 управления ревер- !О сивным счетчиком, то при этом формируется импульс управления на сумми— рующем входе реверсивного счетчика

18 блока формирования программного кодового сигнала "1", на кодовом вы- 15 ходе его устанавливается значение кода К„ = 1, в ПЗУ 19 выбирается адрес, соответствующий К„, а на кодовом выходе ПЗУ 19 устанавливается значение кода t „ = „, соответствующее дли- 20 тельности первой ступени аппроксимируемой кривой. В то же время счетчик

13 обнуляется и в дальнейшем в нем снова производится счет, поступающих с выхода задающего генератора 12 им- 25 пульсов. Когда. значение кода на первом выходе счетчика 13 сравняется со значением кода t = д на кодовом вы1 1 ходе ПЗУ 19, на выходе цифрового компаратора 14 сформируется импульс нап-30 ряжения и процесс повторится.:

Аналогично формируется код соответствия для всех последующих ступеней программной ступенчато-аппооксимированной синусоиды за исключением верхней ее ступени.

В адрес К = 2 = Я ПЗУ 19 записывается число, соответствующее значению аз = P — PS..

При достижении этого значения кода в счетчике 13 цифровой компаратор 14 выдает управляющий импульс как и в предыдущих случаях. Но в этом случае происходит переполнение реверсивного счетчика 18 блока формирования программного кодового сигнала, он переводится в состояние

"00.,.0", с выхода переполнения прямого счета (+Р) поступает импульс переполнения на нулевой вход триггера 20 управления реверсивным счетчиком (триггер переводится в состояние "0") и через логические элементы И-HF. 17 и ИЛИ 21 этот импульс проходит на вычитающий вход реверсивного счетчика 18 блока формирования программного кодового сигнала, воз06 Я вращая его задним фронтом в состояние "11...1".

Таким образом, после прохождения

P импульсов, что соответствует 1/4 периода или l/2 полуволны аппроксимируемой синусоиды, реверсивный счетчик 18 блока формирования программного кодового сигнала подключается к выходу цифрового компаратора

14 через логические элементы И 16 и ИЛИ 21 своим вычитающим входом, а его состояние — "11...1", т.е. на его выходе присутствует сигнал, соответствующий максимальному значению аппроксимируемой кривой, Счетчик 13 после обнуления снова набирает число, равное записанному в К„ адресе ПЗУ 19 и соответствующее длительности второй половины верхней ступени аппроксимируемой кривой,после чего импульс с выхода цифрового компаратора 14 поступает через логические элементы 16 и 21 на вычитающий вход реверсивного счетчика 18 блока формирования программного кодового сигнала, а значение кода на его выходе уменьшается на единицу и т.д.

Происхоцит формирование второй половины полуволны аппроксимирующей кривой, при этом на нулевом выходе триггера 20 управления реверсивным счетчиком, являющимся выходом сигнала убывания полуволны блока 1 формирования программного кодового сигнала, формируется сигнал убывания полуволны.

Уменьшение кода на выходе реверсивного счетчика 18 блока формирования программного кодового сигнала происходит до значения "00. 0". При переходе через "0" происходит его от рицательное переполнение ° Импульс переполнения с выхода переполнения обратного счета (-Р) перебрасывает в единичное состояние триггер 20 управления реверсивным счетчиком, поступает на выход нулевого сигнала (выход 5) блока формирования программного кодового сигнала и далее на обнуляющий вход реверсивного счетчика 11 (фиг.l), а также на счетный вход триггера 22 управления инвертором. При этом триггер 22 управления инвертором опрокидывается и на выходе инверторного блока 2 (фиг.l) в дальнейшем формируется полуволна отрицательной полярности.

9 13192 !

1осле опрокидывания триггера 20 управления реверсивным счетчиком с его единичного выхода через логический элемент И 16 импульс напряжения попадает на суммирующий вход реверсивного, счетчика 18 блока формирования программного кодового сигнала, возвращает его из режима отрицательного переполнения в нулевое состояние, 10

В дальнейшем работа схемы (фиг.2) аналогична за исключением того, что триггер 22 управления инвертором находится в противоположном состоянии, а в инверторном блоке 2 (фиг.1) отк- 15 рыта другая пара управляемых ключей, Таким образом, в блоке 1 формирования программного кодового сигнала формируется сигнал в виде N-разряд— ного двоичного кода Х, значение кото- 20 рого пропорционально программному мгновенному значению ступенчато-аппроксимированной синусоиды, а также в этом блоке на соответствующих выходах формируются сигналы: полярнос — 25 ти полуволны выходного напряжения, нарастания или убывания полуволны, нулевой сигнал.

Напряжение с выхода инверторного блока 2 через измерительный выпря- 30 митель 4 поступает на вход аналогоцифрового блока 5, где преобразует,ся в двоичный N-разрядный код V величина которого пропорциональна мгновенному значению. напряжения. Этот код поступает на первый кодовый вход арифметического устройства 6, на вто— рой кодовый вход которого поступает код Х.

С выхода модуля разности кодов арифметического устройства 6 код, соответствующий значению (Х-Y), где

Х,У вЂ” текущие значения кодов Х и У, 45 поступает на первый кодовый вход схемы 8 сравнения кодов, на второй кодовый вход которой .поступает N-разрядное двоичное число Q с выхода задатчика 7 допустимого расхождения кодов.

С выхода приоритета сигнала на первом входе, являющимся также выходом равенства сигналов на первом и втором входах, т.е. в том случае, когда

/Х вЂ” Y/(, Q, напряжение с выхода схемы 8 сравнение кодов поступает на первые входы элементов 9 и 10, на вторые входы которых поступают сигналы: на элемент 9 сигнал нарастания

06 10 полуволны, на элемент 10 сигнал убывания полуволны, Таким образом, при появлении сигнала /X-Y/3 Q происходит добавление единицы в реверсивном счетчике 11, если полуволна вьгходного напряжения нарастает, и вычитание, если полуволна убывает.

Так как число разрядов на выходе блока формирования программного кодового сигнала N больше числа силовых ячеек блока формирования мгновенного значения выходного напряжения (М), то с некоторой степенью приближения можно считать, что код Х описывает идеальную, аппроксимируемую синусоиду (фиг.4, кривая U„) а напряжение на выходе инверторного блока 2 и соответствующий ему код Ч описывают ступенчатую аппроксимацию этой синусоиды (фиг.4, кривая U ), Тогда код на выходе модуля разности кодов арифметического устройства 6, равный /Х вЂ” Y/, пбказывает насколько отличаются мгновенные значения аппроксимируемой и аппроксимирующей кривых. Как только это отличие превышает предельно допустимое значение, т.е. становится /Х-Y/ i Q в реверсивном счетчике 11 добавляется (в первой и третьей четвертях периода) или вычитается (во второй и четвертой четвертях периода) единица и выходное напряжение блока 3 формирования мгновенного значения выходного напряжения возрастает (или уменьшается) на одну ступень, Соот— ветствующее этому напряжению значение кода V отличается от кода менее, чем на величину допустимого рассогласования кодов, т,е. /Х-П < Q u на выходе приоритета сигнала первого входа схемы сравнения кодов 8 сигнал .в виде напряжения отсутствует, Во избежание каких-либо сбоев по окончании каждой полуволны аппроксимируемой, т.е. программной кривой, реверсивный счетчик .11 обнуляется. формула изобретения

Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное, содержащее последовательно соединенные блок формирования мгновенного значения выходного напряжения и инверторный блок с управляющим

1319206

1? входом, причем блок формирования мгновенного значения выходного напряжения выполнен в виде И последовательно соединенных по выходу силовых ячеек, каждая из которых состоит из 5 .последовательно включенных источника напряжения, управляемого ключа и подключенного параллельно к ним диода, электроды которого образуют выход ячейки, при этом величины напряжений источников пропорциональны весам двоичных разрядов управляющего кода, а инверторный блок выполнен по схеме однофазного мостового инвертора с обратными диодами, один из входов и выход которого являются силовыми, а другой вход — управляющим, измерительный выпрямитель аналого-цифровой блок, блок формирования программного кодового сигнала 20 в виде. двоичного кода, значение которого пропорционально программному мгновенному значению ступенчато-аппроксимированной синусоиды, с выходом программного мгновенного значения ступенчато-аппроксимированной синусоиды и выходом полярности полу волны выходного напряжения, блок форе мирования программного кодового сигнала включает задающий генератор, счетчик, цифровой компаратор, первый реверсивный счетчик блока формирова— ния программного кодового сигнала, программируемое запоминающее устройство (ПЗУ) триггер управления инвер- 35 тором, триггер управления реверсивным счетчиком, два логических элемента И, логический элемент И вЂ” НЕ, причем выход задающего генератора подключен к счетному входу счетчика, ко- 40 довый выход которого подключен к первому кодовому входу цифрового компаратора, выход совпадения кодов которого соединен с обнуляющим входом счетчика и подключен к первым входам первого и второго логических элементов И и И-НЕ, кодовый выход первого реверсивного счетчика соединен с адресным входом ПЗУ, кодовый выход которого соединен с вторым кодовым

50 входом цифрового компаратора, выход переполнения прямого счета первого реверсивного счетчика соединен с нулевым входом триггера управления реверсивным счетчиком блока формирования программного кодового сигнала и с вторым входом логического элемента

И-НЕ, выход которого соединен с первыл| входом логического элемента 11ЛИ, выход переполнения обратного счета первого реверсивного счетчика соединен с счетным входом триггера управ— ления инвертором и с единичным входом триггера управления реверсивным счетчиком блока формирования ирограммного кодового сигнала, единичный выход которого соединен с вторым входом первого логического элемента И, а нулевой выход — с вторым входом второго логического элемента И, выход первого логического элемента И соединен с суммирующим входом реверсивного счетчика блока формирования программного кодовоro сигнала, а выход второго логического элемента И вЂ” с вторым входом логического элемента ИЛИ, выход которого соединен с вычитающим входом первого реверсивного счетчика, при этом кодовый выход первого реверсивного счетчика является выходом програм— много мгновенного значения ступенчато-алпроксимированной синусоиды блока формирования программного кодового сигнала, выход триггера управления инвертором является выходом полярности полуволны выходного напряжения этого же блока, измерительный выпрямитель входом подключен к выходу инверторного блока, аналого-цифровой блок входом подключен к выходу измерительного выпрямителя, о т л и ч а ю щ е е с я тем, что, с целью пЬвышения точности стабилизации выходного напряжения при сохранении массогабаритных показателей и гармонического состава выходного напряжения, оно снабжено арифметическим устройством, имеющим первый и второй кодовый входы и выход модуля разности кодов, задатчиком допустимого рас— хождения кодов, схемой сравнения кодов, вторым реверсивным счетчиком и двумя дополнительными элементами И, причем первый кодовый вход арифметического устройства подключен к выходу аналого-цифрового блока, второй кодовый вход подклю— чен к выходу программного мгновенного значения ступенчато-аппроксимированной синусоиды блока формирования программного кодового сигнала,. схемой сравнения кодов, первый кодовый вход которой подключен к выходу модуля разности кодов арифметического

131920

0,92

2,77

4,63

6,48

8,34

10,22

12,1

14,0

46

15, 91

17,82

52

19,8

21,78 63

13

23,78

69 устройства, второй кодовый вход подключен к выходу задатчика допустимого расхождения кодов, первые входы дополнительных элементов И соединены с выходом схемы сравнения кодов, суммирующий вход второго реверсивного счетчика соединен с выходом первого дополнительного элемента И, вычитающий вход соединен с выходом второго дополнительного элемента И, Г1- 10 разрядный кодовый выход второго реверсивного счетчика поразрядно соединен с M управляющими входами силовых ячеек блока формирования мгновенного значения выходного напряжения, блок формирования программного кодового сигнала дополнительно снабжен выходом сигнала нарастания полуволны, являющимся единичным выходом триггера управления реверсивным счет-20 чиком блока формирования сигнала,подключенного к второму входу первого дополнительного элемента И, выходом сигнала убывания полуволны, являющимся нулевым выходом триггера управ«25

6 !4 ления реверсивным счетчиком блока формирования сигнала, подключенного к второму входу второго дополнительного элемента И, выходом нулевого сигнала, являющимся выходом переполнения обратного счета от первого реверсивного счетчика, подключенного к входу обнуления второго реверсивного счетчика, при этом число разрядов кода на выходе аналого-цифрового блока и выходе программного мгновенного значения ступенчато-аппроксимированной синусоиды блока формирования программного кодового сигнала равно N и превьппает число разрядов выхода реверсивного счетчика М, равное числу силовых ячеек блока формирования мгновенного значения выходного напряжения, задатчик допустимого расхождения кодов выполнен вырабатывающим сигнал в виде двоичного числа Q, которое выбирается в пределах (и-м-17 (я у7 ((}< 2

Таблица 1!

1319206

Прсдолжение табл.!

75 6

15

16. 87

17

19

41,4 г!

43, 91

135

143

25

152

161

27

171

182

12

194

16

72 ° 1

210

31

79,69

232

ТЗ т, 5 а э

9 10

0

1 2 3

26,82

27,89

30,00

32,!6

34,37

36,64

38,97

46,54

49, 29

52,22

55,34

58,74

62,51

66,83

100 7

1 07 6

113 7

120 . 8

128 7

Таблица2 т, т, 18

17

1319206

Продолжение табл.2

1 2

О

О

0! 3! 9206

Ы)(0

Фиг. 2

ЫХ

1319206 град) Составитель В. Бунаков

Техред К. Глущенко

Корректор Г,Решетник

Редактор И.Шулла

Заказ 2525/52 Тираж 660 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, r.Ужгород, ул.Проектная, 4

Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное Устройство для управления преобразователем постоянного напряжения в многоступенчатое квазисинусоидальное 

 

Похожие патенты:

Изобретение относится к электротехнике и может быть использовано при построении многофазного асинхронного электропривода

Изобретение относится к электротехнике и может быть использовано во вторичных источниках питания

Изобретение относится к электротехнике и может быть использовано при разработке источников вторичного электропитания преимх щественно пентрализованного типа

Изобретение относится к электротехнике , а именно к устройствам для управления преобразователями частоты

Изобретение относится к электротехнике и может быть использовано для управления инвертором с многоуровневым выходным напряжением

Изобретение относится к электротехнике и может быть использовано в статических преобразователях

Изобретение относится к электротехнике и может быть использовано в системах электропитания

Изобретение относится к электротехнике и может быть использовано для управления преобразователями

Изобретение относится к электротехнике и может быть использовано для регулирования тока нагрузки вентильных преоб8 разователей

Изобретение относится к электротехнике и может быть использовано в системах управления с тиристорными преобразователями частоты для электротехнологии

Изобретение относится к области электротехники, а именно к источникам питания инверторного типа и предназначено для ручной электросварки, сварки в среде аргона и углекислого газа

Изобретение относится к электронным схемам для преобразования электрической энергии, относящимся к тому типу, который описан в заявке на патент Франции N FR 2679715 A1, и к энергоустановке, в которой такие схемы используются

Изобретение относится к электротехнике, а точнее к системам управления реактивным индукторным электродвигателям для автомобильной техники

Изобретение относится к электротехнике и может быть использовано в системах управления с тиристорными преобразователями частоты для электротехнологии

Изобретение относится к электротехнике, а именно к вторичным источникам питания, применяемым в различных электротехнических и электротехнологических установках

Изобретение относится к электротехнике, а точнее к системам управления реактивным индукторным электродвигателем для бытовой и автомобильной техники

Изобретение относится к автоматическому управлению и предназначено для следящих инверторов с двухполярной широтно-импульсной модуляцией (ШИМ) и с LC-фильтром в непрерывной части и может найти широкое применение в управлении электроприводами, регулируемыми источниками питания
Наверх