Шифратор кодов
Изобретение относится к вычислительной технике, а именно к преобразователям информации, и может быть использовано для построения кодирующих устройств. Изобретение позволяет формировать двоичношестнадцатиричные коды, что увеличивает разрядность формируемых сигналов и расширяет область применения устройства. Шифратор кодов содержит пятнадцать ключей 1 -15, элемент ИЛИ 16, три элемента 17- 19 задержки, семь инверторов 20-26 и четыре элемента И 27-30. 1 ил. сл JJ 00 со ьо 00 ьо
СОЮЗ COBETCHViX
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (5D4 НОЗМ722
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
Е Е ф у
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
М АBTOPCHOMV СВИДЕТЕЛЬСТВУ
) (21) 4011135/24-24 (22) 13.01.86 (46) 23.06.87. Бюл. № 23 (72) А. В. Письменный и В. М. Мантуров (53) 681.394 (088.8) (56) Авторское свидетельство СССР № 561958, кл. Н ОЗ М 7/22, 1975.
Авторское свидетельство СССР № 881731, кл. Н 03 М 7/22, 1981.
„„SU„„1319282 А1 (54) ШИФРАТОР КОДОВ (57) Изобретение относится к вычислительной технике, а именно к преобразователям информации, и может быть использовано для построения кодирующих устройств. Изобретение позволяет формировать двоичношестнадцатиричные коды, что увеличивает разрядность формируемых сигналов и расширяет область применения устройства. Шифратор кодов содержит пятнадцать ключей
1 — 15, элемент ИЛИ 16, три элемента 17—
19 задержки, семь инверторов 20 — 26 и четыре элемента И 27 — 30. 1 ил.
1319282
Формула изобретекия
Составитель Б. Ходов
Редактор И. Шулла Техред И. Верес Корректор М. Шароши
Заказ 2531/56 Тираж 90! 11одписное
ВНИИГ1И Государственного комитета СССР по аслам изобретений и открытий
1! 3035, Москва, )К--35, Раугиская наб., д. 4/5
Производственно-нолиграфи )ескос предприятие, г. Ужгород, ул. Г!роектная. 4
Изобретение относится к вычислительной технике, а именно к преобразователям информации, и может быть использовано для построения кодирующих устройств.
Целью изобретения является повышение точности и быстродействия шифратора.
На чертеже представлена функциональная схема шифратора кодов.
Шифратар кодов содержит первый — пятнадцатый ключи 1 — 15, элемент ИЛИ 16, первый — — третй и элементы 17 — 19 задержки, первый — седьмой инверторы 20 — 26 и первый — четвертый элементы И 27 — 30, а также тактовый вход 31, управляющие входы
32 и выход 33 шифратора.
Шифратор кодов работает следующим образом.
При подаче тактового импульса То»а вход 31 на первых входах ключей 1 — 15 устанавливается логическая единица, которая разрешает в течение времени длительности тактового импульса То передачу двоичной последовательности на соответствующий вход элемента ИЛИ 16 (при условии присутствия управляющего сигнала на одном из управляющих входов). Это обеспечивает получение на выходе 33 шифратора двоичношестнадцатиричной последовательности за время прохождения тактового импульса То, а также устраняются временные искажения, образованные задержанными сигналами, присутствующими после окончания тактового импульса То.
Формирование двоичных комбинаций осуществляется путем логических операций над задержанными тактовыми импульсами.
Сдвиг осуществляется на одну четвертую, две четвертые и три четвертые длительности тактового импульса на элементах 17—
19 соответственно. В результате сдвига тактового импульса То на выходах Т) — Тз элементов 17 — 19 задержки соответственно формируются следующие двоичные последовательности: 0111, 0011, 0001.
Взяв за основу сигналы To, T), Т2 и Т3 возможно получение любой двоично-шестнадцатиричной комбинации. В схеме входные и выходные сигналы связаны следующими логиескими соотношениям:
Д)= To, Д2= T), ДЗ 12 Д4= 11 Д5= 12
Дб= 1 31 Д7= 1 31 Дв= Т3 (Т) T2) Да — — T2T3, Д)o Т)Т3, Д))= Т Тз, Д)2= Тз(Т)Т ); Д)3=
1 1 1 3> Д14 Т)Т2, Д)5= Т) Т2.
В результате за период прохождения тактового импульса То на соответствующие входы ключевых элементов поступают следующие двоичные последовательности: 0001.
0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001, !010, 1011, 1100, 1101, 1110, 1111, При подаче управляющего сигнала на один из входов 32 на выход шифратора поступает соответствующая ему последовательность.
Шифратор кодов, содержащий первый— девятый ключи, выходы которых подключены к одноименным входам элемента ИЛИ, выход которого является выходом шифратора, первые входы ключей являются управляющими входами шифратора, первый и второй элементы задержки, вход первого элемента задержки объединен с вторым входом первого ключа и является тактовым входом шифратора, выход первого элемента задержки соединен с вторым входом второго ключа и с входом второго элемента задержки, выход которого соединен с вторым входом третьего ключа, первый и второй инверторы, выходы которых соединены с вторыми входами соответственно четвертого и пятого ключей, отличающийся тем, что, с целью г)овышения точности и быстродействия шифратора, в него введены третий элемент задержки, третий — седьмой инверторы, элементы И и десятый — пятнадцатый ключи, выходы которых соединены с одноименными входами элемента ИЛИ, выход третьего элемента задержки соединен непосредственно с вторым входом шестого ключаи и через третий инвертор — со вторым входом седьмого ключа и с первыми входами первого, второго и третьего элементов И, выходы которых соединены непосредственно с вторыми входами соответственно восьмого, девятого и десятого ключей и соответственно через четвертый, пятый и шестой инверторы с вторыми входами одиннадцатого, двенадцатого и тринадцатого ключей, выход четвертого элемента И соединен непосредственно с вторым входом четырнадцатого ключа и через седьмой инвертор с вторым входом пятнадцатого ключа и с вторым входом первого элемента И, второй вход второго элемента И объединен с входами второго инвертора и третьего элемента задержки и подключен к выходу второго элемента задержки, первый вход четвертого элемента И подключен к выходу второго инвертора, вход первого инвертора объединен с вторыми входами третьего и четвертого элементов И и подключен к выходу первого элемента задержки, третьи входы второго— пятнадцатого ключей подключены к тактовому входу шифратора.