Устройство для обработки чисел в избыточном последовательном коде

 

Изобретение относится к области вычислительной техники и может быть использовано при решении задач моделирования . Цель изобретения - расшинение функциональных возможностей. Устройство содержит регистр приращений аргумента, регистр подынтегральной функции, регистр остатка интеграла , регистр результата, два блока задержки, блок памяти таблицы умножения , блок памяти таблицы сложения, сумматор подынтегральной функции и коммутатор. Устройство позволяет реализовать наряду с умножением операции интегрирования. 2 ил. с 9 (Л со со о 05 со

СОЮЗ СОЕЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИ4ЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTPM (21) 3882496/24-24 (22) 10.04.85 (46) 15.08.87. Бюл. У 30 (7I) Таганрогский радиотехнический институт им. В.Д.Капмыкова (72) В.Е.Залотовский и P.Â.Êîðîáêîâ (53) 681.3(088.8) (56) Авторское свидетельство СССР

У 382482, кл. G 06 J I/02, 1970.

Авторское свидетельство СССР

Ф 1173410, кл. G 06 F 7/64, II 09.84.,SU„„1330629 А 1 ау 4 G 06 F 7/64, С 06 J 1/02 (54) УСТРОЙСТВО ДЛЯ ОБРАБОТКИ ЧИСЕЛ

В ИЗБЫТОЧНОМ ПОСЛЕДОВАТЕЛЬНОМ КОДЕ (57) Изобретение относится к области вычислительной техники и может быть использовано при решении задач моделирования. Цель изобретения — расшинение функциональных возможностей.

Устройство содержит регистр приращений аргумента, регистр подынтегральной функции, регистр остатка интеграла, регистр результата, два блока задержки, блок памяти таблицы умножения, блок памяти таблицы сложения, сумматор подынтегральной функции и коммутатор. Устройство позволяет реа. лизовать наряду с умножением операции интегрирования. 2 ил.

1330629

Изобретение относится к вычислиР тельной технике и может быть исполь—

D Y„++»

f, рУ;,, f;„ + v f;

Р (8) S;„, л где pY;., P.

h 1 квантованное приращение;

45 текущий остаток; указатель выделения разрядов с К по j (знак минус указывает, что эти разряды находятся после запятой).

По сигналу на входе 4 начальное значение f поступает на вход регист-, ра 14 и по серии, поступающей на вход 5, записывается в регистр 14.

Одновременно приращение ч7, записывается в регистр 12 по серии сигналов, поступающих на вход 4. На фиг.2 призовано для моделирования решения сис»тем дифференциальнъ»х уравнений.

Цель изобретения — расширение функциональных воэможностей за счет реализации операции интегрирования.

На фиг.1 приведена структурная схема устройства; на фиг.2 — его вре- 1р менная диаграмма.

Устройство (фиг.l 1 содержит входы

1, 2 и 3 начальных условий, первый и второй входы 4 и 5 синхронизации устройства, элементы И-ИЛИ 6, 7 и 8, входы 9, IO u ll приращений аргумента, регистр 12 приращений аргумента, третий вход 13 синхронизации устройства, регистр 14 подынтегральной функции, четвертый вход 15 синхрони- 2р зации устройства, сумматор 16 подынтегральной функции, блок 17 памяти таблицы умножения, элементы 18, 19 и 20 задержки первого блока задержки, блок 21 памяти таблицы сложения, эле- 25 менты 22, 23 и 24 задержки второго блока задержки, сумматор 25 приращений интеграла, регистр 26 остатка интеграла, регистр 27 результата, пятый вход 28 синхронизации устройства, ЗO шестой вход 29 синхронизации устройства, выходы 30, 31 и 32 устройства, входы 33, 34 и 35 приращения подынтегральной функции, коммутатор 36, первый и второй блоки 37 и 38 задержки.

Схема работает в соответствии с алгоритмом ведена временная диаграмма работы устройства для случая двухразрядных приращений и лятираэрядных чисел. За два такта происходит запись приращения и эа пять тактов — запись начального значения. Затем сигнал на входе

4 становится равным нулю, а на входе

5 — единице.

Вся диаграмма разбита на шаги. Выполнение шага соответствует определению приращения. Каждый шаг разбит на циклы. Один цикл — это выполнение операции умножения на один разряд приращения vY;, . Число циклов равно числу разрядов приращения еУ (в нашем случае два).

Следовательно, после записи начальных условий начинается работа.

Старший разряд приращения, представленного в четвертичном избыточном коде, поступает на вход блока 17. Кодировка цифр разряда следующая: 0=0.00, 1=0.01, 2=0.10, 3=0.11, -1-=1.01, -2=1.10.

На второй вход поступает старший разряд подынтегральной функции с выхода сумматора 16, где происходит сложение старших разрядов функции f;, и приращения vf..

В блоке 17 записана таблица перемножения цифр в избыточной четверичной системе счисления. Полученное произведение имеет два разряда. Старший рязряд поступает непосредственно на блок 21, а второй разряд через элементы задержки 18, 19 и 20. В блок

2l записана таблица сло*ения трех цифр. Третья цифра есть цифра остатка, поступающего иэ регистра 26. Результат сложения трех цифр есть двухраэрядная сумма, старший разряд которого поступает на сумматор 25 непосредственно, а младший разряд через элементы задержки 22, 23 и 24. В сумматоре 25 происходит сложение старшего текущего разряда и младшего предыдущего ряэряда. Полученный самый старший разряд является разрядом приращения и записывается в регистр 27 по сигналу с входа 29. Остальные младшие разряды есть разрыды остатка, они записываются в регистр 26 по сигналам с входа 13. После того, как происходит умножение и разрядов функции f на разряд приращения crY, цикл заканчивается.

Подачей сигнала на вход 4 содержимое регистра 12 сдвигается на разряд

1330629 и выполняется следующий цикл аналогично указанному. формула изобретения

Устройство для обработки чисел в избыточном последовательном коде, содержащее регистр приращений аргумента, регистр подынтегральной функции, два блока задержки, блок памяти, таблицы умножения, блок памяти таблицы сложения, регистр остатка интеграла, сумматор подынтегральной функции, причем входы приращения аргумента устройства соединены с информационными входами регистра приращений аргумента, выходы которого соединены с первой группой адресных входов блока памяти таблицы умножения, выходы старших разрядов которого соединены с первой группой адресных входов блока памяти таблицы сложения, входы приращения подынтегральной функции устройства соединены с входами первого слагаемого сумматора подынтегральной функции, выходы которого соединены с второй группой адресных входов блока памяти таблицы умножения, выходы младших разрядов которого через первый блок задержки соединены с второй группой адресных входов блока памяти таблицы сложения, выходы младших разрядов которого соединены с входами второго блока задержки, третья группа адресных входов блока памяти таблицы сложения соеДинена с выходами регистра остатка интеграла, выходы регистра подынтегральной функ5

35 ции подключены к входам второго слагаемого сумматора подынтегральной функции, первый, второй и третий входы синхронизации устройства подключены к входам синхронизации регистра приращений аргумента, регистра подынтегральной функции и регистра остатка интеграла соответственно, о т л ич а ю щ е е с я тем. что, с целью расширения функциональных воэможностей эа счет реализации операции интегрирования, оно содержит коммутатор, регистр результата и сумматор приращений интеграла, причем входы начальных условий устройства соединены с первой группой информационных входов коммутатора, выходы которого соединены с информационными входами регистра подынтегральной функции, выходы сумматора подынтегральной функции соединены с второй группой информационных входов коммутатора, выходы старших разрядов блока памяти таблицы сложения соединены с входами первого слагаемого сумматора приращений интеграла, выходы которого соединены с входами регистра остатка интеграла и регистра результата, выходы которого соединены с выходами устройства, выходы второго блока задержки соединены с входами второго слагаемого сумматора приращений интеграла, четвертый вход синхронизации устройства подключен к входу синхронизации регистра результата, четвертый и пятьгй входы синхронизации устройства соединены соответственно с первым и вторым управляющими входами коммутатора.!

330Ь29

®u8. 1

Ракж

4vr 3

Лиж

Составитель А.Чеканов

Техред В. Кадар Корректор И.Муска

Редактор М.Дылын.Заказ 3583/50

Тирам 672 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий!

13035, Москва, %-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Укгород, ул. Проектная, 4

Устройство для обработки чисел в избыточном последовательном коде Устройство для обработки чисел в избыточном последовательном коде Устройство для обработки чисел в избыточном последовательном коде Устройство для обработки чисел в избыточном последовательном коде 

 

Похожие патенты:

Изобретение относится к аналого-цифровой вычислительной технике и предназначено для решения систем линейных алгебраических уравнений

Изобретение относится к области вычислительной технике и может быть использовано в устройствах цифровой обработки информации в различ- - ных спектрометрических системах, например, для накопления информации при измерениях амплитудного или временного спектра

Изобретение относится к вычислительной технике и может быть использовано для построения аналоговых и гибридных вычислительных машин и цифровых дифференциальных анализаторов , предназначенных для интегрирования дифференциальных уравнений

Изобретение относится к цифровой вычислительной технике и может быть использовано в специализированных устройствах, предназначенных для решения систем линейных алгебраических уравнений

Изобретение относится к вычислительной технике и может быть использовано в спецпроцессорах или в комплексе с ЦВМ при решении дифференциальных уравнений, интегрировании функции в режиме слежения,например в системах автоматического управления динамическими обьектами или технологическими процессорами

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано в спецвьгчислителях для решения задач, связанных с вычислением производной

Изобретение относится к области цифровой вычислительной техники , к устройствам для решения интегральных уравнений и может быть использовано как специализированное вычислительное устройство в измерительно-управлякнцих системах

Изобретение относится к области вычислительной техники и предназначено для использования в спецвьгчислителях для вычисления, производных

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к автоматике и вь числительной технике

Изобретение относится к автоматике -и вычислительной технике

Изобретение относится к области автоматического управления и может быть применено в станках с числовым программным управлением
Наверх