Декадный счетчик для семисегментных индикаторов

 

Изобретение относится к цифровой технике и может быть использовано в цифровых преобразователях и цифровых измерительных приборах различного типа, например в цифровых преобразователях, предназначенных для преобразования информации радиои светодальномеров в цифровой код с выходом на семисегментную индикацию в единицах измеряемого параметра. Целью изобретения является повьппение быстродействия. Устройство содержит 1К-триггеры 1-4, элементы И 5-12, элементы ИЛИ 13-17, шину 18 логической единицы, шину 19, по которой поступают тактовые считьшаемые импульсы, шину 20 сброса, шину 21 переноса, используемую как входную шину для следующей декады, выходы 22-28 для уп-, равления засветкой одноименных сегментов индикаторов. Повьш1ение быстродействия обеспечивается за счет сокращения времени индикации, а также за счет сокращения времени обработки и использования полученной информации. 2 табл., 2 ил. i (Л со ел со со о О5

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (0 4 Н 03 K 23/72

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4058391/24-21 (22) 16.04.86 (46} 15,12.87, Бюл. У 46 (72) Ю.А.Базалев (53} 621.374.323 (088.8) (56) Авторское свидетельство СССР

N 351325, кл. Н 03 К 23/00, 1970.

Авторское свидетельство СССР

Ф 1172005, кл. Н 03 К 23/00, 1984. (54) ДЕКАДНЫЙ СЧЕТЧИК СЕМИСЕГМЕНТНЫХ

ИНДИКАТОРОВ (57) Изобретение относится к цифровой технике и может быть использовано в цифровьж преобразователях и цифровых измерительных приборах различного типа, например в цифровых преобразователях, предназначенных для преобразования информации радио- и ьЯ0„„13599 6 А1 светодальномеров в цифровой код с выходом на семисегментную индикацию в единицах измеряемого параметра.

Целью изобретения является повьппение быстродействия. Устройство содержит

ТК вЂ” триггеры 1-4, элементы И 5-12, элементы ИЛИ 13-1?, шину 18 логической единицы, шину 19 по которой поступают тактовые считываемые импульсы, шину 20 сброса, шину 21 переноса, используемую как входную шину для следующей декады, выходы 22-28 для уп-„ равления засветкой одноименных сегментов индикаторов. Повьппение быстродействия обеспечивается за счет сокращения времени индикации, а также за счет сокращения времени обработки и использования полученной информации.

2 табл., 2 ил.

Изобретение относится к цифровой технике и может быть использовано в цифровых преобразователях и цифровых .измерительных приборах различного типа, в частности в цифровых преобразователях, предназначенных для преобразования информации радио- и светодальномеров в цифровой код с выходом на семисегментную индикацию в единицах измеряемого параметра.

Целью изобретения является повышение быстродействия.

На фиг. 1 показана структурная схема декадного счетчика; на фиг.2 — временные диаграммы его функционирования.

Устройство содержит первый 1, второй 2, третий 3, четвертый 4 IK-триггеры, первый 5, второй 6,, третий 7, 20 четвертый 8, пятый 9, шестой 10, седьмой 11, восьмой 12 элементы И, первый 13, второй 14, третий 15, четвертый 16, пятый 17 элементы ИЛИ, шину 18 логической единицы, тактовую 25 шину 19, по которой поступают входные тактовые (считаемые) импульсы, шину 20 сброса, шину 21 переноса, используемую как входную шину для следующей декады, выходы 22 (а), 30

23 (d), 24 (b), 25 (с), 26 (f), 27 (q) 28 (е) для управления засветкой одноименных а, Ь, с, d, е, f, q сегментов индикаторов.

1-вход первого триггера 1 соединен с шиной логической единицы, прямой выход первого триггера 1 подключен к первому входу первого элемента

И 5, выход которого соединен с первым входом первого элемента ИЛИ 13, пря- 40 мой выход второго триггера 2 подключен к первым входам второго 6 и третьего 7 элементов И, а инверсный выход второго триггера 2 подключен к первому входу четвертого элемента 45

И 8, I-вход третьего триггера 3 соединен с выходом пятого элемента И 9, первый вход которого соединен с инверсным выходом четвертого триггера

4, первый вход шестого элемента И 10 подключен к прямому выходу третьего триггера 3, инверсный выход которого соединен с вторыми входами второго 6, третьего 7 и четвертого 8 элементов

И, с-выход 25 устройства соединен с выходом седьмого элемента И 11, первый вход которого подключен к

f-выходу 26 устройства, тактовые входы триггеров 1-4 подключены к входу

6 2

19 устройства, а входы R-триггеров

1-4 соединены с шиной 20 сброса устройства, К-вход первого триггера 1 соединен с I-входом первого триггера

1, и с шиной 18 логической единицы, а прямой выход первого триггера 1 подключен к первому входу второго элемента ИЛИ 14, выход которого соединен с е-выходом 28 устройства и первым входом восьмого элемента И 12, второй вход второго элемента ИЛИ 14 соединен с первым входом шестого элемента И 10 и вторым входом первого элемента И 5, выход которого подключен к первому входу третьего элемента ИЛИ 15, второй вход которого соединен с выходом четвертого элемента

И 8, а выход соединен с f-выходом

26 устройства, инверсный выход первого триггера .1 подключен к I-входу второго триггера 2 и второму входу седьмого элемента И 11, инверсный выход второго триггера 2 соединен с вторым входом пятого элемента И 9 и первым входом четвертого элемента

ИЛИ 16, второй вход которого соединен с инверсным выходом четвертого триггера 4, а выход подключен к второму входу шестого элемента И 10, выход которого подключен к а-выходу 22 устройства, d-выход 23 устройства соединен с прямым выходом третьего триггера 3, инверсный выход которого подключен к I-входу четвертого триггера 4, Ъ-выход 24 устройства соединен с выходом второго элемента И 6, третий вход которого соединен с третьим входом четвертого элемента И 8-. прямым выходом четвертого триггера 4, К-входом второго триггера 2 и вторым входом восьмого элемента И 12, выход которого подключен к первому входу пятого элемента ИЛИ 17, выход третьего элемента И 7 соединен с вторым входом пятого элемента ИЛИ 17, выход которого подключен к шине 21 переноса сигнала, третьи входы третьего 7 и восьмого 12 элементов И соединены с входом 19 устройства, а выход первого элемента ИЛИ 13 подключен к

q-выходу 27. устройства, К-вход третьего триггера 3 соединен с инверсным выходом четвертого триггера 4, второй вход первого элемента ИЛИ 13 подключен к выходу пятого элемента

И 9, К-вход четвертого триггера сое динен с инверсным выходом второго триггера.

1359906

25 о

Как видно из табл.2, после поступления десяти импульсов схема возвратилась в исходное состояние и следовательно при дальнейшем поступлении считываемых импульсов схема повторяет свои состояния через каждые десять импульсов. Импульсы переноса, как видно из таблицы, появляются при переходе схемы из i-ro состояния во

2-е, из 2-ro в З-е, т.е. после второго импульса, третьего и т.д.

Таким образом обеспечивается повышение быстродействия за счет сокращения времени индикации, а также за счет сокращения времени обработки и использования полученной информации путем обеспечения выдачи информации на индикацию в единицах измеряемого параметра при весе импульса, равном семи. Обеспечивается также счйтывание показаний в единицах изУстройство работает следующим образом.

Счетные импульсы подаются на вход 19, и устройство переключается в соответствии с временной диаграм мой (фиг.2). При поступлении первого импульса высвечивается цифра семь .

При поступлении на вход 19 схемы второго считываемого импульса изменяют свои состояния триггеры 1 и 2, которые переключаются в состояние логического нуля, а триггеры 3 и 4 остаются в прежнем состоянии, т.е. в состоянии логической единицы, следовательно состояния входов и выходов устройства равны (фиг.2 при i=2):

Q = 0; Q — 0; 1 - 1 ° Q4 1; 0 = 1;

К = 1, а на индикаторе светится цифра "четыре" и появляется импульс переноса, т.е. отсветка цифр на индикаторе и появление импульса переноса в следующую декаду происходят при поступлении импульсов в соответствии с табл.1.

Анализируя и далее таким же образом работу устройства, получаем все остальные значения сигналов (логических функций) на выходах триггеров и дешифратора (фиг.2). Эти значения сведены в табл.2.

В табл,1 приведена очередность поступления импульсов.

Б табл,2 приведены значения сигналов на выходах триггеров и дешифратора.

1 меряемого параметра при весе импульса, равном семи.

Формула изобретения

Декадный счетчик для семисегментных индикаторов, содержащий четыре

IK-триггера, один элемент И и дешифратор, имеющий в своем составе семь элементов И и два элемента ИЛИ, выходы дешифратора соединены с выходами а, Ъ, с, d, е, f q счетчика, I-вход первого триггера соединен с шиной логической единицы, прямой выход которого подключен к первому входу первого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, прямой выход второго триггера подключен к первым входам второго и третьего элементов

И, а инверсный выход второго триггера подключен к первому входу четвертого элемента И, I-вход третьего триггера соединен с выходом пятого элемента И, .первый вход которого соединен с инверсным выходом четвертого триггера, первый вход шестого элемента И подключен к прямому выходу третьего триггера, инверсный выход которого соединен с вторыми входами второго, третьего и четвертого элементов И, с-выход счетчика соединен с выходом седьмого элемента И, первый вход которого подключен к f-выходу счетчика, тактовые входы тригrepas подключены к входу счетчика, а входы R-триггеров соединены с шиной сброса счетчика,о т л и ч а ю— шийся тем, что, с целью повышения быстродействия, в него введены три элемента ИЛИ, К-вход первого триггера соединен с I-входом первого триггера, а прямой выход первого триггера подключен к первому входу второго элемента ИЛИ, выход которого соединен с е-выходом счетчика и первым входом восьмого элемента И, второй вход второго элемента ИЛИ соединен с первым входом шестого элемента И и вторым входом первого элемента И, выход которого подключен к первому входу третьего элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, а выход соединен с f-выходом счетчика, инверсный выход первого триггера подключен к

I-входу второго триггера и второму входу седьмого элемента И, инверсный

Б

1359906 в выход второго триггера соединен с прямым выходом четвертого триггера, К-входом четвертого триггера,с вто- К-входом второго триггера и вторым дым входом пятого элемента И и пер- входом восьмого элемента И, выход вым входом четвертого элемента ИЛИ, которого подключен к первому входу второй вход которого соединен с ин- пятого элемента ИЛИ, выход третьего

5 версным выходом четвертого триггера, элемента И соединен с вторым входом а выход подключен к второму входу пятого элемента ИЛИ, выход которого шестого элемента И, выход которого подключен к шине переноса сигнала, подключен к а-выходу счетчика, d-вы- 10 третьи входы третьего и восьмого ход счетчика соединен с прямым выхо- элементов И соединены с входом счетдом третьего триггера, инверсный вы- чика, а выход первого элемента ИЛИ ход которого подключен к I-входу чет- подключен к q-выходу счетчика, К-вход вертого триггера, Ь-выход счетчика третьего триггера соединен с инверссоединен с выходом второго элемента 1 ным выходом четвертого триггера, втоИ, третий вход которого соединен с, рой вход первого элемента ИЛИ вЂ” с третьим входом четвертого элемента И, выходом пятого элемента И.

Таблица 1! I

Очередность поступления 1 2 3 4 5 6 7 импульсов

Состояния счетчика

4 5 6

О 1 2 3

7 8 9

Отсвечиваемая цифра

8 5 2

О 7 4 1

9 6 3

Наличие импульса переноса

Да Да — Да Да — Да Да Да

1359906

Cl 1

О

Ф 1

Ф 1.

a !

1

М 1

f f 1 и а

Ы Е» 1

1

l е> О

s4 М

& 1 & е и и

Ы Ы

Ю

f» и

Ы сч 1 Ф 1

1 И йГ к (6

О О О О

О О

О- О

Ь О

О О

О О

О О О

О О

О О О О О О 1

О

О

° О

О. О

° О О

О О

О О

О О О О О

О О

О О

О. О О

О О ° О О

О - О

О О

1

1

О 1

О О О О

1

1

I 1

I I

1 1

1 1

1 м 1

1 1

1 1

О О

О

1 >4 1

Л н

1 Ф4

1 и

Ф, 1 М

«-4

I

Е Л

L

1 н 1

О 1

1 1

1 !

I 1

I О

О О О О О О

О О О О

1359906

Фиг2

Редактор Т.Парфенова

Заказ 6164/56 Тираж 900 Подписное

ВНИИПИ Государственного комитета СССР

IIo делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

ТИ

Составитель О.Скворцов

Техред И.Попович Корректор А.Зимокосов

Декадный счетчик для семисегментных индикаторов Декадный счетчик для семисегментных индикаторов Декадный счетчик для семисегментных индикаторов Декадный счетчик для семисегментных индикаторов Декадный счетчик для семисегментных индикаторов Декадный счетчик для семисегментных индикаторов 

 

Похожие патенты:

Изобретение относится к импульс-

Изобретение относится к импульсной технике

Изобретение относится к технике построения устройств цифровой вычислительной техники и дискретной автоматики , .преимущественно на потенци-- альнь1х логических элементах

Изобретение относится к автоматике и вычислительной технике, в частности к реверсивным счетчикам с цифровой индикацией, и может быть использовано в счетно-командныхустройствах с визуальным отображением

Изобретение относится к вычислительной технике и может быть использовано в цифровых измерительных устройствах различного назначения с визуальной индикацией результатов и§мег рения

Изобретение относится к цифровой автоматике и вычислительной технике

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фазоимпульсиым представлением информации

Изобретение относится к импульсной технике и может быть использовано в качестве счетчика импульсов с непосредственьшм вьшодом результата -счета на семисегментный индикатор

Изобретение относится к импульсной технике и может быть использовано в вычислительных и измерительных устройствах

Изобретение относится к импульсной технике и может быть использовано в устройствах деления частоты импульсов на десять и управления ключевыми схемами в условиях высоких уровней наводок, помех, кратковременных изменений напряжения питания

Изобретение относится к импульсной технике и может использоваться в измерительных устройствах

Изобретение относится к вычислительной техники, в частности к элементам электронных вычислительных устройств, и может быть использовано в устройствах управления
Наверх